紋理映射在計算機圖形計算中屬于光柵化階段,處理的是像素,主要的特點是數據的吞吐量大,對實時系統來說轉換的速度是一個關鍵的因素,人們尋求各種加速算法來提高運算速度。傳統的方法是用更快的處理器,并行算法或專用硬件。隨著數字技術的發展,尤其是可編程邏輯門陣列(FPGAs)的發展,提供了一種新的加速方法。FPGAs在密度和性能上都有突破性的發展,當前的FPGA芯片已經能夠運算各種圖形算法,而在速度上與專用的圖形卡硬件相同。因此,FPGA芯片非常適合這項工作。 本文主要工作包括以下幾個方面: 1、本文提出了一種MIPmapping紋理映射優化方法,改進了MIPmapping映射細化層次算法及紋理圖像的存儲方式,減少紋理尋址的計算量,提高紋理存儲的相關性。詳細內容請閱讀第三章。 2、提出了一種MIPmapping紋理映射優化方法的硬件實現方案,該方案針對移動設備對功耗和面積的要求,以及分辨率不高的特點,在參數空間到紋理地址的計算中用定點數來實現。詳細內容請閱讀第四章。 3、實現了紋理映射流水線單元紋理地址產生電路,及紋理濾波電路的FPGA設計,并給出設計的綜合和仿真結果。詳細內容請閱讀第五章4、實現了符合IEEE 754單精度標準的乘法、乘累加及除法運算器電路。乘法器采用改進型Booth編碼電路以減少部分積數量,用Wallace對部分積進行壓縮;乘累加器采用multiply-add fused算法,對關鍵路徑進行了優化;除法器為基于改進型泰勒級數展開的查找表結構實現,查找表尺寸只有208字節,電路為固定時延,在電路尺寸、延時及復雜度方面進行了較好的平衡。
上傳時間: 2013-04-24
上傳用戶:yxvideo
由于遙感器的空間分辨力的限制以及自然界地物的復雜性,混合像元普遍存在于遙感圖像中,為了提高遙感應用的精度,就必須解決混合像元的分解問題。而端元提取,則是光譜解混合的重要組成部分。然而,高光譜圖像巨大的數據量和...
上傳時間: 2013-06-07
上傳用戶:維子哥哥
高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 本研究通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成了音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。
上傳時間: 2013-06-07
上傳用戶:gps6888
·詳細說明:CMU大名鼎鼎的SPHINX-3大詞匯量連續語音識別系統,應用于Unix和Windows,做語音識別的必備工具.文件列表: src ...\libs3audio ...\..........\ad.h ...\..........\ad_alsa.c ...\..........\ad_base.c ..
上傳時間: 2013-06-11
上傳用戶:jqy_china
AC/DC適配器(ADAPTER)高頻電子變壓器的設計有很多制約條件,比如空間體積、熱的問題、轉換器的效率、電磁干擾、PWM控制IC、性價比等。所以磁心選用受到一定的限制,不像一般資料中介紹的滿足功率容量即可,選擇的余地不大。所以本文不講解具體的磁心選擇,僅利用計算軟件對磁心的功率容量進行校驗。目前與NOTEBOOK和LCD配套的中高檔ADAPTER工作頻率在60KHz~100KHz左右。變壓器的繞組已用上了三重絕緣線,再要做小變壓器已經有難度。我們知道小型化開關變壓器有兩種方法:一、提高開關頻率,帶來的問題是對EMI的控制有一定難度;二、選用更高飽和磁通密度的磁心材料,如TDK公司的PC95和PE33 見表(1)。如果在100℃時Bsat能達到450mT~500mT,那么我們在設計開關變壓器時就能使用更少的圈數,減少銅損,同時又能提高初級繞組的電感量,降低峰值電流,減少開關管的能量損耗,從而減少開關變壓器的體積,進一步地實現ADAPTER的小型化。
上傳時間: 2013-08-04
上傳用戶:bjgaofei
·360度全角鏡頭圓形圖像自動展開成全景圖像
上傳時間: 2013-07-17
上傳用戶:caiiicc
·摘要: 對10kV單元串聯式高壓變頻器的主電路拓撲結構及功率單元電路進行了研究,分析了控制電路構成原理.重點對模擬量控制電路進行了設計及仿真,其功能是對高壓變頻器系統內各類模擬信號進行運算處理,以滿足DSP的ADC部分的物理和邏輯要求.設計電路用于實際的10 kV單元串聯式高壓變頻器,取得了良好的效果,并給出了模擬量控制電路的功能實現.
上傳時間: 2013-04-24
上傳用戶:dbs012280
在電子制作和設計,經常會用到不同參數的電感線圈,這些線圈的電感量不像電阻那么 容易測量,有些數字萬用表雖有電感測量擋,但測量范圍很有限。該電路以諧振方法測量電 感值,測量下限可達10nH,測量范圍很寬,能滿足正常情況下的電感量測量,電路結構簡 單,工作可靠穩定,適合于愛好者制作。
上傳時間: 2013-06-01
上傳用戶:william345
濾波器是一種二端口網絡。它具有選擇頻率的特性,即可以讓某些頻率順利通過,而對其它頻率則加以阻攔,目前由于在雷達、微波、通訊等部門,多頻率工作越來越普遍,對分隔頻率的要求也相應提高;所以需用大量的濾波器。再則,微波固體器件的應用對濾波器的發展也有推動作用,像參數放大器、微波固體倍頻器、微波固體混頻器等一類器件都是多頻率工作的,都需用相應的濾波器。更何況,隨著集成電路的迅速發展,近幾年來,電子電路的構成完全改變了,電子設備日趨小型化。原來為處理模擬信號所不可缺少的LC型濾波器,在低頻部分,將逐漸為有源濾波器和陶瓷濾波器所替代。在高頻部分也出現了許多新型的濾波器,例如:螺旋振子濾波器、微帶濾波器、交指型濾波器等等。雖然它們的設計方法各有自己的特殊之點,但是這些設計方法仍是以低頻“綜合法濾波器設計”為基礎,再從中演變而成,我們要講的波導濾波器就是一例。
標簽: 濾波器設計
上傳時間: 2013-08-04
上傳用戶:eclipse
·詳細說明:在Matlab上實現的特定人小詞匯量的語音識別程序。先輸入10個模板,第10個為退出命令,然后再根據提示進行識別.文件列表: recognize.m rec_base_file.m rec_base_file_once.m
上傳時間: 2013-04-24
上傳用戶:121212121212