從 ADC0804 的通道 IN+輸入 0-5V 之間的模擬量,通過 ADC0804 轉換成數字 量在數碼管上以十進制形成顯示出來。
上傳時間: 2013-04-24
上傳用戶:huyanju
在電力系統容量日益擴大和電網電壓運行等級不斷提高的潮流下,傳統電磁式互感器在運行中暴露出越來越多的弊端,難以滿足電力系統向自動化、標準化和數字化的發展需求,電子式互感器取代傳統電磁式互感器已經成為一種必然的趨勢,并成為人們研究的熱點。本文圍繞電子式電流互感器高壓側數據采集系統進行了研究與設計。 Rogowski線圈是電流傳感元件,本文總紿了Rogowski線圈的基本原理,其中包括線圈的等效電路和相量圖,線圈的電磁參數計算。在理論研究的基礎上,結合實際設計一款高精度PCBRogowski線圈。電容分壓器是電壓傳感元件,文章中介紹了傳感器的原理、傳感器的模型結構,針對其自身結構缺陷和工作環境的電磁干擾,提出具有針對性的電磁兼容設計方法。 積分器的性能一直是影響Rogowski線圈電流傳感器的精度和穩定性的重要因素之一。模擬積分器具有結構簡單、響應速度快、輸入動態范圍大等優點;數字積分器具有性能穩定,精度高等優點。后者的優勢使其成為近年來Rogowski線圈電流互感器實用化研究的一個熱點問題。本文設計了一套數字積分器設計的方法,其中包括了積分算法的選擇,積分輸入采樣率和分辨率的確定,數字積分器的通用結構,積分初值的選擇方法等。 為了保證系統的運行穩定,文章中的系統只采用激光供電模式,降低數據采集系統的功耗就成了系統設計的一個重要環節。文章中介紹了一些實用的低功耗處理方法,分析了激光器的特性,光電池的特性和光電轉換器件的特性,并根據這些器件的特性,改進了數據發送激光器的驅動電路,大幅度降低了系統的功耗,保證了系統在較低供電功率條件下的正常運行。 論文最后對全文工作進行總結,提出進一步需要解決的問題。
上傳時間: 2013-07-10
上傳用戶:zsjzc
高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT
上傳時間: 2013-07-11
上傳用戶:tdyoung
隨著我國工業和國民經濟的快速發展,電網負荷急劇增加,特別是沖擊性、非線性負荷所占比重不斷加大,使得供電電壓發生波動和閃變,嚴重影響著電網的電能質量。根據國際電工委員會(IEC)電磁兼容(EMC)標準IEC61000-3-7以及國標GB12326-2000,電壓波動和閃變己成為衡量電能質量的重要指標。 電壓波動和閃變作為衡量電能質量的重要指標,能更直接、迅速地反映出電網的供電質量。然而,目前國內還沒有很好的電壓波動與閃變測量的數字信號處理方法。為此,論文在深入研究電壓波動和閃變測量技術的基礎上,提出一種基于Simulink/DSP Builder的數字信號處理的FPGA設計方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動編寫系統的煩瑣過程,從而能夠將更多精力集中于系統算法的優化上。該方法充分利用Matlab/Simulink系統建模的優勢,同時也能夠發揮FPGA并行執行速度快、測量精度高的優點。 論文首先介紹了電壓波動和閃變的基木概念、特征量,闡述了電壓波動與閃變的測量原理,分析比較了現有測量方法和裝置的特點和優劣。然后依據電壓波動與閃變測量的IEC標準以及國家標準,在對電壓波動與閃變測量模擬仿真的基礎上研究其數字化實現方法,即采用數字濾波的方式在Simulink/DSP Builder工具下設計電壓波動與閃變測量系統的數字模型。同時在ModelSim SE6.1d軟件下進行了系統功能仿真,并且在Altera公司的FPGA設計軟件QuartusⅡ6.0下進行了系統時序仿真。 仿真結果表明,基于Simulink/DSP Builder窗口化的數字信號處理的FPGA設計方案,設計簡單、快捷高效,能夠滿足電壓波動和閃變測量最初的系統設計要求,為進一步從事電壓波動和閃變測量研究提供了一種全新的設計理念,具有一定的理論與現實意義。
上傳時間: 2013-07-10
上傳用戶:笨小孩
數字圖像處理技術是信息科學中近幾十年來發展最為迅速的學科之一。目前,數字圖像處理技術被廣泛應用于航空航天、通信、醫學及工業生產等領域中。數字圖像處理的特點是處理的數據量大,處理非常耗時,本文研究了在FPGA上用硬件描述語言實現圖像處理算法,通過功能模塊的硬件化,解決了視頻圖像處理的速度問題。隨著微電子技術的高速發展,FPGA為數字圖像信號處理在算法、系統結構上帶來了新的方法和思路。 本文設計的基于FPGA的圖像處理系統,是一個具有視頻圖像采集、圖像處理、圖像顯示功能的圖像處理系統。該系統采用Altera公司FPGA芯片作為中央處理器,由視頻解碼模塊、圖像處理模塊、視頻編碼模塊組成。模擬視頻信號由CCD傳感器送入,經視頻解碼芯片SAA7113轉換成數字視頻信號后,圖像處理模塊完成中值濾波和邊緣檢測這兩種圖像處理算法,視頻編碼芯片SAA7121將數字視頻信號轉換成模擬視頻信號輸出。 整個設計及各個模塊都在Altera公司的開發環境QuartusⅡ以及第三方仿真軟件Modelsim上進行了仿真及邏輯綜合。仿真結果表明,使用FPGA硬件處理圖像數據不僅能夠獲得良好的處理效果,處理速度也遠遠高于軟件法處理的方法。
上傳時間: 2013-04-24
上傳用戶:han_zh
本研究針對目標識別等系統中由于載機轉動而使目標圖像發生旋轉,給測量及人眼觀察帶來的影響,因此需要對目標圖像進行實時的反旋轉處理,對目前出現的消像旋技術進行分析和比較,選擇從電子學消旋方法出發,研究圖像消像旋的方法,并給出了基于FPGA的實時消像旋系統的完整結構和相應的算法設計。 本文在對電子圖像消旋原理的深入分析的基礎上,設計并利用Visual C++6.0軟件仿真實現了一種優化的快速旋轉算法,再利用后插值處理保證了圖像的質量;構建了以ACEX EP1K100為核心的數字圖像實時消像旋系統,利用VHDL硬件描述語言實現了整個消像旋算法的FPGA設計。該系統利用高速相機和Camera Link接口傳輸圖像,提高了系統的運行速度。利用QuartusII和Matlab軟件對整個算法設計進行混合仿真實驗。實驗結果表明,該系統能夠成功地對采集到的灰度圖像進行消像旋處理,旋轉后的圖像清晰穩定,像素誤差小于一個像素,而且對于視頻信號只有一幀的延時不到20ms,達到系統參數要求。
上傳時間: 2013-07-04
上傳用戶:MATAIYES
LED顯示屏是LED點陣模塊或者像素單元組成的平面顯示屏幕。自從誕生以來,以其亮度高、視角廣、壽命長、性價比高的特點,在交通、廣告、新聞發布、體育比賽、電子景觀等領域得到了廣泛應用。 LED顯示屏控制器作為控制LED屏顯示圖像、數據的關鍵,是整個LED視頻顯示系統的核心。本文研究的是對全彩色同步LED屏的控制,控制LED屏同步顯示在上位機顯示系統中某固定位置處的圖像。根據已有的LED顯示屏及其驅動器的特點,提出了一種可行的方案并進行了設計。系統主要分為兩個部分:視頻信號的獲取,視頻信號的處理。 經過分析比較,決定從顯卡的DVI接口獲得視頻源,視頻源經過DVI解碼芯片TFP401A的解碼后,可以獲得圖像的數字信息,這些信息包括紅、綠、藍三基色的數據以及行同步、場同步、使能等控制信號。這些信號將在視頻信號處理模塊中被使用。 信號處理模塊在接收視頻信號源后,對數據進行處理,最后輸出數據給驅動電路。在信號處理模塊中,采用了可編程邏輯器件FPGA來完成。可編程邏輯器件具有高集成度、高速度、高可靠性、在線可編程(ISP)等特點,所以特別適合于本設計。利用FPGA的可編程性,在FPGA內部劃分了各個小模塊,各小模塊中通過少量的信號進行聯系,這樣就將比較大的系統轉化成許多小的系統,使得設計更加簡單,容易驗證。本文分析了驅動電路所需要的數據的特點,全彩色灰度級的實現方式,決定把系統劃分為視頻源截取、RGB格式轉化、位平面分離、讀SRAM地址發生器、寫SRAM地址發生器、讀寫SRAM選擇控制器、灰度實現等模塊。 最后利用示波器和SignalTap II邏輯分析儀等工具,對系統進行了聯合調試。改進了時序、優化了布局布線,使得系統性能得到了良好的改善。 在分析了所需要的資源的基礎上,課題決定采用Altera的Cyclone EP1C12 FPGA設計視頻信號處理模塊,在Quartus II和modelsim平臺下,用Verilog HDL語言開發。
上傳時間: 2013-05-19
上傳用戶:玉簫飛燕
對弓網故障的檢測是當今列車檢測的一項重要任務。原始故障視頻圖像具有極大的數據量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數據量相當大,需要采用先進的視頻編解碼協議進行處理,進而實現檢測現場的實時監控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網絡親和性,而被廣泛研究與應用。H.264/AVC采用了先進的算法,主要有整數變換、1/4像素精度插值、多模式幀間預測、抗塊效應濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風 II開發板作為硬件平臺,在開發工具QUARTUSII 6.0和MODELSIM_SE 6.1B環境中完成軟核的設計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現視頻圖像采集、存儲、顯示以及實現H.264/AVC部分算法的基本系統。 @@ FPGA以其設計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統設計的首選,尤其是與Verilog和VHDL等語言的結合,大大變革了電子系統的設計方法,加速了系統的設計進程。 @@ 本文首先分析了FPGA的特點、設計流程、verilog語言等,然后對靜態圖像及視頻圖像的編解碼進行詳細的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進行大量的實驗,對不同分辨率、量化步長、視頻序列進行編解碼以及對結果進行分析。接著以紅色颶風II開發板為平臺,進行視頻圖像的采集存儲、顯示分析,其中詳細分析了SAA7113的配置、CCD信號的A/D轉換、I2C總線、視頻的數字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設計;最后運用verilog語言實現H.264/AVC部分算法,并進行功能仿真,得到預計的效果。 @@ 本文實現了整個視頻信號的采集存儲、顯示流程,詳細研究了H.264/AVC算法,并運用硬件語言實現了部分算法,對視頻編解碼芯片的設計具有一定的參考價值。 @@關鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼
上傳時間: 2013-04-24
上傳用戶:啦啦啦啦啦啦啦
溫濕度是影響糧食儲藏的重要參數,兩者之間是相互關聯的,溫濕度控制不好必然引起糧食發熱和霉變,且極易產生連鎖反應,從而造成難以挽回的損失。溫濕度的控制直接影響到糧食存儲系統的性能。岡此,糧食溫濕度測控技術在農業上的應用是十分重要的。本文研究基于FPGA的糧倉溫濕度監制系統。 設計了基于FPGA的糧倉溫濕度監控系統,該系統主要由溫濕度傳感器、控制電路、單片機和上位機構成。單片機主要完成溫度數據的采集和上位機的通訊;控制電路基于FPGA進行設計,主要負責采集濕度信息,計算溫濕度偏差及其變化率,通過調用模糊控制算法對溫濕度進行模糊控制,單片機通過RS485總線和上位機進行串口通信,使上位機能夠實時記錄,顯示溫濕度變化值和控制過程曲線。該系統實現了糧倉內溫濕度的實時監測,使管理人員可以實時掌控糧倉內的溫濕度情況。 采用FPGA設計控制電路簡化了系統的組成和外圍數字電路,易于系統擴展和升級,內部集成了信號處理、控制、檢測電路,減少了系統的體積,縮短了開發周期,大大增強了系統的可靠性;配合功率驅動、電源等外圍電路,完成信號采集、處理和控制等功能,節省了開發成本,使糧倉溫濕度控制系統更加集成化。這也恰恰更加符合當今電子產品高精度,集成化的要求。 系統采用直接輸出數字量的DS1820溫度傳感器和濕度傳感器HS1101并將HS1101與555定時器組成振蕩電路,其輸出為頻率脈沖信號,與濕度值成線性關系,該頻率脈沖信號可直接送入FPGA進行計數,這樣溫濕度傳感器輸出的信號都沒有經過放大、A/D轉換,進一步減少了測量誤差。控制電路采用了VHDL硬件描述語言進行編寫。本裝置已作出實樣,通過了調試,已達到預期效果。
上傳時間: 2013-06-16
上傳用戶:731140412
在當今的廣播系統中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現象。這種缺陷經人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術應運而生。同時,視頻信號本身的低幀頻也會導致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區域上去從而產生較好的主觀圖象質量。而為了適應不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數和每行像素數進行變換。因此去隔行、幀頻轉換、分辨率變換成為視頻格式轉換的基本內容。 FPGA 的出現是VLSI技術和EDA技術發展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的結果。使用FPGA器件可以大大縮短系統的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產品集成芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。 該文在介紹了視頻格式轉換中的主要算法后,重點對去隔行、幀頻轉換、分辨率變換的FPGA綜合實現方案進行了由簡單到復雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償的解決方案。最簡解決方案利用線性算法將去隔行,幀頻轉換,分辨率變換三項處理同時實現,達到FPGA內部資源和外部RAM耗用量都為最小的要求,是后續復雜方案的基礎。其中去隔行采用場合并方式,幀頻轉換采用幀重復方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對靜止區域的判斷,靜止區域的輸出像素值直接選用相應位置的已存輸入數據,非靜止區域的輸出像素值通過對已存輸入數據進行非線性運算得出。基于運動補償的解決方案在對靜止區域進行判斷和處理的基礎上,對欲生成的變頻后的場間插值幀進行運動估計,根據運動矢量得出非靜止區域的輸出像素值。其中為求得輸入場間相應時間位置上的插值幀輸出數據,該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現,將SAD 值進行比較得出運動矢量。
上傳時間: 2013-07-19
上傳用戶:米卡