亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

所得

  • 基于卡爾曼濾波算法的永磁同步電機無速度傳感器控制研究.rar

    永磁同步電機是同步電機的一個重要類型,其轉子一般采用稀土永磁材料做激磁磁極,與傳統同步電機相比,體積和重量大為減小,而且結構簡單,運行可靠,維護更方便。現代電氣傳動控制的發展趨勢之一是開發新的交流調速與伺服系統。無論在矢量控制還是標量控制中,轉速與位置的閉環控制都需要在電機軸上安裝一個速度傳感器,但是由于速度傳感器的引進不僅增加了成本,降低了系統可靠性,還存在安裝問題,效果并不十分理想。因此高性能無速度傳感器控制成為近年來電機研究的熱點。 本文在系統介紹卡爾曼濾波器的基礎上,將其引入到永磁同步電機無速度傳感器狀態觀測中。由于永磁同步電機是一個強耦合的多階非線性系統,本文采用了工程實際中普遍采用的泰勒展開式截斷的方法,對電機方程線性化處理,將卡爾曼濾波算法推廣至非線性系統,并加入了反映電機系統模型誤差和環境干擾的系統噪聲和測量噪聲模型,形成擴展卡爾曼濾波算法。擴展卡爾曼濾波器將電機轉子位置與轉速作為系統狀態變量進行實時估算,并將所得信息反饋到永磁同步電機控制系統中。通過仿真,與電機實際運行狀態進行比較,證明了擴展卡爾曼濾波具有良好的動態跟蹤能力和抗噪聲能力。 針對擴展卡爾曼濾波算法在無速度傳感器控制中存在的不足,本文給出了降階線性卡爾曼濾波算法。降階線性卡爾曼濾波算法重新選擇了系統狀態變量,建立新的完全線性化的系統方程,并且卡爾曼濾波算法中的系統協方差矩陣成為時不變序列,因此可以直接應用線性卡爾曼濾波算法。仿真結果證明,與擴展卡爾曼濾波算法相比,新的算法更加簡單,減輕了繁重的參數調節任務,易于數字化實現,不僅具備擴展卡爾曼濾波算法的優勢,而且在某些性能方面超越了擴展卡爾曼濾波算法。 通過分析得知,由于將系統模型不確定性與測量噪聲體現在系統方程中,因此卡爾曼濾波算法在狀態估算方面具有良好的性能。本文以降階線性卡爾曼濾波 算法為理論基礎,以永磁同步電機為對象,以數字信號處理器(DSP)為核心,設計了電機狀態觀測系統的設計方案。整個方案在不增加成本的基礎上,充分利用數字信號處理器(DSP)豐富的資源和強大的運算能力,通過檢測電機相電流,實時估算出電機轉子位置與轉速。本系統可以代替傳統速度傳感器,為電機控制系統提供轉子位置和轉速反饋信息。本文的下一步主要工作便是將此系統付諸實踐,應用于實際工程中,對卡爾曼濾波算法在永磁同步電機無速度傳感器控制方面的性能進行進一步研究。關鍵詞:永磁同步電機;無速度傳感器;卡爾曼濾波

    標簽: 卡爾曼 濾波算法 永磁同步電機

    上傳時間: 2013-04-24

    上傳用戶:lifangyuan12

  • 工業變頻器高性能調制算法的研究.rar

    變頻器在各行各業中的各種設備上迅速普及應用,已成為當今節電、改造傳統工業、改善工藝流程、提高生產過程自動化水平、提高產品質量以及推動技術進步的主要手段之一,是國民經濟和生活中普遍需要的新技術。但是現有變頻器的調制算法尚存在一些缺點,如開關損耗大和共模電流大等,因此有必要研究和設計高性能調制算法的變頻控制器。鑒于此,開展了以下工業變頻器高性能調制算法為對象的研究內容: 在闡述了工業變頻器系統的結構、調制算法、調速算法的基礎上,結合數學模型,分析了共模電壓產生的原理、共模電流其影響和危害,給出了共模電壓和共模電流的關系。總結其他的抑制共模電壓的方案基礎上,提出一種新的共模電壓抑制SVPWM;還闡述了死區產生的原因及其影響,以及死區補償的原理并將上述兩個調制算法利用MATLAB/SIMULINK軟件對該系統給予了全面的仿真分析。 變頻器硬件部分設計包括整流濾波電路、逆變器功率電路、上電保護電路、DSP控制系統及其外圍電路、IGBT驅動及保護電路以及反激式開關電源,對于傳感器檢測濾波電路的具體電路參數設計,是在PSPICE上仿真基礎上得出。并在考慮成本、EMC、效率等因素后考慮完成了所有硬件相關的原理圖繪制和PCB繪制; 變頻器軟件部分設計包括主程序、鍵盤掃描程序、系統狀態處理程序、PWM發送中斷程序、電機啟動函數、電壓調整程序、AD采樣中斷程序以及故障保護中斷程序。在實現一般SVPWM的基礎上,根據之前理論和仿真得到的共模電壓抑制SVPWM、以及死區補償算法,將這兩個對SVPWM進行改進的調制算法在硬件平臺上實現。 在硬件電路完成設計的各個階段,逐漸編制相應的控制程序,并進行調試,并完成整個程序的編制和調試。此外,還調試了系統所需的反激式開關電源。整個系統調試中遇到了很多問題,如鍵盤消除抖動問題、共模電壓抑制SVPWM出現的直通現象等。最終完成了工業變頻器樣機,并且采用的是文章中研究的調制算法,效果良好,達到設計的目的; 提出了一種將有源功率因數校正(PFC)技術引用到串級調速中來提高定子側功率因數的新方法。通過建立電動機折算到轉子側的等值電路,重點分析了有源PFC技術代替傳統串級調速系統中的不控整流橋后,系統可以等效為轉子串電阻調速。得到了等效串電阻的計算公式和變化趨勢,對電動機功率因數、電磁轉矩脈動也進行了分析,發現能夠比傳統串級調速時有所提升。鑒于電動機轉子側電勢頻率非常低,分析了有源PFC的具體實現的特殊考慮和參數選取方法,并基于對稱平衡的Scott變壓器和兩個單相有源PFC電路實現了繞線電動機轉子側的三相有源低頻PFC,得到超低紋波的直流輸出電壓。利用MATLAB建立了完整的仿真平臺,所得結果驗證了理論分析的正確性。

    標簽: 工業 變頻器 性能

    上傳時間: 2013-07-09

    上傳用戶:qq442012091

  • 牽引逆變器分段同步調制算法及切換沖擊抑制的研究.rar

    現如今,逆變器的脈沖寬度調制(PWM)技術作為一種最常見的調制方式在交流傳動系統中廣泛應用。采用PWM調制技術的最終目的在于追求逆變器輸出電壓、電流波形更接近正弦從而進一步控制負載電機的磁通正弦化。為了達到這些目的,很多種基于PWM原理的調制方法被相繼提出并應用。 在鐵道牽引調速系統中,逆變裝置具有調速范圍寬,輸出頻率變化快等特點,而逆變器本身器件的開關頻率又不是很高。這種情況下,分段同步調制模式的使用有效地改善了變頻器的輸出,達到了減少諧波的目的。本文圍繞分段同步調制在交流牽引傳動系統中的應用進行研究,主要目的在于解決該調制模式應用中存在的切換點選擇、切換震蕩沖擊等問題。文章詳細討論了分段調制模式下載波比和載波比切換點選取的原則,重點分析了分段同步調制模式下載波比切換點沖擊電壓的產生原因和危害,提出了改善電壓電流沖擊的方法,并在搭建的實驗平臺上驗證了理論分析的正確性。此外,本文還對列車高速時載波比極低的極限情況下分段同步調制對變頻器輸出交流電壓和直流回流電流諧波的改善情況進行了理論推導和仿真分析。 論文搭建了用于調制實驗的3.7kW小功率電機實驗平臺,在開環的VVVF調速系統中進行了分段同步調制載波比切換實驗;在Matlab/Simulink環境下搭建了分段同步調制模式下的電機牽引模型,進行了分段同步調制載波比切換仿真;實驗和仿真結果表明,文章所提出的方法很好地完成了分段同步算法且有效抑制了可能發生的沖擊,所得結果驗證了理論分析的正確性。

    標簽: 牽引逆變器 分段 調制

    上傳時間: 2013-08-04

    上傳用戶:hphh

  • 基于FPGA的直擴調制解調器的設計與實現.rar

    擴頻通信系統與常規的通信系統相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優點。在近年來得到了迅速的發展。本論文主要討論和實現了基于FPGA的直接序列擴頻信號的解擴解調處理。論文對該直擴通信系統和FPGA設計方法進行了相關研究,最后用Altera公司的最新的FPGA開發平臺Quarus Ⅱ5.0實現了相關設計。 整個系統分為兩個部分,發送部分和接收部分。發送部分主要有串并轉換、差分卷積編碼、PN碼擴頻、QPSK調制、成型濾波等模塊。接收部分主要有前端抗干擾、數字下變頻、解擴解調等模塊。 論文首先介紹了擴頻通信系統的特點以及相關技術的國內外發展現狀,并介紹了本論文的研究思路和內容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結合實際需要,設計了一種零中頻DSSS解調解擴方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數字外差調制的自適應陷波器來進行前端窄帶干擾抑制處理,用基于自適應門限技術的滑動相關捕獲和分時復用單相關器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環來減少載波提取的算法復雜度,用改進型CORDIC算法實現NCO來方便的進行擴展。 接著,論文給出了系統總體設計和發送及接受子系統的各個功能模塊的實現分析以及在Quartus Ⅱ5.0上的實現細節,給出了仿真結果。 然后論文介紹了整個系統的硬件電路設計和它在真實系統中連機調試所得到的測試結果,結果表明該系統具有性能穩定,靈活性好,生產調試容易,體積小,便于升級等特點并且達到課題各項指標的要求。 最后是對論文工作的一些總結和對今后工作的展望。

    標簽: FPGA 調制解調器

    上傳時間: 2013-05-23

    上傳用戶:磊子226

  • 開始學單片機c語言所得

    這是我剛剛學單片機寫的一些東西,感覺自己雖有興趣,但很吃力

    標簽: 單片機c語言

    上傳時間: 2013-06-17

    上傳用戶:BIBI

  • 大型汽輪發電機端部物理場的研究及其進相運行分析

    本論文圍繞大容量汽輪發電機的進相運行展開了研究工作。全文共分七章。第一章首先闡述了發電機進相運行的重要性和迫切性,對國內外相關方面的研究概況作了較為系統全面的綜述,并對本論文的研究內容作了簡單介紹。第二章給出了低頻三維渦流電磁場的復邊值問題,并介紹了復矢量場的一些理論基礎。然后分別利用伴隨算子和伴隨場函數(廣義相互作用原理)、最小作用原理和拉格朗日乘子法(廣義變分原理),建立了低頻三維渦流電磁場中非自伴算子問題的變分描述。上述三種方法所得的結果與Galerkin法的結果完全一致。第三章介紹了圓柱坐標系下基于拱形體單元的三維穩態溫度場有限元計算模型,并將變分法的結果與Galerkin法的結果進行了對比。第四章建立了汽輪發電機端部三維行波渦流電磁場的數學模型,在渦流控制方程中引入了罰函數項以使庫倫規范自動滿足,并應用廣義相互作用原理導出了對應的泛函變分及其有限元計算格式。然后對多臺大容量汽輪發電機端部的渦流電磁場進行了實例計算,并分析了罰函數項對數值解穩定性的影響以及影響端部電磁場的各種因素。第五章建立了大型汽輪發電機端部三維溫度場的有限元計算模型,并應用傳熱學理論研究了散熱系數、等效熱傳導系數等問題。然后求解了QFSS-300-2型汽輪發電機端部大壓圈上的三維溫度場分布,并與兩臺機組多種工況下的實測數據進行了對比。第六章介紹了二維穩態溫度場的邊值問題及其等價變分,導出了其有限元計算格式。然后求解了QFQS-200-2型汽輪發電機端部壓圈上的溫度分布,并與實測數據進行了對比。第七章首先定性研究了汽輪發電機從遲相運行到進相運行過程中不同區域上磁場強度的變化規律。然后介紹了發電機變參數數學模型,結合實測數據以及最小二乘回歸分析計算了發電機穩態運行時的相關電氣參數,并分析了發電機各物理量之間的相互關系。隨后分析了不同工況下發電機端部結構件上的渦流損耗及溫升的變化趨勢。最后,利用發電機變參數模型給出了發電機的飽和功角特性、靜穩極限以及運行極限圖。

    標簽: 大型 汽輪發電機 物理

    上傳時間: 2013-07-10

    上傳用戶:stampede

  • CCSDS圖像壓縮和AES加密算法研究及其FPGA實現

    遙感圖像是深空探測和近地觀測所得數據的重要載體,在軍事和社會經濟生活領域發揮著重要作用。由于遙感圖像數據量巨大,它的存儲和傳輸已成為遙感信息應用中的關鍵問題。圖像壓縮編碼技術能降低圖像冗余度,從而減小圖像的存儲容量和傳輸帶寬,它的研究對于遙感圖像應用具有重要的現實意義。CCSDS圖像壓縮算法是空間數據系統咨詢委員會(CCSDS)提出的圖像數據壓縮算法。該算法復雜度較低,并行性好,適合于硬件實現,能實現對空間數據的實時處理,從而廣泛應用于深空探測和近地觀測。對于直接關系到軍事戰略、經濟建設等方面的遙感圖像的傳輸,必須對它進行加密處理。AES加密算法是由美國國家標準和技術研究所(NIST)于2000年發布的數據加密標準,它不但能抵抗各種攻擊,保證加密數據的安全性,而且易于軟件和硬件實現。本論文對CCSDS圖像壓縮算法和AES加密算法進行了研究,完成的主要工作包括: (1)研究了CCSDS圖像壓縮算法的原理和結構,用C語言實現了算法的編解碼器,并與SPIHT算法和JPEG2000算法的性能進行了比較。 (2)研究了AES加密算法的原理和結構,用C語言實現了算法的加解密器。 (3)介紹了實現CCSDS圖像壓縮算法和AES加密算法的FPGA設計所選擇的軟件開發工具、開發語言和硬件開發平臺。 (4)給出了CCSDS編碼器的FPGA實現方法和實現性能。 (5)給出了AES加密器的FPGA實現方法和實現性能。 本文設計的CCSDS圖像壓縮和AES加密FPGA系統運用了流水線設計、高速內存設計、模塊并行化設計和模塊串行化設計等技術,在系統速度和資源面積上取得了較好的平衡,達到了預期的設計目的。

    標簽: CCSDS FPGA AES 圖像壓縮

    上傳時間: 2013-07-15

    上傳用戶:dylutao

  • 基于FPGA的直擴調制解調器

    擴頻通信系統與常規的通信系統相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優點。在近年來得到了迅速的發展。本論文主要討論和實現了基于FPGA的直接序列擴頻信號的解擴解調處理。論文對該直擴通信系統和FPGA設計方法進行了相關研究,最后用Altera公司的最新的FPGA開發平臺Quarus Ⅱ5.0實現了相關設計。 整個系統分為兩個部分,發送部分和接收部分。發送部分主要有串并轉換、差分卷積編碼、PN碼擴頻、QPSK調制、成型濾波等模塊。接收部分主要有前端抗干擾、數字下變頻、解擴解調等模塊。 論文首先介紹了擴頻通信系統的特點以及相關技術的國內外發展現狀,并介紹了本論文的研究思路和內容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結合實際需要,設計了一種零中頻DSSS解調解擴方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數字外差調制的自適應陷波器來進行前端窄帶干擾抑制處理,用基于自適應門限技術的滑動相關捕獲和分時復用單相關器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環來減少載波提取的算法復雜度,用改進型CORDIC算法實現NCO來方便的進行擴展。 接著,論文給出了系統總體設計和發送及接受子系統的各個功能模塊的實現分析以及在Quartus Ⅱ5.0上的實現細節,給出了仿真結果。 然后論文介紹了整個系統的硬件電路設計和它在真實系統中連機調試所得到的測試結果,結果表明該系統具有性能穩定,靈活性好,生產調試容易,體積小,便于升級等特點并且達到課題各項指標的要求。 最后是對論文工作的一些總結和對今后工作的展望。

    標簽: FPGA 調制解調器

    上傳時間: 2013-07-04

    上傳用戶:yd19890720

  • 偽隨機序列發生器的FPGA設計與實現

    偽隨機序列 (Pseudo-Random Sequence,PRS)廣泛應用于密碼學、擴頻通信、雷達、導航等領域,其設計和分析一直是國際上的研究熱點。混沌序列作為一種性能優良的偽隨機序列,近年來受到越來越多的關注。尋找一種性能更為良好的混沌偽隨機序列(ChaosPseudo Random Sequence,CPRS)并且完成其硬件實現,在理論研究與工程應用上都是十分有價值的。基于切延遲橢圓反射腔映射混沌系統(Tangent-Delay Ellipse Reflecting Cavity map System,TD-ERCS)已被理論分析和測試證明具有良好的密碼學性質。本文介紹了一種基于TD-ERCS構造偽隨機序列發生器 (Pseudo Random SequenceGenerator,PRSG)的新方法;并基于這種方法,提出了以現場可編程門陣列 (Field Programmable Gate Array,FPGA)為平臺的硬件設計實現方案,采用硬件描述語言 (VHSIC Hardware DescriptionLanguage,VHDL )完成了整個系統的設計,通過了仿真與適配,完成了硬件調試;詳細地論述了系統總體框架及內部模塊設計,重點介紹了TD-ERCS算法實現單元的設計,并在系統中設計加入了異步串行接口,完善了整個系統的模塊化,可使系統嵌入到現有的各類密碼系統與設備中;基于FDELPHI編程環境,完成了計算機應用軟件的設計,為使用基于TD-ERCS開發的PRSG硬件產品提供了人機交互界面,也為分析與測試硬件系統產生的CPRS提供了方便;同時依據美國國家標準與技術研究院 (National Institute of Standards andTechnology,NIST)提出的偽隨機序列性能指標,對軟件與硬件系統產生的CPRS進行了標準測試,軟件方法所得序列各項性能指標完全合格,硬件FPGA所得序列僅三項測試未能通過,其原因有待進一步研究。

    標簽: FPGA 偽隨機序列 發生器

    上傳時間: 2013-06-20

    上傳用戶:heart520beat

  • H264視頻編碼器幀內預測系統設計

    H.264視頻編解碼標準以其高壓縮比、高圖像質量、良好的網絡適應性等優點在數字電視廣播、網絡視頻流媒體傳輸、視頻實時通信等許多方面得到了廣泛應用。提高H.264幀內預測的速度,對于實時性要求較高的場合具有重大的意義。為此,論文在總結國內外相關研究的基礎上,針對H.264幀內預測的軟件實現具有運算量大、實時性差等缺點,提出了一種基于FPGA的高并行、多流水線結構的幀內預測算法的硬件實現。    論文在詳細闡述H.264幀內預測編碼技術的基礎上,分析了17種預測模式算法,通過Matlab仿真建模,直觀地給出了預測模式的預測效果,并在JM12.2官方驗證平臺上測試比較各種預測模式對編碼性能的影響,以此為根據對幀內預測模式進行裁剪。接著論文提出了基于FPGA的幀內預測系統的設計方案,將前段采集劍的RGB圖像通過色度轉換模塊轉換成YCbCr圖像,存入片外SDRAM中,控制模塊負責讀寫數掘送入幀內預測模塊進行處理。幀內預測模塊中,采用一種并行結構的可配置處理單元,即先求和再移位最后限幅的電路結構,來計算各預測模式下的預測值,極大地減小了預測電路的復雜度。針對預測模式選擇算法,論文采用多模式并行運算的方法,即多個結構相同的殘差計算模塊,同時計算各種預測模式對應的SATD值,充分發揮FPGA高速并行處理的能力。其中Hadamard變換使用行列分離的變換方法,采用蝶形快速變換、流水線設計提高硬件的工作效率。最后,論文設計了LCD顯示模塊直觀地顯示所得到的最佳預測模式。    整個幀內預測系統被劃分成多個功能模塊,采用層次化、模塊化的設計思想,并采用流水線結構和乒乓操作來提高系統的并行性、運行速度和總線利用率。所有模塊用Verilog語言設計,由Modelsim仿真和集成開發環境ISE9.1綜合。仿真與綜合結果表明,系統時鐘頻率最高達到106.7MHz。該設計在完成功能的基礎上,能夠較好地滿足實時性要求。論文對于研究基于FPGA的H.264視頻壓縮編碼系統進行了有益的探索,具有一定的實用價值。

    標簽: H264 視頻編碼器 幀內預測 系統設計

    上傳時間: 2013-07-21

    上傳用戶:ABCD_ABCD

主站蜘蛛池模板: 北海市| 察哈| 延吉市| 新巴尔虎右旗| 缙云县| 通化市| 沅陵县| 玉环县| 深泽县| 固原市| 瑞昌市| 达尔| 泾川县| 马鞍山市| 乌兰察布市| 巴林左旗| 江源县| 行唐县| 凉城县| 罗定市| 靖宇县| 涞水县| 务川| 怀安县| 北票市| 芦溪县| 界首市| 辽源市| 古丈县| 五峰| 灌阳县| 始兴县| 新营市| 龙海市| 九龙城区| 浙江省| 福州市| 那曲县| 怀柔区| 鄂托克前旗| 渝北区|