正交頻分復(fù)用系統(tǒng)(OFDM)的頻率偏移誤差抑制技術(shù)仿真程序
標(biāo)簽: OFDM 正交頻分 復(fù)用系統(tǒng) 偏移
上傳時(shí)間: 2015-06-05
上傳用戶:alan-ee
SSL測(cè)試技朮說明文檔﹐解決SSL測(cè)試相關(guān)問題﹐英文。
標(biāo)簽: SSL 英文
上傳時(shí)間: 2013-12-09
上傳用戶:894898248
Lattice 公 司 把 當(dāng) 今 兩 種 最 新 的 系 統(tǒng) 設(shè) 計(jì) 技 術(shù),VHDL 和 在 系 統(tǒng) 可 編 程 ( ISP ) 邏 輯 器 件 聯(lián) 系 在 一 起, 構(gòu) 成 了isp-VHDl Viewlogic 系 統(tǒng)。isp-VHDL 是 進(jìn) 行 電 子 系 統(tǒng) 設(shè) 計(jì) 的 強(qiáng) 有 力 的 工 具, 使 用 它 可 以 加 快 設(shè) 計(jì) 產(chǎn) 品 投 放 市 場(chǎng) 的 時(shí) 間。 isp-VHDL Viewlogic 軟 件 能 用 于 各 種 邏 輯 設(shè) 計(jì), 這 套 軟 件 具 有 功 能 強(qiáng) 大 的 VHDL 綜 合、原 理 圖 輸 入、功 能 與 時(shí) 序 仿 真、ispDS+ 適 配 器 和 ispDOWNLOAD 能 力。
標(biāo)簽: Lattice
上傳時(shí)間: 2014-01-06
上傳用戶:luopoguixiong
個(gè)人編寫的欣技8000應(yīng)用程序(已經(jīng)測(cè)試穩(wěn)定的應(yīng)用程序結(jié)構(gòu)),大大簡(jiǎn)化應(yīng)用程序的編寫.可應(yīng)用于欣技700~8000之內(nèi)的機(jī)型
標(biāo)簽: 8000 應(yīng)用程序 700 編寫
上傳時(shí)間: 2015-07-11
上傳用戶:腳趾頭
模塊使用外部濾波器回路來抑制信號(hào)抖動(dòng)和電磁干擾。濾波器回路由PLL接在濾波器輸入引腳PLLF和PLLF2之間的電阻Rl和電容Cl、C2組成。電容 Cl、C2必須為無極性電容。在不同的振蕩器頻率下,R1、Cl、C2的取值不同,常用的參數(shù)組合如表l所列。PLL模塊的電源引腳PLLVCCA分別通過磁珠和0.1μF的電容與數(shù)字電源引腳VDD和數(shù)字地引腳VSS連接,構(gòu)成低通濾波電路,保證時(shí)鐘模塊的可靠供電。模塊使用外部濾波器回路來抑制信號(hào)抖動(dòng)和電磁干擾。濾波器回路由PLL接在濾波器輸入引腳PLLF和PLLF2之間的電阻Rl和電容Cl、C2組成。電容 Cl、C2必須為無極性電容。在不同的振蕩器頻率下,R1、Cl、C2的取值不同,常用的參數(shù)組合如表l所列。PLL模塊的電源引腳PLLVCCA分別通過磁珠和0.1μF的電容與數(shù)字電源引腳VDD和數(shù)字地引腳VSS連接,構(gòu)成低通濾波電路,保證時(shí)鐘模塊的可靠供電。
標(biāo)簽: PLLF2 PLLF 濾波器 電容
上傳時(shí)間: 2014-01-07
上傳用戶:ikemada
通過蒙特卡羅仿真說明直接序列擴(kuò)頻系統(tǒng)在抑制正弦干擾的有效性
標(biāo)簽: 蒙特卡羅仿真 直接序列 擴(kuò)頻系統(tǒng) 干擾
上傳時(shí)間: 2015-08-03
上傳用戶:頂?shù)弥?/p>
編程高手的秘笈:Linux C 函數(shù)庫,linux寶庫典藏版,Linux Make中文手冊(cè),uclinux核心手冊(cè),Linux網(wǎng)絡(luò)編程,嵌入式系統(tǒng)開發(fā)圣經(jīng),高質(zhì)量C編程指南,高手的必殺技啊,好東西與大家分享
標(biāo)簽: Linux uclinux linux Make
上傳時(shí)間: 2013-12-20
上傳用戶:Thuan
上傳時(shí)間: 2015-08-04
上傳用戶:xsnjzljj
上傳時(shí)間: 2013-12-17
上傳用戶:tedo811
上傳時(shí)間: 2013-12-08
上傳用戶:蟲蟲蟲蟲蟲蟲
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1