亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

接口協(xié)議

接口協(xié)議(Interfaceprotocol)指的是需要進行信息交換的接口間需要遵從的通信方式和要求。接口協(xié)議的種類非常多。接口協(xié)議不僅要規(guī)定物理層的通信,還需要規(guī)定語法層和語義層的要求。
  • SATA協(xié)議分析及其FPGA實現(xiàn).rar

    并行總線PATA從設計至今已快20年歷史,如今它的缺陷已經(jīng)嚴重阻礙了系統(tǒng)性能的進一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點對點方式進行數(shù)據(jù)傳輸,內(nèi)置數(shù)據(jù)/命令校驗單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲領域廣泛應用,但國內(nèi)尚無獨立研發(fā)的面向FPGA的SATAIP CORE,在這樣的條件下設計面向FPGA應用的SATA IP CORE具有重要的意義。 本論文對協(xié)議進行了詳細的分析,建立了SATA IP CORE的層次結(jié)構,將設備端SATA IP CORE劃分成應用層、傳輸層、鏈路層和物理層;介紹了實現(xiàn)該IPCORE所選擇的開發(fā)工具、開發(fā)語言和所選用的芯片;在此基礎上著重闡述協(xié)議IP CORE的設計,并對各個部分的設計予以分別闡述,并編碼實現(xiàn);最后進行綜合和測試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實現(xiàn)了1.5Gbps的串行傳輸鏈路;設計滿足協(xié)議需求、適合FPGA設計的并行結(jié)構,實現(xiàn)了多狀態(tài)機的協(xié)同工作:在高速設計中,使用了流水線方法進行并行設計,以提高速度,考慮到系統(tǒng)不同部分復雜度的不同,設計采用部分流水線結(jié)構;采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進行片上調(diào)試與測試,使得調(diào)試工作方便快捷、測試數(shù)據(jù)準確;嚴格按照SATA1.0a協(xié)議實現(xiàn)了SATA設備端IP CORE的設計。 最終測試數(shù)據(jù)表明,本論文設計的基于FPGA的SATA IP CORE滿足協(xié)議需求。設計中的SATA IP CORE具有使用方便、集成度高、成本低等優(yōu)點,在固態(tài)電子硬盤SSD(Solid-State Disk)開發(fā)中應用本設計,將使開發(fā)變得方便快捷,更能夠適應市場需求。

    標簽: SATA FPGA 協(xié)議分析

    上傳時間: 2013-06-21

    上傳用戶:xzt

  • 基于FPGA的小型CPU中通信協(xié)議的研究及IPCore的開發(fā).rar

    FPGA作為新一代集成電路的出現(xiàn),引起了數(shù)字電路設計的巨大變革。隨著FPGA工藝的不斷更新與改善,越來越多的用戶與設計公司開始使用FPGA進行系統(tǒng)開發(fā),因此,PFAG的市場需求也越來越高,從而使得FPGA的集成電路板的工藝發(fā)展也越來越先進,在如此良性循環(huán)下,不久的將來,F(xiàn)PGA可以主領集成電路設計領域。正是由于FPGA有著如此巨大的發(fā)展前景與市場吸引力,因此,本文采用FPGA作為電路設計的首選。 @@ 隨著FPGA的開發(fā)技術日趨簡單化、軟件化,從面向硬件語言的VHDL、VerilogHDL設計語言,到現(xiàn)在面向?qū)ο蟮腟ystem Verilog、SystemC設計語言,硬件設計語言開始向高級語言發(fā)展。作為一個軟件設計人員,會很容易接受面向?qū)ο蟮恼Z言。現(xiàn)在軟件的設計中,算法處理的瓶頸就是速度的問題,如果采用專用的硬件電路,可以解決這個問題,本文在第一章第二節(jié)詳細介紹了軟硬結(jié)合的開發(fā)優(yōu)勢。另外,在第一章中還介紹了知識產(chǎn)權核心(IP Core)的發(fā)展與前景,特別是IP Core中軟核的設計與開發(fā),許多FGPA的開發(fā)公司開始爭奪軟核的開發(fā)市場。 @@ 數(shù)字電路設計中最長遇到的就是通信的問題,而每一種通信方式都有自己的協(xié)議規(guī)范。在CPU的設計中,由于需要高速的處理速度,因此其內(nèi)部都是用并行總線進行通信,但是由于集成電路資源的問題,不可能所有的外部設備都要用并行總線進行通信,因此其外部通信就需要進行串行傳輸。又因為需要連接的外部設備的不同,因此就需要使用不同的串行通信接口。本文主要介紹了小型CPU中常用的三種通信協(xié)議,那就是SPI、I2C、UART。除了分別論述了各自的通信原理外,本文還特別介紹了一個小型CPU的內(nèi)部構造,以及這三個通信協(xié)議在CPU中所處的位置。 @@ 在硬件的設計開發(fā)中,由于集成電路本身的特殊性,其開發(fā)流程也相對的復雜。本文由于篇幅的問題,只對總的開發(fā)流程作了簡要的介紹,并且將其中最復雜但是又很重要的靜態(tài)時序分析進行了詳細的論述。在通信協(xié)議的開發(fā)中,需要注意接口的設計、時序的分析、驗證環(huán)境的搭建等,因此,本文以SPI數(shù)據(jù)通信協(xié)議的設計作為一個開發(fā)范例,從協(xié)議功能的研究到最后的驗證測試,將FPGA 的開發(fā)流程與關鍵技術等以實例的方式進行了詳細的論述。在SPI通信協(xié)議的開發(fā)中,不僅對協(xié)議進行了詳細的功能分析,而且對架構中的每個模塊的設計都進行了詳細的論述。@@關鍵詞:FPGA;SPI;I2C;UART;靜態(tài)時序分析;驗證環(huán)境

    標簽: IPCore FPGA CPU

    上傳時間: 2013-04-24

    上傳用戶:vvbvvb123

  • 基于DSPFPGA的1553B總線接口通訊模塊的研究和應用.rar

    隨著我國國防現(xiàn)代化建設進程的不斷深化,MIL-STD-1553B標準總線已經(jīng)廣泛應用于各種軍事應用領域。MIL-STD-1553B標準總線是我國上世紀八十年代引進的一種現(xiàn)代化通訊總線,國內(nèi)稱為GJB289A-97。該總線技術以其高穩(wěn)定性和使用靈活等特點成為現(xiàn)代航空電子綜合系統(tǒng)所廣泛采用的通訊總線技術。 1553B總線接口模塊作為總線通訊的基本單元,其性能成為影響航電綜合系統(tǒng)整體性能的一個關鍵因素。目前國內(nèi)關于1553B總線通訊模塊的對外接口類型較多,而基于嵌入式處理芯片的接口設計并不多見。嵌入式設備具有體積小、重量輕、實時性強、功耗小、穩(wěn)定性好以及接口方便等優(yōu)點。 基于以上考慮,論文中提出了以DSP+FPGA為平臺實現(xiàn)MIL-STD-1553B總線的收發(fā)控制,通過收發(fā)控制器和變壓器實現(xiàn)MIL-STD-1553B總線的電氣連接。根據(jù)項目需求,設計分為硬件和軟件兩部分完成。在對MIL-STD-1553B總線協(xié)議進行詳細研究后提出了總體設計方案原理圖。再根據(jù)方案需求設計各功能模塊。使用硬件描述語言VHDL對各功能模塊進行邏輯和行為描述,最終實現(xiàn)在FPGA中,使其能夠完成1553B數(shù)據(jù)碼的接受、發(fā)送、轉(zhuǎn)換和與處理器的信息交換等功能。DSP部分采用的是TI公司的TMS320F2812,使用C語言進行軟件的編譯,使其實現(xiàn)總體控制和通訊的調(diào)度等功能。 該方案經(jīng)過實際參與1553B總線通訊系統(tǒng)驗證實驗,證明各項技術指標均達到預定的目標,可以投入實際應用。

    標簽: DSPFPGA 1553B 總線接口

    上傳時間: 2013-04-24

    上傳用戶:671145514

  • 基于FPGA的cPCI接口數(shù)據(jù)采集系統(tǒng)設計.rar

    高速數(shù)據(jù)采集系統(tǒng)在信號檢測、雷達、圖像處理、網(wǎng)絡通信等領域有廣泛應用,不同的應用要求使用不同的總線和不同的設計,但是,無論基于何種應用,其設計的關鍵在接口的實現(xiàn)上。 @@ 隨著cPCI總線技術的發(fā)展,cPCI總線逐漸代替了PCI總線、VME總線,成為測控領域中最受人們青睞的總線形式。 @@ 為滿足高速采集過程中數(shù)據(jù)傳輸速度的要求和采集卡與PC機連接的機械強度的要求,本論文提出設計基于cPCI總線接口的數(shù)據(jù)采集系統(tǒng)。設計中利用單片F(xiàn)PGA芯片實現(xiàn)PCI協(xié)議,代替?zhèn)鹘y(tǒng)的FIFO芯片和串并轉(zhuǎn)換芯片,并完成對模擬電路的控制功能;并提出將應用程序中的一部分數(shù)據(jù)讀寫操作放入動態(tài)鏈接庫中,減少因應用程序反復調(diào)用驅(qū)動程序而造成的資源浪費和時間的延遲。 @@ 通過分析PCI總線協(xié)議,理解高頻數(shù)字電路設計方法和高速數(shù)據(jù)采集原理,本文開發(fā)了基于cPCI接口的高速數(shù)據(jù)采集系統(tǒng)。經(jīng)過綜合測試和現(xiàn)場應用驗證表明,采集系統(tǒng)已達到了要求的性能指標。 @@關鍵詞:FPGA;數(shù)據(jù)采集系統(tǒng);cPCI; PC

    標簽: FPGA cPCI 接口

    上傳時間: 2013-07-08

    上傳用戶:ikemada

  • 基于FPGA的絕對式光電編碼器通信接口研究.rar

    高速、高精度已經(jīng)成為伺服驅(qū)動系統(tǒng)的發(fā)展趨勢,而位置檢測環(huán)節(jié)是決定伺服系統(tǒng)高速、高精度性能的關鍵環(huán)節(jié)之一。光電編碼器作為伺服驅(qū)動系統(tǒng)中常用的檢測裝置,根據(jù)結(jié)構和原理的不同分為增量式和絕對式。本文從原理上對增量式光電編碼器和絕對式光電編碼器做了深入的分析,通過對比它們的特性,得出了絕對式光電編碼器更適合高速、高精度伺服驅(qū)動系統(tǒng)的結(jié)論。 絕對式光電編碼器精度高、位數(shù)多的特點決定其通信方式只能采取串行傳輸方式,且由相應的通信協(xié)議控制信息的傳輸。本文首先針對編碼器主要生產(chǎn)廠商日本多摩川公司的絕對式光電編碼器,深入研究了通信協(xié)議相關的硬件電路、數(shù)據(jù)幀格式、時序等。隨后介紹了新興的電子器件FPGA及其開發(fā)語言硬件描述語言Verilog HDL,并對基于FPGA的絕對式編碼器通信接口電路做了可行性的分析。在此基礎上,采用自頂向下的設計方法,將整個接口電路劃分成發(fā)送模塊、接收模塊、序列控制模塊等多個模塊,各個模塊采用Verilog語言進行描述設計編碼器接口電路。最終的設計在相關硬件電路上實現(xiàn)。最后,通過在TMS320F2812伺服控制平臺上編寫的硬件驅(qū)動程序驗證了整個設計的各項功能,達到了設計的要求。

    標簽: FPGA 光電編碼器 通信接口

    上傳時間: 2013-07-11

    上傳用戶:snowkiss2014

  • 基于FPGA的SCI串行通信接口的研究與實現(xiàn).rar

    國家863項目“飛行控制計算機系統(tǒng)FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現(xiàn)環(huán)上多計算機系統(tǒng)間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究與實現(xiàn)。論文先概述SCI協(xié)議,接著對SCI串行通信接口的兩個模塊:SCI節(jié)點模型模塊和CPCI總線接口模塊的功能和實現(xiàn)進行了詳細的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進程、旁路FIFO、接受和發(fā)送存儲器、地址解碼、MUX。在SCI節(jié)點模型的實現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實現(xiàn)主機之間的高速串行通信,并利用Aurora IP核實現(xiàn)了Aurora鏈路層協(xié)議;設計一個同步FIFO實現(xiàn)旁路FIFO;利用FPGA上的塊RAM實現(xiàn)發(fā)送和接收存儲器;中斷進程、地址解碼和多路復合分別在控制邏輯中實現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負責對PCI核進行配置,得到用戶需要的PCI核;用戶邏輯模塊負責實現(xiàn)整個通信接口具體的內(nèi)部邏輯功能;并引入中斷機制來提高SCI通信接口與主機之間數(shù)據(jù)交換的速率。 設計選用硬件描述語言VerilogHDL和VHDL,在開發(fā)工具Xilinx ISE7.1中完成整個系統(tǒng)的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動程序,用VC++6.0編寫相應的測試應用程序。最后,將FPGA設計下載到FC通信卡中運行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對設計進行驗證,運行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進一步完善的地方。

    標簽: FPGA SCI 串行通信接口

    上傳時間: 2013-04-24

    上傳用戶:竺羽翎2222

  • 基于FPGA的藍牙HCIUART控制接口設計.rar

    通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當在FPGA上設計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍牙主機控制器接口則是實現(xiàn)主機設備與藍牙模塊之間互操作的控制部件。當在使用藍牙設備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機的傳輸上就起了至關重要的作用。 論文針對信息技術的發(fā)展和開發(fā)過程中的實際需要,設計了一個藍牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設計采用TOP-DOWN設計方法,整體上分為UART接口和藍牙主機控制器接口兩部分。首先根據(jù)UART和藍牙主機控制器接口的實現(xiàn)原理和設計指標要求進行系統(tǒng)設計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進行模塊設計,設計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進行功能仿真和時序仿真;最后進行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結(jié)果,表明設計正確,功能良好,符合設計要求。

    標簽: HCIUART FPGA 藍牙

    上傳時間: 2013-07-13

    上傳用戶:wfl_yy

  • 嵌入式TCPIP協(xié)議的FPGA實現(xiàn).rar

    隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設備都能夠很方便地實現(xiàn)Intemet接入,這對嵌入式系統(tǒng)設計提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設計的熱點。 可編程邏輯器件FPGA在過去的幾十年中取得了飛速發(fā)展,從最初的幾千門到現(xiàn)在的幾百萬門,可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價比。再加上開發(fā)周期短、對開發(fā)人員的要求相對較低的優(yōu)點,因此被大量應用于嵌入式系統(tǒng)設計中。 本文是基于FPGA高性價比、可靈活配置的特點,也是當前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設計方式,所以我們提出了基于FPGA的實現(xiàn)方案。本文通過在FPGA中硬件實現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標準MII接口,通過外接PHY實現(xiàn)網(wǎng)絡連接。最終成功地通過了驗證。 基于FPGA的實現(xiàn)可以有效地降低成本,同時可以在其中集成其他功能模塊,提高整個系統(tǒng)的集成度,減小PCB版圖面積和布線復雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對嵌入式系統(tǒng)設計有很大的實用價值。

    標簽: TCPIP FPGA 嵌入式

    上傳時間: 2013-04-24

    上傳用戶:xlcky

  • 基于FPGA的PCI總線接口橋接邏輯設計.rar

    隨著信息技術的發(fā)展,數(shù)字信號的采集與處理在科學研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應用,這些應用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設計了內(nèi)部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現(xiàn)其功能,因此設備驅(qū)動程序的設計是一個重要部分,論文研究了Windows XP體系結(jié)構下的WDM驅(qū)動模式的組成、開發(fā)設備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實際硬件的設備驅(qū)動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數(shù)據(jù)采集卡進行了整體方案的設計。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實現(xiàn)。

    標簽: FPGA PCI 總線接口

    上傳時間: 2013-07-24

    上傳用戶:ca05991270

  • 基于FPGA的以太網(wǎng)絡接口的設計及實現(xiàn)

    本文的主要研究內(nèi)容是利用FPGA平臺實現(xiàn)以太網(wǎng)絡接口。 首先,對論文的大致內(nèi)容和組織結(jié)構做了簡要介紹,并且比較分析了目前比較流行的網(wǎng)絡接口實現(xiàn)的三種方法,并以此為基礎提出了本文中重點介紹的基于FPGA 的網(wǎng)絡接口實現(xiàn)方法。 其次,介紹采用以FPGA 做為主控芯片控制8019AS 網(wǎng)絡控制芯片來實現(xiàn)從網(wǎng)絡上接收數(shù)據(jù)幀的功能。FPGA 需要在上電時完成對于8019AS的初始化設置。在接收和發(fā)送數(shù)據(jù)報文時,對相應的寄存器進行控制和操作以完成網(wǎng)絡數(shù)據(jù)幀的接收。對FPGA 與8019AS 之間的接口實現(xiàn)進行了詳細的描述。 最后,介紹了在FPGA 內(nèi)部對于接收到的網(wǎng)絡數(shù)據(jù)幀進行TCP/IP協(xié)議分析的具體過程和實現(xiàn)方法。分別詳細介紹了接收模塊、發(fā)送模塊以及其中子模塊具體功能和實現(xiàn)方法。說明了模塊之間相互觸發(fā)的具體關系。現(xiàn)有的網(wǎng)絡接口一般是采用MCU 或者ARM 等專用控制芯片來實現(xiàn)的,而此次課題以FPGA 作為主控芯片來實現(xiàn)網(wǎng)絡接口以及部分TCP/IP 協(xié)議分析是一個創(chuàng)意。而且由于FPGA 多管腳可以靈活配置,也使得系統(tǒng)的可擴展性有了很大的提高。

    標簽: FPGA 以太網(wǎng)絡 接口的設計

    上傳時間: 2013-06-09

    上傳用戶:huazi

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久精品视频一| 久久久噜噜噜久久久| 在线免费观看视频一区| 亚洲电影有码| 一区二区三区欧美| 久久久久**毛片大全| 欧美日韩二区三区| 狠狠色综合一区二区| 日韩视频中午一区| 久久婷婷色综合| 国产精品视频yy9099| 亚洲高清色综合| 香蕉久久一区二区不卡无毒影院| 欧美 日韩 国产在线| 国产日韩在线看片| 亚洲一区美女视频在线观看免费| 久久日韩粉嫩一区二区三区| 国产精品无码永久免费888| 最近看过的日韩成人| 久久午夜视频| 国产综合精品一区| 午夜精品久久久久久久久久久 | 国产精品高精视频免费| 亚洲第一区在线观看| 欧美一区网站| 国产欧美精品xxxx另类| 亚洲综合电影| 国产精品色网| 亚洲欧美影音先锋| 欧美午夜片欧美片在线观看| 日韩午夜在线电影| 欧美日韩p片| 正在播放亚洲| 国产精品综合| 久久精品一区四区| 在线视频国内自拍亚洲视频| 久久久久久电影| 亚洲国产影院| 欧美视频在线看| 亚洲综合好骚| 国产日韩欧美亚洲一区| 欧美在线地址| 亚洲电影欧美电影有声小说| 蜜臀av国产精品久久久久| 在线免费不卡视频| 欧美裸体一区二区三区| 亚洲视频二区| 狠狠爱成人网| 欧美精品久久一区| 亚洲天堂av图片| 国产喷白浆一区二区三区| 欧美一区二区三区另类| 在线播放亚洲一区| 欧美精品一区在线播放| 香蕉乱码成人久久天堂爱免费| 国产在线拍揄自揄视频不卡99| 欧美91视频| 欧美一区1区三区3区公司| 亚洲成色999久久网站| 欧美精品日韩www.p站| 亚洲免费在线观看视频| 激情偷拍久久| 国产精品jizz在线观看美国| 久久久久久久久久久久久女国产乱 | 伊人成人在线| 欧美人妖在线观看| 欧美在线亚洲| 9色精品在线| 精品成人a区在线观看| 欧美日韩视频专区在线播放 | 欧美承认网站| 亚洲欧美日韩爽爽影院| 亚洲黄色性网站| 国产一区二区三区的电影| 欧美日韩国产一区精品一区 | 久久黄色网页| aa级大片欧美三级| 黑丝一区二区三区| 国产精品日韩在线播放| 欧美区一区二区三区| 久久综合网络一区二区| 亚洲欧美日韩直播| 在线视频日本亚洲性| 亚洲国产成人久久| 国产一区在线看| 国产热re99久久6国产精品| 欧美精品三级在线观看| 欧美aⅴ一区二区三区视频| 久久精品视频在线| 亚欧成人在线| 久久av在线| 欧美在线你懂的| 欧美一区二粉嫩精品国产一线天| 99re6热在线精品视频播放速度| 在线看片成人| 1769国内精品视频在线播放| 狠狠入ady亚洲精品| 国产主播精品在线| 激情懂色av一区av二区av| 国产一区二区中文字幕免费看| 国产欧美va欧美不卡在线| 国产欧美日韩| 国产综合色精品一区二区三区 | 亚洲免费在线观看视频| 在线综合亚洲| 亚洲一二三区视频在线观看| 在线一区日本视频| 亚洲欧美制服中文字幕| 香港久久久电影| 久久精品国产视频| 久久亚洲精品欧美| 六月丁香综合| 欧美精品亚洲一区二区在线播放| 欧美精品久久久久久久免费观看| 毛片精品免费在线观看| 欧美大片免费观看在线观看网站推荐| 久久亚洲私人国产精品va| 另类人畜视频在线| 欧美顶级大胆免费视频| 欧美日韩你懂的| 国产精品国产三级国产a| 国产欧美日韩在线观看| 亚洲福利精品| 一区二区欧美亚洲| 久久av资源网| 欧美日韩国产成人高清视频| 国产精品欧美久久久久无广告| 黑丝一区二区三区| 一本色道88久久加勒比精品| 欧美亚洲在线观看| 欧美激情aaaa| 国产一区二区久久久| 亚洲日韩视频| 欧美一级专区免费大片| 欧美韩日亚洲| 国产一区二区三区在线播放免费观看| 亚洲国产影院| 久久国产精品久久久久久电车| 欧美激情一二区| 国产精品综合网站| 亚洲肉体裸体xxxx137| 欧美影院一区| 欧美视频一区二区三区…| 很黄很黄激情成人| 亚洲在线视频观看| 欧美大片免费| 韩国女主播一区二区三区| 一本色道久久88精品综合| 久久久午夜电影| 国产精品私房写真福利视频| 亚洲片区在线| 久久香蕉精品| 国产一级久久| 西瓜成人精品人成网站| 欧美日韩国产小视频在线观看| 黄网站免费久久| 欧美一区二区三区久久精品茉莉花| 欧美大尺度在线观看| 好男人免费精品视频| 欧美资源在线观看| 国产精品一区三区| 亚洲视频一二三| 欧美日韩国产麻豆| 亚洲三级电影全部在线观看高清| 久久久久国产精品厨房| 国产一区二区福利| 亚洲欧美国产毛片在线| 欧美午夜国产| 亚洲性视频网址| 国产精品日韩欧美一区| 亚洲综合色婷婷| 国产精品人人做人人爽| 亚洲一级一区| 国产精品日韩一区| 亚洲欧美成人网| 国产香蕉久久精品综合网| 欧美一区二区三区在| 国产精品综合| 欧美在线观看天堂一区二区三区| 国产精品久久久久久久久久久久久久| 日韩一级不卡| 国产精品福利影院| 亚洲欧美日韩国产一区| 激情丁香综合| 免费观看成人鲁鲁鲁鲁鲁视频| 精品二区视频| 欧美久久久久久蜜桃| 亚洲深夜福利在线| 国产欧美日本一区二区三区| 久久成年人视频| 亚洲福利在线观看| 欧美黄色一区二区| 亚洲无线观看| 国产亚洲成av人在线观看导航| 久久婷婷综合激情| 国产精品99久久不卡二区| 国产精品永久免费在线| 久久综合色8888| 亚洲图片自拍偷拍| 尤物九九久久国产精品的特点 |