亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

接口板

  • 系統(tǒng)實驗板原理圖掌握七段碼顯示器硬件線路原理掌握用HD7279A 芯片 實現(xiàn)顯示的編程方法 HD7279A 是一片具有串行接口的,可同時驅動8 位共陰式數(shù)碼管(或64 只獨立LED)的 智能顯示

    系統(tǒng)實驗板原理圖掌握七段碼顯示器硬件線路原理掌握用HD7279A 芯片 實現(xiàn)顯示的編程方法 HD7279A 是一片具有串行接口的,可同時驅動8 位共陰式數(shù)碼管(或64 只獨立LED)的 智能顯示驅動芯片該芯片同時還可連接多達64 鍵的鍵盤矩陣 HD7279A 內(nèi)部含有譯碼器可直接接受16 進制碼HD7279A 還同時具有2 種譯碼方 式HD7279A 還具有多種控制指令如消隱閃爍左移右移段尋址等

    標簽: 7279A 7279 HD LED

    上傳時間: 2014-01-23

    上傳用戶:tedo811

  • STM32F103C8T6單片機 USB type-C接口最小系統(tǒng)核心板AD設計硬件原理圖+PCB+

    STM32F103C8T6單片機 USB type-C接口最小系統(tǒng)核心板AD設計硬件原理圖+PCB+封裝庫文件,USB type-C接口,3.3V 5V供電排針,所有GPIO都引出,集成一路IIC Flash(AT24C32),一路SPI Flash,一個SPI 接口SD卡座子。          2層板設計,雙面布局布線,大小為45x32mm,包括完整的原理圖和PCB文件,可用Altium Designer(AD)軟件打開或修改,可直接打板,也可作為你產(chǎn)品設計的參考。                                                                                                                                                                                                                                                  

    標簽: stm32f103c8t6 單片機 usb

    上傳時間: 2022-01-15

    上傳用戶:shjgzh

  • STM32F103RCT6原理圖開發(fā)板通過總線接口可外接不同設備

    STM32F103RCT6原理圖開發(fā)板通過總線接口可外接不同設備

    標簽: stm32f103rct6 原理圖 開發(fā)板 總線 接口

    上傳時間: 2022-07-23

    上傳用戶:wangshoupeng199

  • 基于FPGA的高速串行接口模塊仿真設計.rar

    現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡、多媒體等新技術的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優(yōu)勢,正迅速取代傳統(tǒng)的并行技術,成為業(yè)界的主流。 本論文針對目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調(diào)試。硬件調(diào)試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設計的正確性。并且在硬件調(diào)試時對Rocket IO GTP收發(fā)器進行回環(huán)設計,經(jīng)過回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設計的正確性。

    標簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

  • 基于FPGA的藍牙HCIUART控制接口設計.rar

    通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當在FPGA上設計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍牙主機控制器接口則是實現(xiàn)主機設備與藍牙模塊之間互操作的控制部件。當在使用藍牙設備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機的傳輸上就起了至關重要的作用。 論文針對信息技術的發(fā)展和開發(fā)過程中的實際需要,設計了一個藍牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設計采用TOP-DOWN設計方法,整體上分為UART接口和藍牙主機控制器接口兩部分。首先根據(jù)UART和藍牙主機控制器接口的實現(xiàn)原理和設計指標要求進行系統(tǒng)設計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進行模塊設計,設計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進行功能仿真和時序仿真;最后進行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結果,表明設計正確,功能良好,符合設計要求。

    標簽: HCIUART FPGA 藍牙

    上傳時間: 2013-07-13

    上傳用戶:wfl_yy

  • 基于以太網(wǎng)接口的ARMJTAG仿真器設計

    在嵌入式系統(tǒng)的開發(fā)過程中,仿真器是一個必不可少的開發(fā)工具。特別是對于初級嵌入式系統(tǒng)開發(fā)工程師,借助一個功能強大的仿真器進行開發(fā)工作,可以達到事半功倍的效果。一個嵌入式仿真、調(diào)試系統(tǒng)支持單步執(zhí)行、設置斷點、觀察變量內(nèi)容及寄存器內(nèi)容等功能。開發(fā)人員可以通過各類調(diào)試功能觀察變量和寄存器的變化,從而可以很清楚的了解整個程序運行的狀況,及時的調(diào)整和修改程序,并不需要反復的向芯片燒寫程序,就可以完成對于程序的調(diào)試工作。 @@ 本文在分析了目前市場上常用仿真器的設計原理的基礎上,提出了以三星公司的S3C44BO ARM7處理器為主CPU,通過以太網(wǎng)接口進行數(shù)據(jù)傳輸?shù)腁RMJTAT仿真器的設計方案。利用這種仿真器進行程序調(diào)試,不僅可以大幅度的提高下載速度,還可以實現(xiàn)仿真器資源的共享,而且調(diào)試時程序是在目標板上運行,仿真更接近于目標硬件。 @@ 文中首先對于傳統(tǒng)仿真器的設計原理、作用、存在的問題進行了研究,然后提出了基于S3C44BO的以太網(wǎng)接口的ARM-JTAG仿真器的設計。該仿真器的設計主要分為以下幾步:第一,提出總體設計方案,包括硬件的設計及軟件的設計。第二,詳細介紹該仿真器的硬件結構設計和程序開發(fā)過程,其中特別對以太網(wǎng)接口的設計進行了研究。第三,總結了該仿真器的功能、特點。 @@關鍵詞:仿真器;S3C44BO;以太網(wǎng)接口;JTAG;LwIP

    標簽: ARMJTAG 以太網(wǎng)接口 仿真器

    上傳時間: 2013-06-16

    上傳用戶:253189838

  • PCI總線接口控制器的FPGA設計

    本論文采用TOP-DOWN設計方法對PCI總線接口控制器的設計與實現(xiàn)進行了研究,對PCI總線協(xié)議做了比較深刻的理解和分析.本論文以PCI總線接口控制器的設計和實現(xiàn)為線索,闡述了PCI總線接口控制器設計、仿真及綜合、驗證的各個步驟,以及PCI板卡驅動程序的編寫和調(diào)試.作為PCI接口控制器下一步發(fā)展的前瞻性研究,還介紹PCI接口控制器DMA傳輸方式的實現(xiàn)思路及功能模塊劃分.在本論文的研究中,重點分析了PCI總線接口控制器的設計、對PCI總線協(xié)議的分析理解是進行PCI總線接口控制器設計的前提,而對PCI總線接口控制器的功能分析和結構劃分是設計的關鍵.本論文在對PCI總線接口控制器的功能分析和結構分析的基礎上,對PCI總線接口控制器的整體設計和子模塊的劃分和實現(xiàn)進行了詳細的分析闡述.通過本論文的研究,完成了PCI總線接口控制器的設計,并且通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設計了PCB實驗板進行了測試,證明所實現(xiàn)的PCI接口控制器完成了要求的功能.

    標簽: FPGA PCI 總線接口 控制器

    上傳時間: 2013-04-24

    上傳用戶:stvnash

  • LOBS邊緣節(jié)點突發(fā)包組裝和光板FPGA實現(xiàn)

    近年來提出的光突發(fā)交換OBS(Optical.Burst Switching)技術,結合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點,有效支持高突發(fā)、高速率的多種業(yè)務,成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發(fā)交換關鍵技術和試驗系統(tǒng)”,主要涉及兩個方面:LOBS邊緣節(jié)點核心板和光板FPGA的實現(xiàn)方案,重點關注于邊緣節(jié)點核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡的背景、架構,分析了LOBS網(wǎng)絡的關鍵技術,然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點的總體結構,主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅動芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點FPGA的具體實現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對數(shù)據(jù)和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發(fā)包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態(tài)表維護的靈活性。在讀寫SDRAM時都采用整頁突發(fā)讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預讀模式,對SDRAM內(nèi)存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個方向,主要是將進入FPGA的數(shù)據(jù)進行同步后按照指定的格式發(fā)送。 第四章總結了論文的主要內(nèi)容,并對LOBS技術進行展望。本論文組幀算法采用動態(tài)組裝參數(shù)表的方法,可以充分支持各種擴展,包括自適應動態(tài)組裝算法。

    標簽: LOBS FPGA 節(jié)點

    上傳時間: 2013-05-26

    上傳用戶:AbuGe

  • 1553B總線接口技術研究及實現(xiàn)

    本文在深入研究MIL-STD-1553B總線傳輸協(xié)議以及國外協(xié)議芯片設計方法的基礎上,結合目前較流行的EDA技術,基于Xilinx公司Virtex-II系列FPGA完成了1553B總線接口協(xié)議設計實現(xiàn),并自行設計實驗板將所做的設計進行了驗證。論文從專用芯片實現(xiàn)的具體功能出發(fā),結合自頂向下的設計思想,給出基于FPGA的總線接口協(xié)議設計的總體方案,并根據(jù)功能的需求完成了模塊化設計。文章重點介紹基于FPGA的總線控制器(BC)、遠程終端(RT)、總線監(jiān)視器(MT)三種類型終端設計,詳細給出其設計邏輯框圖、引腳說明及關鍵模塊的仿真結果,最終通過工作方式選擇信號以及其它控制信號將三種終端結合起來以達到通用接口的功能。本設計使用硬件描述語言(VHDL)進行描述,在此基礎上使用Xilinx專用開發(fā)工具對設計進行綜合、布局布線等,最終下載到FPGA芯片XC2V2000中進行實現(xiàn)。 文章最后通過自行搭建的硬件平臺對所做的設計進行詳細的測試驗證,選擇ADSP21161作為主處理器,對。FPGA芯片進行初始化配置以及數(shù)據(jù)的輸入輸出控制,同時利用示波器觀測FPGA的輸出,完成系統(tǒng)的硬件測試。測試結果表明本文的設計方案是合理、可行的。

    標簽: 1553B 總線接口 技術研究

    上傳時間: 2013-08-03

    上傳用戶:kennyplds

  • 基于FPGA的PCI總線接口控制器的設計

    為了滿足外圍設備之間、外圍設備與主機之間高速數(shù)據(jù)傳輸,Intel公司于1991年提出PCI(Peripheral Component Interconnect)總線的概念,即周邊器件互連。因為PCI總線具有極高的數(shù)據(jù)傳輸率,所以在數(shù)字圖形、圖像和語音處理以及高速數(shù)據(jù)采集和處理等方面得到了廣泛的應用。 本論文首先對PCI總線協(xié)議做了比較深刻的分析,從設計要求和PCI總線規(guī)范入手,采用TOP-DOWN設計方法完成了PCI總線接口從設備控制器FPGA設計的功能定義:包括功能規(guī)范、性能要求、系統(tǒng)環(huán)境、接口定義和功能描述。其次從簡化設計、方便布局的角度考慮,完成了系統(tǒng)的模塊劃分。并結合設計利用SDRAM控制器來驗證PCI接口電路的性能。 然后通過PCI總線接口控制器的仿真、綜合及硬件驗證的描述介紹了用于FPGA功能驗證的硬件電路系統(tǒng)的設計,驗證系統(tǒng)方案的選擇,并描述了PCI總線接口控制器的布局布線結果以及硬件驗證的電路設計和調(diào)試方法。通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設計了PCB實驗板進行測試,證明所實現(xiàn)的PCI接口控制器完成了要求的功能。 最后,介紹了利用驅動程序開發(fā)工具DDK軟件進行軟件設計與開發(fā)的過程。完成系統(tǒng)設計及模塊劃分后,使用硬件描述語言(VHDL)描述系統(tǒng),并驗證設計的正確性。

    標簽: FPGA PCI 總線接口 控制器

    上傳時間: 2013-07-15

    上傳用戶:1134473521

主站蜘蛛池模板: 维西| 高陵县| 平山县| 赤壁市| 左云县| 漳平市| 闻喜县| 石楼县| 阿坝| 调兵山市| 怀来县| 那曲县| 油尖旺区| 鹰潭市| 科尔| 北票市| 息烽县| 托里县| 平顺县| 黄龙县| 阳泉市| 乌什县| 宁波市| 华亭县| 桃园县| 曲周县| 色达县| 江华| 上栗县| 孙吴县| 来凤县| 安新县| 兴文县| 泽州县| 资溪县| 山西省| 汕头市| 达日县| 和林格尔县| 仙桃市| 文安县|