VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(53)資源包含以下內(nèi)容:1. c8051f020的A/D轉(zhuǎn)換的應(yīng)用事例.2. 封裝較完整的串口類庫.3. ucos下的FAT文件系統(tǒng)源碼。
config.h
dir.C
disk.C
FAT.C
Fat.h
FDT.C
file.C
floppy.c
floppy.h
format.C.4. norflash的文件系統(tǒng)。
用于中低端手機(jī)開發(fā)的參考。
存儲(chǔ)文件或短消息或電話簿。.5. 關(guān)于2407的程序,可以實(shí)現(xiàn)FFT運(yùn)算,很好用,所有程序都在.6. Nand Flash Translation Layer
用于nandflash的操作。
bad block
memory map
garbage collection
average er.7. Nand Flash low driver。.8. 使用JTAG口對(duì)AT91R40008芯片進(jìn)行FLASH編程的程序.9. 一個(gè)fpga開發(fā)板的原理圖.10. 復(fù)旦大學(xué)的nios講義.是學(xué)習(xí)nios的好材料..11. Avalon Bus的參考手冊(cè).對(duì)做nios的sopc的人很有參考價(jià)值..12. 三星c3c2410原理圖 arm9系列.13. 視頻選擇卡設(shè)計(jì)原理圖
使用該原理圖設(shè)計(jì)一個(gè)多路選擇的視頻切換卡.14. ht1621的液晶驅(qū)動(dòng)程序.15. “華為模塊(GTM900)+ ARM(LPC2104) + LWIP1.1”以PPP 方式實(shí)現(xiàn)GPRS 無線數(shù)據(jù)傳輸.16. 內(nèi)部有說明,多為嵌入式系統(tǒng)程序,側(cè)重于實(shí)用的系統(tǒng),很有參考價(jià)值.17. DA 轉(zhuǎn)換 產(chǎn)生三角波 正旋波 梯形波(dac0832)換電路接成同相電壓輸出形式.18. 這是一個(gè)介紹嵌入式軟件的應(yīng)用.19. 基于DSP編寫的DS18B20的驅(qū)動(dòng)程序.20. 基于NIOS2的http的網(wǎng)絡(luò)應(yīng)用.21. 嵌入式系統(tǒng)設(shè)計(jì)師考試大綱.22. 座機(jī)短信發(fā)送平臺(tái).23. 座機(jī)短信發(fā)送平臺(tái).24. 座機(jī)短信發(fā)送平臺(tái).25. 座機(jī)短信發(fā)送平臺(tái).26. 這是一個(gè)RC500的開發(fā)實(shí)例.27. JTAG和ICE操作源代碼,在Linux系統(tǒng)下編譯使用.28. ARM指令集.29. 通用ASK信號(hào)解碼接收程序
1. 接收數(shù)據(jù)位數(shù)最多為40(5*8)位.
2. 由定時(shí)器對(duì)time進(jìn)行漸增,在TCC中斷程序中加入"INC TIME".
3. 寬脈沖最大允許時(shí)間和最小.30. 6963的液晶驅(qū)動(dòng)程序.31. usart的驅(qū)動(dòng)程序.32. 利用DELPHI結(jié)合研華數(shù)據(jù)采集卡PCI1711對(duì)模擬量和數(shù)字量進(jìn)行采集。.33. 泰瑞6713A開發(fā)箱原理圖,個(gè)人感覺有參考價(jià)值,大家可以下來看看。.34. 使用freescale的DP256B和D12做的CAN轉(zhuǎn)USB接口板的固件源代碼,現(xiàn)在的CAN分析儀每個(gè)至少要5000多,自己實(shí)現(xiàn)一個(gè),希望對(duì)大家開發(fā)CAN轉(zhuǎn)USB有所幫助..35. LF2407的各個(gè)模塊的測(cè)試程序,包含2407里面的所有模塊,均已經(jīng)調(diào)試通過,心血所致,希望對(duì)大家有所幫助..36. 在典型系統(tǒng)應(yīng)用中CC1000要與微控器相連該微控器必須能夠
通過三串行配置口PDATAPCLK和PALE控制CC1000改變不同模式.37. AD7705的C語言版,已通過測(cè)試.38. 這是關(guān)于串口中斷的程序.39. Wigger小板電路原理圖.40. USB和CPLD之間傳輸,已經(jīng)調(diào)試完成,向SRAM里寫數(shù)據(jù)后從FX2 USB GPIF 口讀出,使用EZ-USB Control Panel 讀.
標(biāo)簽:
設(shè)計(jì)手冊(cè)
上傳時(shí)間:
2013-08-03
上傳用戶:eeworm
信號(hào)與信息處理是信息科學(xué)中近幾年來發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(SOC,System On Chip)時(shí)代的到來,FPGA正處于革命性數(shù)字信號(hào)處理的前沿。基于FPGA的設(shè)計(jì)可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開發(fā)成本進(jìn)一步降低、開發(fā)時(shí)間也大大縮短等優(yōu)點(diǎn)。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時(shí),配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計(jì)中具有極其重要的價(jià)值,這也給用于可編程邏輯器件編程的配置接口電路和實(shí)驗(yàn)開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標(biāo)準(zhǔn)和USB2.0技術(shù),完成了FPGA配置接口電路及實(shí)驗(yàn)開發(fā)板的設(shè)計(jì)與實(shí)現(xiàn)。作者在充分理解IEEE1149.1標(biāo)準(zhǔn)和USB技術(shù)原理的基礎(chǔ)上,針對(duì)Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對(duì)其內(nèi)部工作原理及工作時(shí)序進(jìn)行測(cè)試與詳細(xì)分析,完成了基于USB配置接口的FPGA芯片開發(fā)實(shí)驗(yàn)電路的完整軟硬件設(shè)計(jì)及功能時(shí)序仿真。作者最后進(jìn)行了軟硬件調(diào)試,完成測(cè)試與驗(yàn)證,實(shí)現(xiàn)了對(duì)Altera系列PLD的配置功能及實(shí)驗(yàn)開發(fā)板的功能。 本文討論的USB下載接口電路被驗(yàn)證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機(jī)端另行設(shè)計(jì)通信軟件,其兼容性較現(xiàn)有設(shè)計(jì)有所提高。由于PLD(Programmable Logic Device)廠商對(duì)其知識(shí)產(chǎn)權(quán)嚴(yán)格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時(shí)也加大了自行對(duì)其進(jìn)行開發(fā)設(shè)計(jì)的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計(jì)的基于USB下載接口電路及FPGA實(shí)驗(yàn)開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對(duì)PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢(shì)。從成本來看,本設(shè)計(jì)的USB配置接口電路及FPGA實(shí)驗(yàn)開發(fā)板與其同類產(chǎn)品相比有較強(qiáng)的競(jìng)爭(zhēng)力。
標(biāo)簽:
FPGA
USB
2.0
上傳時(shí)間:
2013-04-24
上傳用戶:lingduhanya