亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

接口編程

  • 魏小龍MSP430系列單片機(jī)接口技術(shù)及系統(tǒng)設(shè)計(jì)實(shí)例.part2.rar

    魏小龍MSP430系列單片機(jī)接口技術(shù)及系統(tǒng)設(shè)計(jì)實(shí)例 缺頁(yè)部分補(bǔ)上了,不得不分4卷,上傳不上

    標(biāo)簽: part MSP 430

    上傳時(shí)間: 2013-04-24

    上傳用戶:王楚楚

  • 魏小龍MSP430系列單片機(jī)接口技術(shù)及系統(tǒng)設(shè)計(jì)實(shí)例.part3.rar

    魏小龍MSP430系列單片機(jī)接口技術(shù)及系統(tǒng)設(shè)計(jì)實(shí)例 缺頁(yè)部分補(bǔ)上了,不得不分4卷,上傳不上

    標(biāo)簽: part MSP 430

    上傳時(shí)間: 2013-07-09

    上傳用戶:heart520beat

  • 魏小龍MSP430系列單片機(jī)接口技術(shù)及系統(tǒng)設(shè)計(jì)實(shí)例.part4.rar

    魏小龍MSP430系列單片機(jī)接口技術(shù)及系統(tǒng)設(shè)計(jì)實(shí)例 缺頁(yè)部分補(bǔ)上了,不得不分4卷,上傳不上

    標(biāo)簽: part MSP 430

    上傳時(shí)間: 2013-08-05

    上傳用戶:aig85

  • SPI接口實(shí)驗(yàn)LED顯示.rar

    SPI接口實(shí)險(xiǎn),LED數(shù)據(jù)管顯示。 1、程序通過(guò)SPI接口輸出數(shù)據(jù)到HC595芯片驅(qū)動(dòng)LED數(shù)據(jù)管簡(jiǎn)單顯示。 2、內(nèi)部1 M晶振,程序采用單任務(wù)方式,軟件延時(shí)。 3、進(jìn)行此實(shí)驗(yàn)請(qǐng)插上JP1的所有8個(gè)短路塊,JP6(SPI_EN)短路塊。

    標(biāo)簽: SPI LED 接口

    上傳時(shí)間: 2013-06-29

    上傳用戶:123啊

  • 儀器接口平臺(tái)SCPI解析模塊設(shè)計(jì).rar

    隨著計(jì)算機(jī)技術(shù)的迅猛發(fā)展,受其影響的儀器行業(yè)也發(fā)生了巨大的變革,即儀器的手動(dòng)操作使用改為計(jì)算機(jī)控制自動(dòng)測(cè)試。隨著自動(dòng)測(cè)試技術(shù)和程控儀器的發(fā)展,除了要求物理硬件接口標(biāo)準(zhǔn)化外,也要求軟件控制標(biāo)準(zhǔn)化。 硬件方面,從20世紀(jì)50代自動(dòng)測(cè)試概念建立起,經(jīng)過(guò)初期專(zhuān)用接口、半專(zhuān)用接口到20世紀(jì)80年代中期才普及推廣開(kāi)放式標(biāo)準(zhǔn)接口總線,如RS232串行通信接口總線、GPIB通用接口總線、PXI計(jì)算機(jī)外圍儀器系統(tǒng)總線、VXI塊式儀器系統(tǒng)總線等。 軟件方面,1987年6月頒布的IEEE488.2(程控儀器消息交換協(xié)議)標(biāo)準(zhǔn)首先解決了數(shù)據(jù)結(jié)構(gòu)方面的問(wèn)題,但仍將大量的器件語(yǔ)義留給設(shè)計(jì)者自由定義。1990年4月,國(guó)際上九家儀器公司在IEEE488.2基礎(chǔ)上提出了SCPI(Standard Commands for Programmable Instruments程控儀器標(biāo)準(zhǔn)命令),才使程控儀器器件數(shù)據(jù)和命令得到標(biāo)準(zhǔn)化。SCPI的總目標(biāo)是縮短自動(dòng)測(cè)試系統(tǒng)程序開(kāi)發(fā)時(shí)間,保護(hù)儀器制造者和使用者雙方的硬、軟件投資,為儀器控制和數(shù)據(jù)利用提供廣泛兼容的編碼環(huán)境。 儀器接收到SCPI消息后進(jìn)行響應(yīng):接收字符串消息、詞法分析、語(yǔ)法分析、中間代碼生成、優(yōu)化和目標(biāo)代碼生成,語(yǔ)法分析模塊的性能直接影響到程控執(zhí)行效率。為了進(jìn)一步簡(jiǎn)化儀器內(nèi)語(yǔ)法分析模塊、提高程控執(zhí)行效率,本課題提出了在接口電路中加入解析模塊的思想,可將控制器發(fā)送到儀器的SCPI消息即復(fù)雜的ASCII碼字符串轉(zhuǎn)變?yōu)楹?jiǎn)單的二進(jìn)制代碼。采用此解析模塊將大大簡(jiǎn)化儀器設(shè)計(jì)者的軟件工作,既能實(shí)現(xiàn)儀器語(yǔ)言標(biāo)準(zhǔn)化又能提高儀器對(duì)遠(yuǎn)程 控制的響應(yīng)速度,這在研究實(shí)驗(yàn)室內(nèi)的自制儀器時(shí)將是很有用的。 儀器接口有很多種,本課題主要討論了RS232和GPIB兩種接口。本設(shè)計(jì)中儀器接口板是獨(dú)立于儀器的,與儀器單獨(dú)使用微處理器,若要與儀器連接實(shí)現(xiàn)通信只需在兩微處理器之間進(jìn)行通信即可,這樣做的目的是:一方面可以不影響儀器的設(shè)計(jì)和操作,一方面可以實(shí)現(xiàn)接口板的通用性和儀器的可換性。針對(duì)于RS232接口為一簡(jiǎn)單接口,我先將工作重心放在軟件設(shè)計(jì)上,主要考慮怎樣把復(fù)雜的ASCII碼字符串解析為簡(jiǎn)單的二進(jìn)制代碼。針對(duì)于GPIB接口,軟件設(shè)計(jì)的主要部分已完成,再把工作重心放在硬件設(shè)計(jì)上,采用性價(jià)比更高的CPID實(shí)現(xiàn)GPIB接口芯片NAT9914。為了觀察解析結(jié)果還加入了LCD顯示。本設(shè)計(jì)在開(kāi)發(fā)通用的、低價(jià)的儀器接口板方面做了一個(gè)有益的嘗試,為進(jìn)一步的自動(dòng)測(cè)試系統(tǒng)研究打下了基礎(chǔ)。 關(guān)鍵詞:儀器;SCPI;RS232接口;GPIB接口;CPLD

    標(biāo)簽: SCPI 儀器接口 模塊設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:Andy123456

  • 1553B總線接口技術(shù)研究及FPGA實(shí)現(xiàn).rar

    本論文在詳細(xì)研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國(guó)外芯片設(shè)計(jì)的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計(jì)方法。 從專(zhuān)用芯片實(shí)現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計(jì)思想,給出了總線接口的總體設(shè)計(jì)方案,考慮到電路的具體實(shí)現(xiàn)對(duì)結(jié)構(gòu)進(jìn)行模塊細(xì)化。在介紹模擬收發(fā)器模塊的電路設(shè)計(jì)后,重點(diǎn)介紹了基于FPGA的BC、RT、MT三種類(lèi)型終端設(shè)計(jì),最終通過(guò)工作方式選擇信號(hào)以及其他控制信號(hào)將此三種終端結(jié)合起來(lái)以達(dá)到通用接口的功能。同時(shí)給出其設(shè)計(jì)邏輯框圖、算法流程圖、引腳說(shuō)明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對(duì)其中相當(dāng)部分模塊進(jìn)行復(fù)用。在設(shè)計(jì)過(guò)程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關(guān)鍵技術(shù)。本設(shè)計(jì)使用VHDL描述,在此基礎(chǔ)之上采用專(zhuān)門(mén)的綜合軟件對(duì)設(shè)計(jì)進(jìn)行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實(shí)現(xiàn)。通過(guò)驗(yàn)證證明該設(shè)計(jì)能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強(qiáng)的檢錯(cuò)能力。 最后設(shè)計(jì)了總線接口芯片測(cè)試系統(tǒng),選擇TMS320LF2407作為主處理器,測(cè)試主要包括主處理器的自發(fā)自收驗(yàn)證,加入RS232串口調(diào)試過(guò)程提高測(cè)試數(shù)據(jù)的直觀性。驗(yàn)證的結(jié)果表明本文提出的設(shè)計(jì)方案是合理的。

    標(biāo)簽: 1553B FPGA 總線接口

    上傳時(shí)間: 2013-06-04

    上傳用戶:ayfeixiao

  • SATA2.0硬盤(pán)加解密接口芯片數(shù)據(jù)通路的設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    SATA接口是新一代的硬盤(pán)串行接口標(biāo)準(zhǔn),和以往的并行硬盤(pán)接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢(shì)。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達(dá)3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊(duì)列)、端口復(fù)用器、交錯(cuò)啟動(dòng)等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點(diǎn),SATA硬盤(pán)業(yè)已被廣泛的使用于各種企業(yè)級(jí)和個(gè)人用戶。 硬盤(pán)作為主要的信息載體之一,其信息安全問(wèn)題尤其引起人們的關(guān)注。由于在加密時(shí)需要實(shí)時(shí)處理大量的數(shù)據(jù),所以對(duì)硬盤(pán)數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤(pán)加密和SATA接口結(jié)合起來(lái)進(jìn)行設(shè)計(jì)和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設(shè)計(jì)具有重要的使用價(jià)值和研究?jī)r(jià)值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對(duì)系統(tǒng)設(shè)計(jì)中各個(gè)層次中涉及的關(guān)鍵問(wèn)題進(jìn)行了闡述。其次,本論文對(duì)ATA協(xié)議和命令進(jìn)行了詳細(xì)的解釋和分析,并針對(duì)設(shè)計(jì)中涉及的命令和對(duì)其做出的修改進(jìn)行了說(shuō)明。接著,本論文對(duì)SATA2.0加解密控制芯片的系統(tǒng)設(shè)計(jì)進(jìn)行了講解,包括硬件平臺(tái)搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設(shè)計(jì)中的難點(diǎn)問(wèn)題并給出解決問(wèn)題的方法。然后,對(duì)系統(tǒng)數(shù)據(jù)通路的各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行詳盡的闡述,并給出各個(gè)模塊的驗(yàn)證結(jié)果。最后,本文簡(jiǎn)要的介紹了驗(yàn)證平臺(tái)搭建和測(cè)試環(huán)境、測(cè)試方法等問(wèn)題,并分析測(cè)試結(jié)果。 本SATA2.0硬盤(pán)加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進(jìn)行測(cè)試,目前工作正常,性能良好,已經(jīng)達(dá)到項(xiàng)目性能指標(biāo)要求。本論文在SATA加解密控制芯片設(shè)計(jì)與實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。

    標(biāo)簽: SATA FPGA 2.0

    上傳時(shí)間: 2013-04-24

    上傳用戶:JIUSHICHEN

  • 基于DSPFPGA的1553B總線接口通訊模塊的研究和應(yīng)用.rar

    隨著我國(guó)國(guó)防現(xiàn)代化建設(shè)進(jìn)程的不斷深化,MIL-STD-1553B標(biāo)準(zhǔn)總線已經(jīng)廣泛應(yīng)用于各種軍事應(yīng)用領(lǐng)域。MIL-STD-1553B標(biāo)準(zhǔn)總線是我國(guó)上世紀(jì)八十年代引進(jìn)的一種現(xiàn)代化通訊總線,國(guó)內(nèi)稱(chēng)為GJB289A-97。該總線技術(shù)以其高穩(wěn)定性和使用靈活等特點(diǎn)成為現(xiàn)代航空電子綜合系統(tǒng)所廣泛采用的通訊總線技術(shù)。 1553B總線接口模塊作為總線通訊的基本單元,其性能成為影響航電綜合系統(tǒng)整體性能的一個(gè)關(guān)鍵因素。目前國(guó)內(nèi)關(guān)于1553B總線通訊模塊的對(duì)外接口類(lèi)型較多,而基于嵌入式處理芯片的接口設(shè)計(jì)并不多見(jiàn)。嵌入式設(shè)備具有體積小、重量輕、實(shí)時(shí)性強(qiáng)、功耗小、穩(wěn)定性好以及接口方便等優(yōu)點(diǎn)。 基于以上考慮,論文中提出了以DSP+FPGA為平臺(tái)實(shí)現(xiàn)MIL-STD-1553B總線的收發(fā)控制,通過(guò)收發(fā)控制器和變壓器實(shí)現(xiàn)MIL-STD-1553B總線的電氣連接。根據(jù)項(xiàng)目需求,設(shè)計(jì)分為硬件和軟件兩部分完成。在對(duì)MIL-STD-1553B總線協(xié)議進(jìn)行詳細(xì)研究后提出了總體設(shè)計(jì)方案原理圖。再根據(jù)方案需求設(shè)計(jì)各功能模塊。使用硬件描述語(yǔ)言VHDL對(duì)各功能模塊進(jìn)行邏輯和行為描述,最終實(shí)現(xiàn)在FPGA中,使其能夠完成1553B數(shù)據(jù)碼的接受、發(fā)送、轉(zhuǎn)換和與處理器的信息交換等功能。DSP部分采用的是TI公司的TMS320F2812,使用C語(yǔ)言進(jìn)行軟件的編譯,使其實(shí)現(xiàn)總體控制和通訊的調(diào)度等功能。 該方案經(jīng)過(guò)實(shí)際參與1553B總線通訊系統(tǒng)驗(yàn)證實(shí)驗(yàn),證明各項(xiàng)技術(shù)指標(biāo)均達(dá)到預(yù)定的目標(biāo),可以投入實(shí)際應(yīng)用。

    標(biāo)簽: DSPFPGA 1553B 總線接口

    上傳時(shí)間: 2013-04-24

    上傳用戶:671145514

  • 基于FPGA的cPCI接口數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).rar

    高速數(shù)據(jù)采集系統(tǒng)在信號(hào)檢測(cè)、雷達(dá)、圖像處理、網(wǎng)絡(luò)通信等領(lǐng)域有廣泛應(yīng)用,不同的應(yīng)用要求使用不同的總線和不同的設(shè)計(jì),但是,無(wú)論基于何種應(yīng)用,其設(shè)計(jì)的關(guān)鍵在接口的實(shí)現(xiàn)上。 @@ 隨著cPCI總線技術(shù)的發(fā)展,cPCI總線逐漸代替了PCI總線、VME總線,成為測(cè)控領(lǐng)域中最受人們青睞的總線形式。 @@ 為滿足高速采集過(guò)程中數(shù)據(jù)傳輸速度的要求和采集卡與PC機(jī)連接的機(jī)械強(qiáng)度的要求,本論文提出設(shè)計(jì)基于cPCI總線接口的數(shù)據(jù)采集系統(tǒng)。設(shè)計(jì)中利用單片F(xiàn)PGA芯片實(shí)現(xiàn)PCI協(xié)議,代替?zhèn)鹘y(tǒng)的FIFO芯片和串并轉(zhuǎn)換芯片,并完成對(duì)模擬電路的控制功能;并提出將應(yīng)用程序中的一部分?jǐn)?shù)據(jù)讀寫(xiě)操作放入動(dòng)態(tài)鏈接庫(kù)中,減少因應(yīng)用程序反復(fù)調(diào)用驅(qū)動(dòng)程序而造成的資源浪費(fèi)和時(shí)間的延遲。 @@ 通過(guò)分析PCI總線協(xié)議,理解高頻數(shù)字電路設(shè)計(jì)方法和高速數(shù)據(jù)采集原理,本文開(kāi)發(fā)了基于cPCI接口的高速數(shù)據(jù)采集系統(tǒng)。經(jīng)過(guò)綜合測(cè)試和現(xiàn)場(chǎng)應(yīng)用驗(yàn)證表明,采集系統(tǒng)已達(dá)到了要求的性能指標(biāo)。 @@關(guān)鍵詞:FPGA;數(shù)據(jù)采集系統(tǒng);cPCI; PC

    標(biāo)簽: FPGA cPCI 接口

    上傳時(shí)間: 2013-07-08

    上傳用戶:ikemada

  • 基于FPGA的高速串行接口模塊仿真設(shè)計(jì).rar

    現(xiàn)代社會(huì)信息量爆炸式增長(zhǎng),由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對(duì)帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時(shí)鐘抖動(dòng)和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡(jiǎn)單等優(yōu)勢(shì),正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對(duì)目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺(tái)進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號(hào)處理機(jī)為設(shè)計(jì)平臺(tái),在其中的一塊信號(hào)處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時(shí)序的仿真,當(dāng)仿真驗(yàn)證通過(guò)之后,重點(diǎn)是在硬件平臺(tái)上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時(shí)對(duì)Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過(guò)回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。

    標(biāo)簽: FPGA 高速串行 接口模塊

    上傳時(shí)間: 2013-04-24

    上傳用戶:戀天使569

主站蜘蛛池模板: 礼泉县| 白城市| 铜鼓县| 嵊州市| 西安市| 海兴县| 抚顺县| 吴堡县| 和平县| 衡阳县| 深圳市| 吉木萨尔县| 池州市| 聂拉木县| 渭南市| 九龙县| 依兰县| 茶陵县| 濮阳县| 泸溪县| 乐平市| 元阳县| 汉阴县| 天门市| 兴安县| 宁阳县| 南阳市| 乐都县| 沧州市| 南投市| 镇雄县| 沁阳市| 常山县| 儋州市| 革吉县| 托克托县| 平远县| 壶关县| 陇南市| 随州市| 靖安县|