本論文采用TOP-DOWN設(shè)計(jì)方法對(duì)PCI總線接口控制器的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究,對(duì)PCI總線協(xié)議做了比較深刻的理解和分析.本論文以PCI總線接口控制器的設(shè)計(jì)和實(shí)現(xiàn)為線索,闡述了PCI總線接口控制器設(shè)計(jì)、仿真及綜合、驗(yàn)證的各個(gè)步驟,以及PCI板卡驅(qū)動(dòng)程序的編寫(xiě)和調(diào)試.作為PCI接口控制器下一步發(fā)展的前瞻性研究,還介紹PCI接口控制器DMA傳輸方式的實(shí)現(xiàn)思路及功能模塊劃分.在本論文的研究中,重點(diǎn)分析了PCI總線接口控制器的設(shè)計(jì)、對(duì)PCI總線協(xié)議的分析理解是進(jìn)行PCI總線接口控制器設(shè)計(jì)的前提,而對(duì)PCI總線接口控制器的功能分析和結(jié)構(gòu)劃分是設(shè)計(jì)的關(guān)鍵.本論文在對(duì)PCI總線接口控制器的功能分析和結(jié)構(gòu)分析的基礎(chǔ)上,對(duì)PCI總線接口控制器的整體設(shè)計(jì)和子模塊的劃分和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述.通過(guò)本論文的研究,完成了PCI總線接口控制器的設(shè)計(jì),并且通過(guò)編寫(xiě)測(cè)試激勵(lì)程序完成了功能仿真,以及布局布線后的時(shí)序仿真,并設(shè)計(jì)了PCB實(shí)驗(yàn)板進(jìn)行了測(cè)試,證明所實(shí)現(xiàn)的PCI接口控制器完成了要求的功能.
上傳時(shí)間: 2013-04-24
上傳用戶(hù):stvnash
該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP CORE、SoC的設(shè)計(jì)方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的設(shè)計(jì)方案和實(shí)現(xiàn)框圖.同時(shí)結(jié)合Philip公司的IC總線的工作原理,給出了10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)方案中的IC接口模塊的FPGA設(shè)計(jì)的驗(yàn)證和仿真,并對(duì)仿真結(jié)果進(jìn)行分析比較,驗(yàn)證了IC接口模塊可以作為一個(gè)軟核來(lái)使用.
標(biāo)簽: 10100M FPGA I2C 以太網(wǎng)
上傳時(shí)間: 2013-07-18
上傳用戶(hù):jichenxi0730
485接口EMC設(shè)計(jì)標(biāo)準(zhǔn)電路,原理圖設(shè)計(jì)
標(biāo)簽: 485 EMC 接口 設(shè)計(jì)標(biāo)準(zhǔn)
上傳時(shí)間: 2013-07-16
上傳用戶(hù):不挑食的老鼠
開(kāi)關(guān)磁阻電機(jī)是電機(jī)技術(shù)與現(xiàn)代電力電子技術(shù)、微機(jī)控制技術(shù)相結(jié)合的產(chǎn)物,既具有結(jié)構(gòu)簡(jiǎn)單堅(jiān)固、成本低、容錯(cuò)能力強(qiáng),耐高溫等優(yōu)點(diǎn),又在高度發(fā)展的電力電子和微機(jī)控制技術(shù)的支持下獲得了良好的可控性能,目前己經(jīng)在多個(gè)工業(yè)部門(mén)得到應(yīng)用。因此,開(kāi)關(guān)磁阻電機(jī)在驅(qū)動(dòng)調(diào)速領(lǐng)域有著良好的發(fā)展前景。本論文在對(duì)前人成果的廣泛了解和研究基礎(chǔ)上,以philip公司生產(chǎn)的LPC2101為主控芯片,充分利用其高速運(yùn)算能力和面向電機(jī)控制的高效控制能力,設(shè)計(jì)并制作了SRM控制器與系統(tǒng)軟件。本文以開(kāi)關(guān)磁阻電機(jī)的調(diào)速控制策略及其控制實(shí)現(xiàn)方法為主要研究?jī)?nèi)容,對(duì)開(kāi)關(guān)磁阻電機(jī)的數(shù)學(xué)模型、功率變換器技術(shù)、控制策略、控制方案的實(shí)現(xiàn)進(jìn)行了全面深入的研究。 全文的研究工作分為五個(gè)部分,第一部分介紹了開(kāi)關(guān)磁阻電機(jī)調(diào)速系統(tǒng)的構(gòu)成及基本工作原理,綜述了開(kāi)關(guān)磁阻電機(jī)的國(guó)內(nèi)外發(fā)展現(xiàn)狀、特點(diǎn)及研究動(dòng)向,總結(jié)了開(kāi)關(guān)磁阻電機(jī)系統(tǒng)存在的技術(shù)問(wèn)題,提出了本文的研究目的和主要研究?jī)?nèi)容。 第二部分引用并討論了SR電動(dòng)機(jī)的基本數(shù)學(xué)模型和準(zhǔn)線性數(shù)學(xué)模型,然后基于此重點(diǎn)分析了與電動(dòng)機(jī)運(yùn)行特性密切相關(guān)的相電流波形與轉(zhuǎn)子角位移的函數(shù)關(guān)系,最后根據(jù)課題所關(guān)心的控制系統(tǒng)設(shè)計(jì),在理論分析的基礎(chǔ)上提出了SR電動(dòng)機(jī)控制方案并進(jìn)行了原理性分析,對(duì)SR電動(dòng)機(jī)各個(gè)運(yùn)行階段的特點(diǎn)進(jìn)行分析并初步提出控制方案。 第三部分對(duì)SR電動(dòng)機(jī)調(diào)速系統(tǒng)的硬件設(shè)計(jì)進(jìn)行了詳細(xì)說(shuō)明,主要包括以LPC2101為核心的控制系統(tǒng)的研究與設(shè)計(jì),根據(jù)SR電機(jī)的控制特點(diǎn),盡可能地開(kāi)發(fā)了LPC2101的硬件資源和軟件資源,使控制系統(tǒng)具有很高的控制精度和靈活性,然后對(duì)功率變換器進(jìn)行了設(shè)計(jì)和制作,分析了各種主電路形式的優(yōu)缺點(diǎn),采用了新型IGBT功率管作為主開(kāi)關(guān)元器件,使功率變換器結(jié)構(gòu)得到簡(jiǎn)化,設(shè)計(jì)了IGBT的功率驅(qū)動(dòng)電路,并專(zhuān)門(mén)設(shè)計(jì)了電壓鉗位電路和諸如過(guò)壓、過(guò)流保護(hù)等保護(hù)單元,保證了整個(gè)系統(tǒng)安全可靠地運(yùn)行,然后分析了SR電動(dòng)機(jī)控制系統(tǒng)位置傳感器檢測(cè)電路設(shè)計(jì)、電流及電壓斬波電路設(shè)計(jì)、電流檢測(cè)及保護(hù)電路設(shè)計(jì)等。 第四部分主要介紹了系統(tǒng)的總體控制思想,分析了各個(gè)運(yùn)行階段的控制策略,對(duì)控制策略的軟件實(shí)現(xiàn)進(jìn)行了設(shè)計(jì),并給出了軟件實(shí)現(xiàn)的具體流程圖,直觀地體現(xiàn)了軟件編程思想。最后,對(duì)系統(tǒng)進(jìn)行了實(shí)驗(yàn)研究及分析。目前,該控制系統(tǒng)已調(diào)試完畢,基本實(shí)現(xiàn)預(yù)期功能。 本文對(duì)以ARM為控制核心的開(kāi)關(guān)磁阻電動(dòng)機(jī)控制系統(tǒng)進(jìn)行了研究,得出了基于有位置傳感器檢測(cè)的控制方案。針對(duì)SR電機(jī)的控制特點(diǎn),充分利用了ARM的硬件資源,采用PID數(shù)字調(diào)節(jié),發(fā)出相通斷信號(hào)和PWM信號(hào),并和電流、電壓等保護(hù)信號(hào)相結(jié)合,實(shí)現(xiàn)對(duì)主功率元件的通斷控制。并且設(shè)計(jì)了相應(yīng)的外圍硬件檢測(cè)、保護(hù)、控制及人機(jī)接口電路,使控制系統(tǒng)結(jié)構(gòu)緊湊,可靠性高;系統(tǒng)的控制軟件設(shè)計(jì),采用模塊化的程序設(shè)計(jì)方法,增強(qiáng)了系統(tǒng)的可讀性及可維護(hù)性,實(shí)現(xiàn)了一種電壓斬波和電流斬波控制相結(jié)合的控制方式;結(jié)合系統(tǒng)的硬件設(shè)計(jì),開(kāi)發(fā)了相應(yīng)的軟件模塊,使系統(tǒng)具有完善的保護(hù)和控制性能。 本系統(tǒng)經(jīng)過(guò)試驗(yàn),調(diào)速范圍可達(dá)100~2000轉(zhuǎn)/分,效率較高,性能優(yōu)良,驗(yàn)證了控制思想和控制方法的正確性。
標(biāo)簽: ARM 開(kāi)關(guān)磁阻 電機(jī)驅(qū)動(dòng) 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):獨(dú)孤求源
提出了一種基于單片機(jī)的智能儀表擴(kuò)展USB接口的方法。介紹了USB接口芯片SL811H S的結(jié)構(gòu)和性能以及USB接口的硬件電路圖,詳細(xì)分析了USB接口驅(qū)動(dòng)程序的設(shè)計(jì)方法及FAT16文件系統(tǒng)的結(jié)構(gòu)。利用S
標(biāo)簽: USB 單片機(jī) 接口的設(shè)計(jì)
上傳時(shí)間: 2013-07-10
上傳用戶(hù):gououo
隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來(lái)越大,集成度越來(lái)越高,工作頻率越來(lái)越快,但是芯片的設(shè)計(jì)能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計(jì)所面臨問(wèn)題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對(duì)PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來(lái)越廣泛,MDIO接口模塊的應(yīng)用也越來(lái)越多,因此將MDIO接口模塊設(shè)計(jì)成可重用的IP核對(duì)于以各種太網(wǎng)接口集成芯片的設(shè)計(jì)具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計(jì),介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個(gè)子模塊的詳細(xì)設(shè)計(jì)方法,對(duì)此IP核進(jìn)行了仿真驗(yàn)證,最后進(jìn)行了FPGA測(cè)試,功能和性能達(dá)到了要求,最終通過(guò)了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。
標(biāo)簽: MDIO FPGA 接口 邏輯設(shè)計(jì)
上傳時(shí)間: 2013-07-20
上傳用戶(hù):nanfeicui
詳細(xì)介紹了VC下利用WINDOWS API函數(shù)來(lái)實(shí)現(xiàn)與符合HID設(shè)備類(lèi)的USB接口通信,并給出了通信程序的部分源代碼-details of VC using Windows API function
上傳時(shí)間: 2013-07-13
上傳用戶(hù):whenfly
隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實(shí)現(xiàn)計(jì)算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計(jì)算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點(diǎn),而且還具有獨(dú)特的用戶(hù)可編程能力,從而實(shí)現(xiàn)計(jì)算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開(kāi)發(fā)環(huán)境下采用VHDL語(yǔ)言,設(shè)計(jì)并實(shí)現(xiàn)了計(jì)算機(jī)可編程并行接芯片8255的功能.設(shè)計(jì)采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個(gè)底層模塊采用RTL(Registers Transfer Language)級(jí)描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過(guò)波形仿真、下載芯片的測(cè)試,完成了計(jì)算機(jī)可編程并行接芯片8255的功能.
標(biāo)簽: FPGA 計(jì)算機(jī) 可編程 外圍接口
上傳時(shí)間: 2013-06-08
上傳用戶(hù):asddsd
21天學(xué)通c++,c++快速入門(mén)書(shū)籍,Jesse Liberty著
標(biāo)簽:
上傳時(shí)間: 2013-04-24
上傳用戶(hù):完瑪才讓
隨著信息社會(huì)的發(fā)展,人們要處理的各種信息總量變得越來(lái)越大,尤其在處理大數(shù)據(jù)量與實(shí)時(shí)處理數(shù)據(jù)方面,對(duì)處理設(shè)備的要求是非常高的。為滿(mǎn)足這些要求,實(shí)時(shí)快速的各種CPU、處理板應(yīng)運(yùn)而生。這類(lèi)CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類(lèi)板卡要求與外部設(shè)備通訊,同時(shí)也要進(jìn)行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設(shè)備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號(hào)處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設(shè)計(jì)。 本文首先介紹了通用信號(hào)處理板的應(yīng)用開(kāi)發(fā)背景,包括此類(lèi)板卡使用的處理芯片、板上設(shè)備、發(fā)展概況以及和外部相連的各種總線概況,同時(shí)說(shuō)明了本人所作的主要工作。 其次,介紹了PCI接口的有關(guān)規(guī)范,給出了通用信號(hào)處理板與CPCI的J1口的設(shè)計(jì)時(shí)序;介紹了DDR存儲(chǔ)器的概況、電平標(biāo)準(zhǔn)以及功能寄存器,并給出了與DDR.存儲(chǔ)器接口的設(shè)計(jì)時(shí)序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關(guān)概況,設(shè)計(jì)了板卡與DSP的接口時(shí)序。 再次,介紹了Altera公司FPGA的程序設(shè)計(jì)流程,并使用VHDL語(yǔ)言編程完成各個(gè)模塊之間的數(shù)據(jù)傳遞,并重點(diǎn)介紹了DDR控制核的編寫(xiě)。 再次,介紹了WDM驅(qū)動(dòng)程序的結(jié)構(gòu),程序設(shè)計(jì)方法等。 最后,通過(guò)從工控機(jī)向通用信號(hào)處理板寫(xiě)連續(xù)遞增的數(shù)據(jù)驗(yàn)證了整個(gè)系統(tǒng)已經(jīng)正常工作。實(shí)現(xiàn)了信號(hào)處理板內(nèi)部數(shù)據(jù)通道設(shè)計(jì)以及與外部接口的通訊;并且還提到了對(duì)此設(shè)計(jì)以后地完善與發(fā)展。 本文所作的工作如下: 1、設(shè)計(jì)完成了處理板各接口時(shí)序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設(shè)計(jì),使數(shù)據(jù)可以從CPCI準(zhǔn)確的傳送到DSP進(jìn)行處理,并編寫(xiě)了DSP的測(cè)試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫(xiě)。 4、完成了PCI驅(qū)動(dòng)程序的編寫(xiě)。
標(biāo)簽: FPGA 高速并行 信號(hào)處理板 數(shù)據(jù)接口
上傳時(shí)間: 2013-06-30
上傳用戶(hù):唐僧他不信佛
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1