亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

接口連接

  • 通用陣列邏輯GAL實現基本門電路的設計

    通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

  • USB接口控制器參考設計,xilinx提供VHDL代碼 us

    USB接口控制器參考設計,xilinx提供VHDL代碼 usb xilinx vhdl ;  This program is free software; you can redistribute it and/or modify ;  it under the terms of the GNU General Public License as published by ;  the Free Software Foundation; either version 2 of the License, or ;  (at your option) any later version. ;      ;  This program is distributed in the hope that it will be useful, ;  but WITHOUT ANY WARRANTY; without even the implied warranty of ;  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the ;  GNU General Public License for more details. ;      ;  You should have received a copy of the GNU General Public License ;  along with this program; if not, write to the Free Software ;  Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.

    標簽: xilinx VHDL USB us

    上傳時間: 2013-10-29

    上傳用戶:zhouchang199

  • HyperLynx仿真軟件在主板設計中的應用

    信號完整性問題是高速PCB 設計者必需面對的問題。阻抗匹配、合理端接、正確拓撲結構解決信號完整性問題的關鍵。傳輸線上信號的傳輸速度是有限的,信號線的布線長度產生的信號傳輸延時會對信號的時序關系產生影響,所以PCB 上的高速信號的長度以及延時要仔細計算和分析。運用信號完整性分析工具進行布線前后的仿真對于保證信號完整性和縮短設計周期是非常必要的。在PCB 板子已焊接加工完畢后才發現信號質量問題和時序問題,是經費和產品研制時間的浪費。1.1 板上高速信號分析我們設計的是基于PowerPC 的主板,主要由處理器MPC755、北橋MPC107、北橋PowerSpanII、VME 橋CA91C142B 等一些電路組成,上面的高速信號如圖2-1 所示。板上高速信號主要包括:時鐘信號、60X 總線信號、L2 Cache 接口信號、Memory 接口信號、PCI 總線0 信號、PCI 總線1 信號、VME 總線信號。這些信號的布線需要特別注意。由于高速信號較多,布線前后對信號進行了仿真分析,仿真工具采用Mentor 公司的Hyperlynx7.1 仿真軟件,它可以進行布線前仿真和布線后仿真。

    標簽: HyperLynx 仿真軟件 主板設計 中的應用

    上傳時間: 2013-11-17

    上傳用戶:sqq

  • 8051接口VHDL代碼

    PLD與8051接口的參考設計 Xilinx提供

    標簽: 8051 VHDL 接口 代碼

    上傳時間: 2013-11-05

    上傳用戶:BIBI

  • HL-K18接口詳細使用說明

    HL-K18接口詳細使用說明。

    標簽: HL-K 18 接口 使用說明

    上傳時間: 2014-02-22

    上傳用戶:二驅蚊器

  • AHCI串行ATA高級主控接口

    AHCI串行ATA高級主控接口

    標簽: AHCI ATA 串行 主控接口

    上傳時間: 2013-11-05

    上傳用戶:helmos

  • 門禁考勤一體機

    該控制器多用于電梯樓層控制、智能機柜控制等用途。485門禁考勤一體機采用標準的485工業串行口9600波特率通訊,距離可達1200米,一條總線可以接255臺各類485門禁控制器;每塊控制板有32個輸出,可連接1個擴展板,輸出控制接口可以合計達到64個,可配置輸出常開常閉,軟件兼容全部類型的聯網控制器。信息由深圳澳普實業有限公司提供

    標簽: 門禁

    上傳時間: 2013-11-04

    上傳用戶:大三三

  • CAN-bus總線現場布線和接口設計及電纜和連接器選擇

    本文檔說明實際建立一個CAN-bus網絡時,對網絡布線和CAN 接口的設計,對通訊電 纜和連接器的選擇,以及一些保障通訊可靠、提高抗干擾能力的經驗措施。

    標簽: CAN-bus 總線 布線 接口設計

    上傳時間: 2013-11-09

    上傳用戶:AISINI005

  • 機器人C語言機電一體化接口

    機器人C語言機電一體化接口

    標簽: 機器人 C語言 接口 機電一體化

    上傳時間: 2013-11-23

    上傳用戶:lty6899826

  • 基于LabVIEW的USB無線通信接口的設計

    labview,usb無線通信接口,來自網絡交流,感謝原作者,和原提供者

    標簽: LabVIEW USB 無線通信 接口的設計

    上傳時間: 2014-01-23

    上傳用戶:dave520l

主站蜘蛛池模板: 稻城县| 巫山县| 武宁县| 岫岩| 南投市| 松溪县| 民权县| 内乡县| 黄骅市| 固原市| 福安市| 乌拉特后旗| 敦煌市| 石林| 阳原县| 保定市| 博湖县| 乌拉特前旗| 田东县| 柏乡县| 谢通门县| 房产| 攀枝花市| 裕民县| 饶平县| 高陵县| 绵竹市| 道孚县| 铜山县| 溧水县| 水富县| 武宁县| 临沧市| 白银市| 大埔县| 灵武市| 麟游县| 南漳县| 西乡县| 右玉县| 会宁县|