亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

描述符

  • VHDL硬件描述語言與數字邏輯電路設計-333頁-18.9M.pdf

    專輯類-可編程邏輯器件相關專輯-96冊-1.77G VHDL硬件描述語言與數字邏輯電路設計-333頁-18.9M.pdf

    標簽: VHDL 18.9 333

    上傳時間: 2013-05-25

    上傳用戶:zsjzc

  • VHDL硬件描述語言-497頁-2.3M-e文-PDF版.pdf

    專輯類-可編程邏輯器件相關專輯-96冊-1.77G VHDL硬件描述語言-497頁-2.3M-e文-PDF版.pdf

    標簽: VHDL 497 2.3 M-e

    上傳時間: 2013-04-24

    上傳用戶:cath

  • VHDL硬件描述語言.rar

    本書全面的介紹了VHDL硬件描述語言的基本知識和利用VHDL語言進行數字電路系統設計的方法。

    標簽: VHDL 硬件描述語言

    上傳時間: 2013-07-30

    上傳用戶:long14578

  • 一種基于SIFT描述子的特征匹配新算法

    為了克服傳統的局部特征匹配算法對噪聲和圖像灰度非線性變換敏感的不足,提出了基于SIFT(Scale Invariant Feature Transform)描述算子的特征匹配算法。該算法首先

    標簽: SIFT 特征匹配 新算法

    上傳時間: 2013-04-24

    上傳用戶:hphh

  • jm編碼算法描述及配置文件參數解釋

    jm編碼算法描述及配置文件參數解釋,包括h.264算法描述和參數解釋

    標簽: 編碼算法 參數

    上傳時間: 2013-06-06

    上傳用戶:cjf0304

  • MVB1類設備控制器的FPGA設計

    本文對TCN中的MVB技術進行了研究,并在深入了解MVB的通信機制的基礎上,提出了采用FPGA替代MVB控制器專用芯片的解決方法。根據TCN協議,連接在MVB上的設備可以分為5類,其中1類設備可以在不需要CPU的基礎上實現自動通信,最為常用。本設計的目的就是采用FPGA替代MVB1類設備控制器。 文章采用自頂向下的模塊化設計方法,根據MVB1類設備控制器要實現的功能,將設計劃分為3個模塊:發送模塊、接收模塊和MVB1類模式控制模塊。其中發送模塊又劃分為位控制單元、CRC生成單元、FIFO單元和曼徹斯特編碼單元等。接收模塊又劃分為幀起始檢測單元、時鐘恢復單元、幀分界符檢測單元、數據譯碼單元、CRC校驗單元、譯碼控制單元和長度錯誤檢測單元等。MVB1類模式控制模塊又劃分為報文錯誤處理單元、主幀寄存器單元、TM控制單元和主控單元等。上述各模塊的RTL級設計都是采用硬件描述語言Verilog實現的。

    標簽: MVB1 FPGA 設備 控制器

    上傳時間: 2013-07-21

    上傳用戶:dengzb84

  • 多功能車輛總線一類設備的FPGA實現

    多功能車輛總線一類設備是一個在列車通信網(TCN,TrainCommunication Network)中普遍使用的網絡接口單元。目前我國的新式列車大多采用列車通信網傳輸列車中大量的控制和服務信息。但使用的列車通信網產品主要為國外進口,因此迫切需要研制具有自主知識產權的列車通信網產品。 論文以一類設備控制器的設計為核心,采取自頂向下的模塊設計方法。將設備控制器分為同步層和數據處理層來分別實現對幀的發送與接收處理和對幀數據的提取與存儲處理。 同步層包含幀的識別模塊、曼徹斯特譯碼模塊、曼徹斯特編碼與幀封裝三個模塊。幀識別模塊檢測幀的起始位并對幀類型進行判斷。譯碼模塊根據采集的樣本值來判斷曼徹斯特編碼的值,采樣的難點在于非理想信號帶來的采樣誤差,論文使用結合位同步的多點采樣法來提高采樣質量。幀分界符中的非數據符不需要進行曼徹斯特編碼,編碼時在非數據符位關閉編碼電路使非數據符保持原來的編碼輸出。 數據處理層以主控單元(MCU,Main Control Unit)和通信存儲器為設計核心。MCU是控制器的核心,對接收的主幀進行分析,判斷是從通信存儲器相應端口取出應答從幀并發送,還是準備接收從幀并存入通信存儲器。通信存儲器存儲設備的通信數據,合適的地址分配能簡化MCU的控制程序,論文固定了通信存儲器端口大小使MCU可以根據一個固定的公式進行端口的遍歷從而簡化了MCU程序的復雜度。數據在傳輸中由于受到干擾和沖突等問題而出現錯誤,論文采用循環冗余檢驗碼結合偶檢驗擴展來對傳輸數據進行差錯控制。 最后,使用FPGA和硬件描述語言Verilog HDL開發出了MVB一類設備。目前該一類設備已運用在SS4G電力機車的制動控制單元(BCU.Brake Control Unit)中并在鐵道科學研究院通過了TCN通信測試。一類設備的成功研制為列車通信網中總線管理器等高類設備的開發奠定了堅實的基礎。

    標簽: FPGA 多功能 總線 設備

    上傳時間: 2013-07-27

    上傳用戶:qazxsw

  • VHDL硬件描述語言與數字邏輯電路設計

    ·VHDL硬件描述語言與數字邏輯電路設計 

    標簽: VHDL 硬件描述語言 數字邏輯 電路設計

    上傳時間: 2013-04-24

    上傳用戶:李彥東

  • 《Verilog HDL 硬件描述語言》

    ·詳細說明:正式出版物《Verilog HDL 硬件描述語言》一書的精美 PDF 電子版。- Official publication Verilog HDL Hardware Description Language a book fine PDF electron version.目      錄譯者序前言第1章   簡介&n

    標簽: nbsp Verilog HDL 硬件描述語言

    上傳時間: 2013-07-02

    上傳用戶:6404552

  • 基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計

    基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序

    標簽: FPGA VHDL 數字頻率計 硬件描述語言

    上傳時間: 2013-08-06

    上傳用戶:taozhihua1314

主站蜘蛛池模板: 峡江县| 柏乡县| 黎平县| 台山市| 武隆县| 呼玛县| 克山县| 衡山县| 海丰县| 册亨县| 涪陵区| 丹江口市| 巴青县| 和静县| 新郑市| 鄂州市| 寻甸| 章丘市| 韶关市| 思茅市| 莲花县| 东安县| 河南省| 长沙县| 博罗县| 鹤壁市| 阿克陶县| 乌海市| 芒康县| 花垣县| 绥德县| 遂宁市| 修武县| 普宁市| 维西| 吕梁市| 屯门区| 固阳县| 克什克腾旗| 乾安县| 商丘市|