對弓網(wǎng)故障的檢測是當(dāng)今列車檢測的一項(xiàng)重要任務(wù)。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實(shí)時(shí)存儲(chǔ)和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當(dāng)大,需要采用先進(jìn)的視頻編解碼協(xié)議進(jìn)行處理,進(jìn)而實(shí)現(xiàn)檢測現(xiàn)場的實(shí)時(shí)監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應(yīng)用。H.264/AVC采用了先進(jìn)的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預(yù)測、抗塊效應(yīng)濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風(fēng) II開發(fā)板作為硬件平臺(tái),在開發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計(jì)與仿真驗(yàn)證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實(shí)現(xiàn)視頻圖像采集、存儲(chǔ)、顯示以及實(shí)現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計(jì)靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計(jì)的首選,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計(jì)方法,加速了系統(tǒng)的設(shè)計(jì)進(jìn)程。 @@ 本文首先分析了FPGA的特點(diǎn)、設(shè)計(jì)流程、verilog語言等,然后對靜態(tài)圖像及視頻圖像的編解碼進(jìn)行詳細(xì)的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺(tái),運(yùn)用H.264/AVC算法對視頻序列進(jìn)行大量的實(shí)驗(yàn),對不同分辨率、量化步長、視頻序列進(jìn)行編解碼以及對結(jié)果進(jìn)行分析。接著以紅色颶風(fēng)II開發(fā)板為平臺(tái),進(jìn)行視頻圖像的采集存儲(chǔ)、顯示分析,其中詳細(xì)分析了SAA7113的配置、CCD信號的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲(chǔ)、VGA顯示控制設(shè)計(jì);最后運(yùn)用verilog語言實(shí)現(xiàn)H.264/AVC部分算法,并進(jìn)行功能仿真,得到預(yù)計(jì)的效果。 @@ 本文實(shí)現(xiàn)了整個(gè)視頻信號的采集存儲(chǔ)、顯示流程,詳細(xì)研究了H.264/AVC算法,并運(yùn)用硬件語言實(shí)現(xiàn)了部分算法,對視頻編解碼芯片的設(shè)計(jì)具有一定的參考價(jià)值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼
上傳時(shí)間: 2013-04-24
上傳用戶:啦啦啦啦啦啦啦
基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實(shí)現(xiàn)PID軟算法的微處理器因?yàn)閺?qiáng)干擾或其他原因而出現(xiàn)故障,會(huì)引起輸出值的大幅度變化或停止響應(yīng)。而FPGA的應(yīng)用可以從本質(zhì)上解決這個(gè)問題。因此,利用FPGA開發(fā)技術(shù),實(shí)現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應(yīng)用意義。 首先分析FPGA的內(nèi)部結(jié)構(gòu)特點(diǎn),總結(jié)FPGA設(shè)計(jì)技術(shù)及開發(fā)流程,指出實(shí)現(xiàn)結(jié)構(gòu)優(yōu)化設(shè)計(jì),降低設(shè)計(jì)難度,是擴(kuò)展設(shè)計(jì)功能、提高芯片性能和產(chǎn)品性價(jià)比的關(guān)鍵。控制系統(tǒng)由四個(gè)模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機(jī)接口。其中控制器部分為系統(tǒng)的關(guān)鍵部件。在分析FPGA設(shè)計(jì)結(jié)構(gòu)類型和特點(diǎn)的基礎(chǔ)上,提出一種基于FPGA改進(jìn)型并行結(jié)構(gòu)的PID溫度控制器設(shè)計(jì)方法。在PID算法與FPGA的運(yùn)算器邏輯映像過程中,采用將補(bǔ)碼的加法器代替減法器設(shè)計(jì),增加整數(shù)運(yùn)算結(jié)果的位擴(kuò)展處理,進(jìn)行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運(yùn)算部件。應(yīng)用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設(shè)計(jì)實(shí)現(xiàn)了PID控制器,用Modelsim仿真驗(yàn)證了設(shè)計(jì)結(jié)果的正確性,用Synplify Pro進(jìn)行電路綜合,在Quaitus Ⅱ軟件中實(shí)現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設(shè)計(jì)完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關(guān)外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構(gòu)建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實(shí)驗(yàn)結(jié)果表明,達(dá)到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實(shí)現(xiàn)PID控制器的設(shè)計(jì)難度提供了有效的方法。
上傳時(shí)間: 2013-06-13
上傳用戶:15071087253
FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強(qiáng)大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時(shí)也給測試帶來了困難,F(xiàn)PGA的發(fā)展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測性設(shè)計(jì),通過在FPGA內(nèi)部加入一條移位寄存器鏈對開關(guān)盒進(jìn)行配置編程,使得開關(guān)盒布線資源測試時(shí)間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會(huì)造成任何影響,這種方案采用了小規(guī)模電路進(jìn)行了驗(yàn)證,取得了很好的結(jié)果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進(jìn)行了嚴(yán)格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個(gè)LC的測試配置,再結(jié)合SLICE內(nèi)部兩個(gè)LC的連接關(guān)系得到一個(gè)SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時(shí)測試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達(dá)100%,測試配置由配套編程工具產(chǎn)生,測試取得了完滿的結(jié)果。
上傳時(shí)間: 2013-06-11
上傳用戶:唐僧他不信佛
為了讓公司新進(jìn)人員及經(jīng)銷商伙伴們對交換式電源供應(yīng)器有基本的了解,明緯特別出版了 這本『交換式電源供應(yīng)器技術(shù)手冊』。這是我們編輯小組以明緯 22 年來從事設(shè)計(jì)、生產(chǎn)、 銷售交換式電源供應(yīng)器的經(jīng)驗(yàn)為基礎(chǔ),結(jié)合教科書及安規(guī)文件而編輯出之成果。 此手冊包含電源供應(yīng)器簡介、規(guī)格解釋、安規(guī)、EMC 及 CE 簡介、信賴度、電源供應(yīng)器使 用注意事項(xiàng)、常見技術(shù)問題 Q&A、及簡易故障排除等主題。內(nèi)容著重于事實(shí)的描述而非理 論的推導(dǎo),非常適合無電源供應(yīng)器技術(shù)背景的從業(yè)人員研讀,讀者必可在短時(shí)間內(nèi)對交換 式電源供應(yīng)器及相關(guān)規(guī)格、應(yīng)用、安規(guī)有概略性的認(rèn)識(shí)。 本手冊緣起于 1996 年 2 月發(fā)行之『交換式電源供應(yīng)器使用手冊』,歷經(jīng)多次修訂再版。而 本版主要加強(qiáng)了圖、表的輔助說明,讓非技術(shù)背景的讀者更容易接納此手冊的內(nèi)容。另外 針對安規(guī)及 EMC 的部分也參考最新規(guī)范予以修訂,整理出更完整的內(nèi)容以利讀者的了解。 最后感謝編輯小組各成員不吝分享自己在技術(shù)、研發(fā)、工程、品保、維修、安規(guī)及 EMC 等 領(lǐng)域的經(jīng)驗(yàn),然編輯小組組員均系工程背景人員,在文章撰寫上均并非專業(yè),期望讀者多 予包涵并能不吝指教提供您寶貴的意見,讓本手冊下一版的內(nèi)容更加完整、更有價(jià)值。 明緯企業(yè)股份有限公
標(biāo)簽: 明緯 開關(guān)電源 技術(shù)資料
上傳時(shí)間: 2013-07-11
上傳用戶:kksuyiwen
目前電力系統(tǒng)正朝著設(shè)備數(shù)字化和網(wǎng)絡(luò)互聯(lián)化的方向發(fā)展,電力系統(tǒng)的行為也將會(huì)越來越復(fù)雜。作為電網(wǎng)故障分析必不可少的故障錄波器,電網(wǎng)的日趨復(fù)雜化對其性能提出了更高的要求。FPGA技術(shù)和嵌入式系統(tǒng)的發(fā)展為故障錄波器的性能改善提供了必要條件。 本文首先提出了一種基于以上技術(shù)的高性能分布式輸電線路故障錄波器的實(shí)現(xiàn)方案,簡要分析了其軟硬件結(jié)構(gòu)和功能;接著針對故障錄波裝置中數(shù)據(jù)采集的高精度、高速度問題,提出了基于FPGA和AD7656的數(shù)據(jù)采集單元的設(shè)計(jì)方案;針對大容量故障數(shù)據(jù)的存儲(chǔ)問題,設(shè)計(jì)了在內(nèi)嵌PowerPC微處理器的FPGA上實(shí)現(xiàn)SDRAM控制器的方案,并運(yùn)用modelsim6.0仿真工具對設(shè)計(jì)的SDRAM控制器進(jìn)行了仿真;研究了在內(nèi)嵌PowerPC微處理器上構(gòu)建嵌入式系統(tǒng)的問題;最后討論了行波測距算法在輸電線路故障錄波器中應(yīng)用的相關(guān)問題。
上傳時(shí)間: 2013-07-17
上傳用戶:asddsd
隨著FPGA(FieldProgrammableGateArray)器件的應(yīng)用越來越廣泛且重要,F(xiàn)PGA的測試技術(shù)也得到了廣泛重視和研究。基于FPGA可編程的特性,應(yīng)用獨(dú)立的測試(工廠測試)需要設(shè)計(jì)數(shù)個(gè)測試編程和測試向量來完成FPGA的測試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對上述問題,以XilinxXC4000E系列FPGA為主要的研究對象,在詳細(xì)研究FPGA內(nèi)部結(jié)構(gòu)的基礎(chǔ)上,基于“分治法”的基本思路對FPGA的測試?yán)碚摵头椒ㄗ隽颂剿餍匝芯俊?研究完成了對可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測試。主要基于“分治法”對CLB及其子模塊進(jìn)位邏輯(CLM)、查找表(LUT)的RAM工作模式等進(jìn)行了測試劃分,分別實(shí)現(xiàn)了以“一維陣列”為基礎(chǔ)的測試配置和測試向量,以較少了測試編程次數(shù)完成了所有CLB資源的測試。 研究完成了對互連資源(ConfigrableInterconnectResource)的測試。基于普通數(shù)據(jù)總線的測試方法,針對互連資源主要由線段和NMOS開關(guān)管組成的特點(diǎn)及其自身的故障模型,通過手工連線實(shí)現(xiàn)測試配置,僅通過4次編程就實(shí)現(xiàn)了對其完全測試。 在測試?yán)碚撗芯康幕A(chǔ)上,我們開發(fā)了能對FPGA器件進(jìn)行實(shí)際測試的測試平臺(tái)。基于硬件仿真器的測試平臺(tái)通過高速光纖連接工作站上的EDA仿真軟件,把軟件語言描述的測試波形通過硬件仿真器轉(zhuǎn)化為真實(shí)測試激勵(lì),測試響應(yīng)再讀回到仿真軟件進(jìn)行觀察,能夠靈活、快速的完成FPGA器件的配置和測試。該平臺(tái)在國內(nèi)首次實(shí)現(xiàn)了軟硬件協(xié)同在線測試FPGA。在該平臺(tái)支持下,我們成功完成了對各軍、民用型號FPGA的測試任務(wù)。 本研究成果為國內(nèi)自主研發(fā)FPGA器件提供了有力保障,具有重大科研與實(shí)踐價(jià)值,成功解決了國外公司在FPGA測試技術(shù)上的壟斷問題,幫助國產(chǎn)FPGA器件實(shí)現(xiàn)完全國產(chǎn)化。
上傳時(shí)間: 2013-05-17
上傳用戶:wangyi39
在機(jī)器人學(xué)的研究領(lǐng)域中,如何有效地提高機(jī)器人控制系統(tǒng)的控制性能始終是研究學(xué)者十分關(guān)注的一個(gè)重要內(nèi)容。在分析了工業(yè)機(jī)器人的發(fā)展歷程和機(jī)器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標(biāo)是針對四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人特有的機(jī)械結(jié)構(gòu)和數(shù)學(xué)模型,建立一個(gè)新型全數(shù)字的基于DSP和FPGA的機(jī)器人位置伺服控制系統(tǒng)的軟、硬件平臺(tái),實(shí)現(xiàn)對四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的精確控制。 本論文從實(shí)際情況出發(fā),首先分析了所研究的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的本體結(jié)構(gòu),并對其抽象簡化得到了它的運(yùn)動(dòng)學(xué)數(shù)學(xué)模型。在明確了實(shí)現(xiàn)機(jī)器人精確位置伺服控制的控制原理后,我們對機(jī)器人控制系統(tǒng)的諸多可行性方案進(jìn)行了充分論證,并最終決定采用了三級CPU控制的控制體系結(jié)構(gòu):第一級CPU為上位計(jì)算機(jī),它實(shí)現(xiàn)對機(jī)器人的系統(tǒng)管理、協(xié)調(diào)控制以及完成機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算;第二級CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實(shí)現(xiàn)了對機(jī)器人多個(gè)關(guān)節(jié)的高速并行驅(qū)動(dòng);第三級CPU為交流伺服驅(qū)動(dòng)處理器,它實(shí)現(xiàn)了機(jī)器人關(guān)節(jié)伺服電機(jī)的精確三閉環(huán)誤差驅(qū)動(dòng)控制,以及電機(jī)的故障診斷和自動(dòng)保護(hù)等功能。此外,我們采用比普通UART速度快得多的USB來實(shí)現(xiàn)上位計(jì)算機(jī).與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機(jī)器人系統(tǒng)的軟件設(shè)計(jì)包括兩個(gè)部分:一是采用VC++實(shí)現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負(fù)責(zé)機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算,同時(shí)完成用戶與機(jī)器人系統(tǒng)之間的信息交互;二是采用C語言實(shí)現(xiàn)的下位DSP控制程序,它主要負(fù)責(zé)接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號,實(shí)現(xiàn)對機(jī)器人的實(shí)時(shí)驅(qū)動(dòng),同時(shí)還能夠?qū)崟r(shí)的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機(jī)器人的當(dāng)前狀態(tài)信息。 研究開發(fā)出來的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人控制器具有控制實(shí)時(shí)性好、定位精度高、運(yùn)行穩(wěn)定可靠的特點(diǎn),它允許用戶通過上位控制計(jì)算機(jī)實(shí)現(xiàn)對機(jī)器人的各種設(shè)定作業(yè)的控制,也可以讓用戶通過機(jī)器人控制箱現(xiàn)場對機(jī)器人進(jìn)行回零、示教等各項(xiàng)操作。
標(biāo)簽: FPGA DSP 實(shí)驗(yàn)室 機(jī)器人控制器
上傳時(shí)間: 2013-06-11
上傳用戶:edisonfather
目前,許多高校在機(jī)房管理上使用了IC 卡,其中少數(shù)機(jī)房是使用接觸式IC卡,眾所周知,接觸式IC 卡在可靠性、易用性、安全性、高抗干擾性和工作距離方面不及非接觸式IC 卡,因此很多接觸式IC 卡基本已被非接觸式IC 卡取代。 經(jīng)過調(diào)研發(fā)現(xiàn),使用IC 卡的機(jī)房管理系統(tǒng)的基本工作方式是每個(gè)機(jī)房中配置了1個(gè)IC 卡讀寫終端和1 臺(tái)監(jiān)控機(jī)。IC 卡讀卡終端只是一個(gè)普通的讀卡器,只負(fù)責(zé)讀取卡內(nèi)信息,并通過串口等通信方式將IC 卡信息傳輸給監(jiān)控機(jī),讀卡終端本身沒有信息存儲(chǔ)功能,實(shí)際的計(jì)費(fèi)管理完全是通過監(jiān)控計(jì)算機(jī)控制,監(jiān)控計(jì)算機(jī)向中心服務(wù)器端定時(shí)或?qū)崟r(shí)傳輸刷卡信息。由于整個(gè)系統(tǒng)要占用一臺(tái)微機(jī),而且中間的信息傳遞、計(jì)費(fèi)環(huán)節(jié)都要由它來完成,不僅浪費(fèi)資源,而且也增加了安全隱患。在這種工作模式下,會(huì)出現(xiàn)一些問題和漏洞: 1) 可靠性不高由于讀卡設(shè)備與監(jiān)控計(jì)算機(jī)之間的信息傳輸只是暫時(shí)保存在監(jiān)控計(jì)算機(jī)中,如果監(jiān)控計(jì)算機(jī)遭到病毒襲擊或者出現(xiàn)硬件故障,將出現(xiàn)無法挽回的后果。而且由于學(xué)生信息都保存在監(jiān)控計(jì)算機(jī)中,因此存在著人為偽造、篡改和徇私舞弊行為的極大可能。 2) IC卡的特點(diǎn)未完全體現(xiàn)IC卡除了能標(biāo)識(shí)身份外,還有電子錢包功能,能對其進(jìn)行充值和扣款,但是上述方法基本上IC卡只用做標(biāo)識(shí)身份,實(shí)際的每次扣款,都是由監(jiān)控計(jì)算機(jī)和中心服務(wù)器來完成,基本與讀卡設(shè)備無關(guān)。 3) 不方便學(xué)生上機(jī)和收費(fèi)管理學(xué)生每次上機(jī)刷卡,都要由監(jiān)控計(jì)算機(jī)連接中心服務(wù)器端,由中心服務(wù)器端讀出學(xué)生信息,進(jìn)行核對,而且對學(xué)生的扣款需要額外的計(jì)算機(jī)軟件來進(jìn)行計(jì)時(shí)和計(jì)費(fèi)處理,顯得比較繁瑣。 鑒于以上問題,為提高機(jī)房管理效率,降低工作強(qiáng)度,并及時(shí)處理機(jī)房發(fā)生的故障,采用機(jī)房計(jì)費(fèi)管理系統(tǒng)勢在必行。如果能在讀卡終端設(shè)備中完成計(jì)費(fèi)的大部分功能,并且增加存儲(chǔ)功能,這樣就可以減少監(jiān)控計(jì)算機(jī)的負(fù)擔(dān),甚至讀卡終端設(shè)備可以直接與中心服務(wù)器通信,不僅能增加系統(tǒng)的可靠性和安全性而且還充分利用了IC 卡的功能,還降低了財(cái)務(wù)統(tǒng)計(jì)和計(jì)算帶來的麻煩。 目前已經(jīng)應(yīng)用于機(jī)房管理的解決方案主要有3種方式,即:軟硬件結(jié)合控制方式、帳號方式和門禁方式。鑒于設(shè)計(jì)要求,并且考慮到安全、可靠、簡單等因素,如果在軟硬件結(jié)合控制方式中,把更多的任務(wù)交由讀卡終端,比如由讀卡終端來存儲(chǔ)數(shù)據(jù)、計(jì)費(fèi)管理,同時(shí)如果讀卡終端能實(shí)現(xiàn)TCP/IP 通信,那么監(jiān)控計(jì)算機(jī)的任務(wù)就大大降低,甚至可以由讀卡終端直接與中心服務(wù)器通信。就減少了一些不必要的麻煩和安全風(fēng)險(xiǎn)。本論文的設(shè)計(jì)就是基于這一點(diǎn)來進(jìn)行的。 本系統(tǒng)要求數(shù)據(jù)傳輸穩(wěn)定可靠,實(shí)時(shí)性要好,另外考慮到性價(jià)比等因素,綜合考慮選擇將μC/OS-II 操作系統(tǒng)移植到ARM7 上作為開發(fā)平臺(tái)。在此平臺(tái)基礎(chǔ)上,考慮到TCP/IP協(xié)議棧的實(shí)現(xiàn)與要采用的硬件的性能以及實(shí)現(xiàn)的成本有關(guān)。從解決這一技術(shù)問題出發(fā),結(jié)合本論文研究的應(yīng)用對象,決定使用嵌入式操作系統(tǒng),此種方案可以描述為嵌入式TCP/IP協(xié)議棧+嵌入式操作系統(tǒng)+微控制器。 本文介紹了一種基于ARM7的IC 卡機(jī)房管理終端的設(shè)計(jì)方案。該系統(tǒng)在ARM7的基礎(chǔ)上實(shí)現(xiàn)了μC/OS-Ⅱ操作系統(tǒng)的移植和TCP/IP協(xié)議棧的嵌入,能夠正確讀寫IC 卡信息,增加了SD 卡存儲(chǔ)功能,完成計(jì)費(fèi)操作,實(shí)現(xiàn)液晶顯示功能,能夠通過以太網(wǎng)或串口直接與服務(wù)器通信。 本文詳細(xì)介紹了整個(gè)機(jī)房管理系統(tǒng)終端的硬軟件設(shè)計(jì),給出了嵌入式操作系統(tǒng)μC/OS-Ⅱ在ARM7 處理器上的詳細(xì)移植過程,介紹了一種TCP/IP協(xié)議棧和基于套接字的編程方法,同時(shí)也提供了一種多卡操作的防沖突機(jī)制。 同目前大多數(shù)機(jī)房管理系統(tǒng)相比,該系統(tǒng)有如下特點(diǎn): 1) 由于使用了嵌入式操作系統(tǒng)μC/OS-Ⅱ,提高了系統(tǒng)的實(shí)時(shí)性和反應(yīng)時(shí)間,任務(wù)管理和調(diào)度更加方便有效。 2) 由讀卡終端來進(jìn)行計(jì)費(fèi)操作,降低了服務(wù)器端的工作壓力,同時(shí)降低了安全風(fēng)險(xiǎn)。 3) 增加了數(shù)據(jù)存儲(chǔ)功能,提高了系統(tǒng)的可靠性,有利于數(shù)據(jù)的查詢和故障的恢復(fù)。 4) 增加了對無效卡、注銷卡和欠費(fèi)卡的判斷與處理,對惡意操作或者有意或者無意的逃費(fèi)操作采取了積極有效的措施。 5) 以太網(wǎng)通信克服了以往串口通信的傳輸距離短、傳輸速率慢等缺點(diǎn),使得通信更加方便、高效,并且可以進(jìn)行遠(yuǎn)距離傳輸和控制。
標(biāo)簽: ARM IC卡 機(jī)房管理 終端設(shè)計(jì)
上傳時(shí)間: 2013-07-09
上傳用戶:淺言微笑
近年來,隨著UPS電源的廣泛使用,對UPS電源的監(jiān)控要求也越來越高,而嵌入式系統(tǒng)的使用和Internet的普及,使得這種需求成為可能。將嵌入式系統(tǒng)和Internet結(jié)合用于UPS電源網(wǎng)絡(luò)監(jiān)控是一種必然趨勢,它可以借助Internet網(wǎng)絡(luò)完成對UPS電源現(xiàn)場的監(jiān)控任務(wù),從而將監(jiān)控?cái)U(kuò)展到更廣的空間。目前,基于嵌入式系統(tǒng)的網(wǎng)絡(luò)監(jiān)控已經(jīng)成為監(jiān)控領(lǐng)域研究的一個(gè)熱點(diǎn)。 本課題以UPS電源為監(jiān)控對象,在綜合分析UPS電源、嵌入式系統(tǒng)、CAN總線的基礎(chǔ)上,從實(shí)際應(yīng)用出發(fā),對嵌入式技術(shù)在UPS電源網(wǎng)絡(luò)監(jiān)控系統(tǒng)的應(yīng)用進(jìn)行了深入研究。通過對比和分析工業(yè)監(jiān)控網(wǎng)絡(luò)的現(xiàn)狀之后,確定采用基于Internet和CAN總線的嵌入式系統(tǒng)對UPS電源進(jìn)行網(wǎng)絡(luò)監(jiān)控,完成了基于Linux操作系統(tǒng)的監(jiān)控系統(tǒng)開發(fā)。在監(jiān)控系統(tǒng)硬件設(shè)計(jì)中,主控芯片選用了SAMSUNG公司低功耗高性能的ARM9系列的S3C2410,CAN控制器使用了新型的獨(dú)立CAN控制器MCP2510,網(wǎng)絡(luò)控制器選用了Cirrus公司的CS8900,并完成了CAN接口模塊、以太網(wǎng)接口模塊和人機(jī)交互模塊的設(shè)計(jì)。軟件設(shè)計(jì)中移植了嵌入式Linux操作系統(tǒng)和嵌入式圖形用戶界面,以及對MCP2510驅(qū)動(dòng)的開發(fā),由于系統(tǒng)要實(shí)現(xiàn)網(wǎng)絡(luò)瀏覽和大量的數(shù)據(jù)交換,引入了嵌入式服務(wù)器Web server和嵌入式數(shù)據(jù)庫SQLite,方便了數(shù)據(jù)的管理,提高了瀏覽速度。 經(jīng)實(shí)驗(yàn)調(diào)試,該UPS電源網(wǎng)絡(luò)監(jiān)控系統(tǒng)能夠通過瀏覽器對UPS電源運(yùn)行狀態(tài)、故障等信息進(jìn)行監(jiān)控、統(tǒng)計(jì)和查詢,實(shí)現(xiàn)了小體積,低功耗,高性能的網(wǎng)絡(luò)監(jiān)控。該網(wǎng)絡(luò)監(jiān)控系統(tǒng)的研究具有廣闊的應(yīng)用前景,對其它工業(yè)監(jiān)控網(wǎng)絡(luò)也具有一定的指導(dǎo)和借鑒意義。
標(biāo)簽: ARM UPS 電源 網(wǎng)絡(luò)監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:whenfly
旅客列車是人們出行的重要交通工具之一,隨著我國國民經(jīng)濟(jì)的發(fā)展,信息化時(shí)代的到來,車輛能否安全運(yùn)行已經(jīng)成為人們關(guān)注的焦點(diǎn)。在高速狀態(tài)下列車車輛能否安全地停下來是安全運(yùn)行的一個(gè)關(guān)鍵,在車輛方面上就是解決制動(dòng)問題。在這樣的前提下,對車輛制動(dòng)系統(tǒng)的研究就顯得必然和重要。 本次設(shè)計(jì)的任務(wù)是實(shí)時(shí)監(jiān)測列車車輛的運(yùn)行速度,并根據(jù)車輛制動(dòng)狀態(tài),自動(dòng)控制車輛的制動(dòng)系統(tǒng),實(shí)現(xiàn)車輛的制動(dòng)安全防護(hù)。所以本次設(shè)計(jì)設(shè)計(jì)了一種基于ARM——高性能嵌入式微處理器、CPLD——新型高性能可編程邏輯器件、CAN總線——有效支持分布/實(shí)時(shí)控制的串行通信網(wǎng)絡(luò)和μC/OS-II操作系統(tǒng)的車輛制動(dòng)自動(dòng)監(jiān)控系統(tǒng)。文中介紹了車輛制動(dòng)控制原理、對系統(tǒng)進(jìn)行了總體的方案設(shè)計(jì),介紹了嵌入式系統(tǒng)開發(fā)的原理及設(shè)計(jì)方法,著重講解了以Samsung公司32位嵌入式微處理器S3C44BOX為核心的系統(tǒng)軟硬件設(shè)計(jì)方案,并開發(fā)了基于μC/OS-II操作系統(tǒng)的應(yīng)用程序。 應(yīng)用程序模塊主要包括遠(yuǎn)程通訊模塊、數(shù)據(jù)采集模塊、數(shù)據(jù)處理與傳輸模塊、部件壽命記錄模塊、故障參數(shù)監(jiān)視和報(bào)警模塊。遠(yuǎn)程通訊模塊將車輛制動(dòng)狀態(tài)以CAN總線的通訊方式上傳給機(jī)車控制室主機(jī);數(shù)據(jù)采集模塊由具有高速邏輯處理能力的CPLD自動(dòng)實(shí)現(xiàn)數(shù)據(jù)采集及電平轉(zhuǎn)換,ARM控制數(shù)據(jù)采集的啟動(dòng)和采集結(jié)束后對數(shù)據(jù)的處理或傳輸;在部件壽命記錄模塊中電磁閥的動(dòng)作次數(shù)、通電使用時(shí)間和總時(shí)間以及各傳感器的通電時(shí)間和使用總時(shí)間可每隔一段時(shí)間記錄下來,掉電后也不會(huì)丟失,可以作為故障發(fā)生、診斷、排除和維護(hù)的數(shù)據(jù)依據(jù)。 在實(shí)驗(yàn)室及模擬實(shí)驗(yàn)臺(tái)上經(jīng)過多次軟、硬件結(jié)合的調(diào)試改進(jìn)過程,本次設(shè)計(jì)基本上實(shí)現(xiàn)了車輛制動(dòng)自動(dòng)監(jiān)控系統(tǒng)的功能,制動(dòng)缸壓力的控制特性及控制精度得到了有效的提高,在實(shí)驗(yàn)室調(diào)試中實(shí)現(xiàn)了車輛制動(dòng)系統(tǒng)的故障檢測和報(bào)警及部件的壽命記錄等功能,驗(yàn)證了設(shè)計(jì)方案的可行性及合理性,達(dá)到了預(yù)期的設(shè)計(jì)效果。
標(biāo)簽: ARM 制動(dòng) 自動(dòng)監(jiān)控 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-17
上傳用戶:yxgi5
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1