中南大學數字電子技術課程設計--數字鐘的設計 一.設計目的 1. 進一步掌握各芯片的邏輯功能及使用方法。 2. 進一步掌握數字鐘的設計方法和和計數器相互級聯的方法。 3. 進一步掌握數字系統的設計和數字系統功能的測試方法。 4. 進一步掌握數字系統的制作和布線方法。 二.設計要求 1.設計指標 數字鐘具有顯示時、分、秒的功能; 有校時功能,可以分別對時及分進行單獨校時,使其校正到標準時間; 計時過程具有報時功能,當時間到達整點前10秒進行蜂鳴報時,報時聲音四低一高; 并且要求走時準確。 2.設計要求 畫出電路原理圖(或仿真電路圖); 元器件及參數選擇,有相關原器件清單; 3.制作要求 自行裝配和調試,并能發現問題和解決問題。 4.編寫設計報告 寫出設計與制作的全過程,附上有關資料和圖紙,有心得體會。
標簽: 數字 大學 數字電子技術 芯片
上傳時間: 2013-12-25
上傳用戶:netwolf
出租車計費器 硬件描述語言 出租車計費器 MAX+PLUS軟件 數字系統
標簽: PLUS MAX 出租車計費器 硬件描述語言
上傳時間: 2014-01-02
上傳用戶:hjshhyy
數字系統與VHDL程序設計語言,更好的學習EDA.
標簽: VHDL EDA 數字系統 程序設計語言
上傳時間: 2014-11-18
上傳用戶:comua
《VDHL硬件描述語言與數字邏輯》 ——————電子工程師必備知識 西安電子科技大學出版社出版 第一章 數字系統硬件設計概述 第二章 VHDL語言程序的基本結構 第三章 VHDL語言的數據類型及運算操作符 第四章 VHDL語言構造體的描述方式 第五章 VHDL語言的主要描述語言 第六章 數值系統的狀態模型 第七章 基本邏輯電路設計 第八章 仿真與邏輯綜合 第九章 計時電路設計實例 第十章 微處理器接口芯片設計實例 第十一章 93版和87版VHDL語言的主要區別 第十二章 MAX+plusII使用說明
標簽: VHDL VDHL 硬件描述語言 數字邏輯
上傳時間: 2013-12-30
上傳用戶:皇族傳媒
Verilog數字系統設計教程(夏于聞)
標簽: Verilog 數字系統 設計教程
上傳時間: 2016-06-12
上傳用戶:yd19890720
本書詳細介紹了VHDL語言設計數字邏輯電路和數字系統的過程和方法,并對設計中各種相關技術做了詳細的介紹,出此之外,本書提供了豐富的 實例,條理清晰,通俗易懂。
標簽: VHDL 詳細介紹 數字邏輯電路 數字系統
上傳時間: 2016-06-28
上傳用戶:頂得柱
四位計數器 計數器是數字系統中用得較多的基本邏輯器件。它不僅能記錄輸入時鐘脈沖的個數,還可以實現分頻、定時、產生節拍脈沖和脈沖序列等。例如,計算機中的時序發生器、分頻器、指令計數器等都要使用計數器。
標簽: 計數器 數字系統 脈沖 邏輯器件
上傳時間: 2013-12-22
上傳用戶:maizezhen
用MATLAB仿真數字系統信道延時,對信號進行4PSK調制,并與無延時的信道對比
標簽: MATLAB 仿真 數字系統 信道
上傳時間: 2014-11-27
上傳用戶:sammi
移位相加8位硬件乘法器電路設計 乘法器是數字系統中的基本邏輯器件,在很多應用中都會出現如各種濾波器的設計、矩陣的運算等。本實驗設計一個通用的8位乘法器。
標簽: 乘法器 移位 8位 硬件
上傳時間: 2016-07-27
上傳用戶:牛津鞋
介紹了現代數字系統設計的基礎知識,EDA技術的發展趨勢以及未來,描述了如何用VHDL語言編寫硬件程序。
標簽: 數字系統設計 基礎知識
上傳時間: 2016-07-30
上傳用戶:aysyzxzm
蟲蟲下載站版權所有 京ICP備2021023401號-1