?? 數字芯片技術資料

?? 資源總數:21663
?? 源代碼:20334
?? 電路圖:1
探索數字芯片的無限可能,這里是電子工程師的寶庫!我們提供21663個高質量數字芯片資源,涵蓋從基礎到前沿的各種技術文檔與設計實例。無論是嵌入式系統、通信設備還是消費電子產品,數字芯片都是核心組件。深入了解其架構、設計及優化方法,將極大提升您的項目成功率。立即加入我們,享受免費下載海量專業資料的機會,助力您的技術創新之路。

?? 數字芯片熱門資料

查看全部21663個資源 ?

利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用自頂向下、混合輸入方式(原理圖輸入&mdas...

?? ?? 古谷仁美

基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數字接收機的帶寬可變的數字下變頻器(VB-DDC)。該VB-DDC結合傳統數字下變頻結構與多相濾波結構的優點,實現了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬靈活配置。硬件調試結果驗證了本設計的有...

?? ?? haiya2000

PCB布線設計-模擬和數字布線的異同工程領域中的數字設計人員和數字電路板設計專家在不斷增加,這反映了行業的發展趨勢。盡管對數字設計的重視帶來了電子產品的重大發展,但仍然存在,而且還會一直存在一部分與 模擬 或現實環境接口的電路設計。模擬和數字領域的布線策略有一些類似之處,但要獲得更好的工程領域中的數...

?? ?? 604759954

本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中。 關鍵...

?? ?? hz07104032

?? 數字芯片源代碼

查看更多 ?
?? 數字芯片資料分類