用verilog設計密勒解碼器 一、題目: 設計一個密勒解碼器電路 二、輸入信號: 1. DIN:輸入數據 2. CLK:頻率為2MHz的方波,占空比為50% 3. RESET:復位信號,低有效 三、輸入信號說明: 輸入數據為串行改進密勒碼,每個碼元持續時間為8μs,即16個CLK時鐘;數據流是由A、B、C三種信號組成; A:前8個時鐘保持“1”,接著5個時鐘變為“0”,最后3個時鐘為“1”。 B:在整個碼元持續時間內都沒有出現“0”,即連續16個時鐘保持“1”。 C:前5個時鐘保持“0”,后面11個時鐘保持“1”。 改進密勒碼編碼規則如下: 如果碼元為邏輯“1”,用A信號表示。 如果碼元為邏輯“0”,用B信號表示,但以下兩種特例除外:如果出現兩個以上連“0”,則從第二個“0”起用C信號表示;如果在“通信起始位”之后第一位就是“0”,則用C信號表示,以下類推; “通信起始位”,用C信號表示; “通信結束位”,用“0”及緊隨其后的B信號表示。 “無數據”,用連續的B信號表示。
標簽: verilog 2MHz DIN CLK
上傳時間: 2013-12-02
上傳用戶:wang0123456789
EIA(ELECTRONIC INDUSTRIES ALLIANCE)標準文檔EIA-CEA-861-B,A DTV Profile for Uncompressed High Speed Digital Interfaces。
標簽: ELECTRONIC INDUSTRIES ALLIANCE EIA-CEA
上傳時間: 2015-09-27
上傳用戶:hphh
區域增長的算法實現: 1)根據圖像的不同應用選擇一個或一組種 子,它或者是最亮或最暗的點,或者是位 于點簇中心的點 2...通過像素集合的區域增長 算法實現: 區域A 區域B 種子像素增長.3)增長的規則 4) 結束條件.
標簽: 算法 像素 圖像
上傳時間: 2015-09-30
上傳用戶:wcl168881111111
51 c 一.閃爍燈 二.流水燈的左移右移 三.按鍵判斷 四.數碼管靜態顯示 五.數碼管動態顯示 六.4X4鍵盤識別 七.按鍵中斷判斷方式 八.定時器T0的應用---9.9秒計時設計 九.PC機與單片機通信 十.24C08讀寫操作
標簽: 9.9 按鍵 數碼管 51
上傳時間: 2013-11-29
上傳用戶:zhaiye
開發的基于B/S模式的網上書店,用JSP實現的,對于新手來說,是學習的好資料。
標簽: 模式
上傳時間: 2013-12-17
上傳用戶:cx111111
上傳時間: 2014-01-22
上傳用戶:woshini123456
Distributed Median,Alice has an array A, and Bob has an array B. All elements in A and B are distinct. Alice and Bob are interested in finding the median element of their combined arrays.
標簽: array B. Distributed has
上傳時間: 2013-12-25
上傳用戶:洛木卓
wangxiaoyong0015@yahoo.com.cn b不懂的給我發郵件!!! 謝謝啊!!一定支持我
標簽: wangxiaoyong yahoo 0015 com
上傳用戶:caiiicc
2FSK2PSK-二進制頻移鍵控和相移鍵控信號發生器的源程序,是基于QUARTUS II軟件平臺,使用VHDL語言
標簽: 二進制 頻移鍵控 相移 信號發生器
上傳用戶:wqxstar
MDB 點鈔機器的命令格式所有相關資料在這
標簽: 命令
上傳時間: 2014-01-18
蟲蟲下載站版權所有 京ICP備2021023401號-1