低壓電器電弧運動過程三維成像理論及運動機理研究在國內(nèi)外取得了一定的進展,但作為一種新型電弧研究方法,特別是對電弧運動可視化方面的研究尚處于起步階段,其技術(shù)涉及到電器學、數(shù)值計算、圖像處理、計算機科學等眾多學科領域,加之電弧復雜的非線性特性及其瞬時特性,導致測量研究的困難,在電弧機理、性能分析和模型設計等方面都還不夠成熟、完善。所以,在電弧模型理論研究、電器電磁機構(gòu)的三維有限元分析、電器的計算機輔助設計、電弧動態(tài)特性研究等方面,存在大量的工作要做。對這些問題的深入研究,可以更好地認識電器觸頭在整個運動過程中極其復雜的電、熱、磁、機械等一系列現(xiàn)象。 為了從不同角度觀察分析電弧在滅弧室中的動態(tài)運動過程,本文在研究開關電器電弧圖像增強及運動過程三維可視化的基礎上,分析電弧形成機理、電弧特性和運動形態(tài)的基本理論,進一步考慮其模型特性和電弧等離子體磁壓縮效應,建立其運動數(shù)學模型。電弧圖像需要的處理主要有:圖像數(shù)字化、圖像平滑、圖像分割、圖像邊緣檢測、圖像增強。本文提出一種基于小波變換的圖像增強和直方圖的圖像增強算法,在保留電弧弧柱強特征的同時,突出顯示電器動觸頭圖像特征使增強后的電弧圖像適合人類的視覺特征,為電弧動態(tài)過程分析和電弧可視化模型的構(gòu)建提供有效的分析基礎,并取得良好的電弧圖像增強效果。本文構(gòu)造了基于比色測溫原理的電弧輻射拾取、圖像采集、同步控制、數(shù)據(jù)處理等硬件裝置,對試驗采集裝置進行了標定;將醫(yī)學上成功應用的計算機層析成像理論,應用于對電弧進行三維溫度場重建的研究,構(gòu)造可單面陣CCD采集三組六路投影輻射強度的實驗裝置,通過對觸頭邊緣檢測的手段精確定位于不同光路中電弧的位置,對輻射拾取光路進行校準,編制了系統(tǒng)軟件,實現(xiàn)電弧三維溫度場的重建。研究數(shù)學模擬計算方法,提出了適合低壓電器電弧數(shù)學模型計算的方法。用計算機求解獲得以前依靠實驗才能獲得的開斷波形及運動過程,將理論分析、試驗研究和計算機仿真有機結(jié)合起來,使產(chǎn)品設計更加科學和準確,可以大大減少設計周期,減少試驗的盲目性和費用,有利于提高電器產(chǎn)品的技術(shù)性能,對于新產(chǎn)品開發(fā),優(yōu)化滅弧室設計及模擬實驗,具有十分重要的意義。
上傳時間: 2013-04-24
上傳用戶:cngeek
隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實時、準確等特點已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優(yōu)點越來越受人們的關注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時分復用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設計方案,并詳細分析方案的設計過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進行設計,F(xiàn)PGA數(shù)據(jù)處理模塊實現(xiàn)了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數(shù)字信號的復接解復接仿真,同時完成了視頻信號的A/D轉(zhuǎn)換和數(shù)字視頻信號的D/A轉(zhuǎn)換功能,最終實現(xiàn)了八路視頻信號在一根光纖上實時傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標準,系統(tǒng)具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關鍵詞:FPGA,光纖傳輸,視頻信號
標簽: FPGA 多路 光纖傳輸系統(tǒng)
上傳時間: 2013-06-05
上傳用戶:zxh1986123
本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結(jié)果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現(xiàn)的信道盲均衡器,為FPGA芯片設計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設計運用有著積極的借鑒意義.
上傳時間: 2013-07-11
上傳用戶:lwwhust
自上個世紀九十年代以來,我國著名學者、現(xiàn)中國科學院院士、清華大學陳難先教授等人使用無窮級數(shù)的Mobius反演公式解決了一系列重要的應用物理中的逆問題,例如費米體系逆問題、信號處理等,開創(chuàng)了應用、推廣數(shù)論中的Mobius變換解決物理學中各種逆問題的巧妙方法,其工作在1990年得到了世界著名的《NATURE》雜志的整版專評與高度評價。華僑大學蘇武潯、張渭濱教授等則把Mobius變換的方法應用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數(shù)的逆變換運算,得到正、余弦函數(shù)及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計算與信息的解調(diào);而后把它們應用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 在新型通信系統(tǒng)中,把這種正交函數(shù)族應用于系統(tǒng)的相干調(diào)制解調(diào)中,取代傳統(tǒng)通信系統(tǒng)中調(diào)制解調(diào)所采用的三角正交函數(shù)族。正是這種正交函數(shù)族使得通信系統(tǒng)的傳輸性能大大提高,保密性加強,而且正交函數(shù)族產(chǎn)生很方便。 本文從軟件仿真和硬件實現(xiàn)兩個方面對Chen-Mobius通信系統(tǒng)進行了驗證。首先,利用MATLAB軟件構(gòu)建Chen-Mobius數(shù)字通信系統(tǒng),通過計算機編程,對Chen-Mobius單路、四路和八路的數(shù)字通信系統(tǒng)進行仿真分析,對該系統(tǒng)在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,在QuartusⅡ軟件平臺上,利用VHDL語言文本輸入和原理圖輸入的方法構(gòu)建Chen-Mobius數(shù)字通信系統(tǒng),對該系統(tǒng)進行了仿真,包括設計綜合、引腳分配、仿真驗證、時序分析等;再次,在QuartusⅡ軟件仿真的基礎上,在Altera公司的Stratix GX芯片上,實現(xiàn)了硬件的編程和下載,從而完成了Chen-Mobius數(shù)字通信系統(tǒng)的FPGA實現(xiàn);最后,從MATLAB軟件仿真和硬件實現(xiàn)的結(jié)果出發(fā),通過分析系統(tǒng)的性能,簡單展望了Chen-Mobius數(shù)字通信系統(tǒng)的應用前景。 本文通過軟件仿真得到了Chen-Mobius數(shù)字通信系統(tǒng)的信噪比-錯誤概率曲線,從理論上驗證了該系統(tǒng)的強的抗干擾能力;利用FPGA完成了系統(tǒng)的硬件實現(xiàn),從實際上驗證了該系統(tǒng)的可實現(xiàn)性。從兩方面都可以說明,Chen-Mobius通信系統(tǒng)雖然只是一個新的起點,但它卻預示著光明的應用前景。
標簽: ChenMobius MATLAB FPGA 數(shù)字通信系統(tǒng)
上傳時間: 2013-05-19
上傳用戶:sa123456
本文首先在介紹多用戶檢測技術(shù)的原理以及系統(tǒng)模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據(jù)。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術(shù)的接收機結(jié)構(gòu)。 接著,針對WCDMA反向鏈路信道結(jié)構(gòu),介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數(shù)學公式推導和結(jié)構(gòu)框圖,并仿真研究了用戶數(shù)、擴頻比、信道估計精度等參數(shù)對系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級上的抵消,需要對用戶信號重構(gòu),因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權(quán)值、干擾抵消級數(shù)等參數(shù)的最佳取值,并進行了算法性能比較。仿真結(jié)果驗證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動臺解復用技術(shù)的硬件實現(xiàn),在FPGA平臺上分別實現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡是基于話音傳輸業(yè)務的網(wǎng)絡,已不能適應當前的需求.而建設新的寬帶網(wǎng)絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復用技術(shù)是把一個單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據(jù)鏈路上進行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡實現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個數(shù)字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動調(diào)整電路的布局,降低關鍵路徑延時,最終滿足設計要求.
上傳時間: 2013-07-16
上傳用戶:asdkin
本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結(jié)果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現(xiàn)的信道盲均衡器,為FPGA芯片設計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設計運用有著積極的借鑒意義.
上傳時間: 2013-05-28
上傳用戶:huyiming139
數(shù)字信號處理是信息科學中近幾十年來發(fā)展最為迅速的學科之一。常用的實現(xiàn)高速數(shù)字信號處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實現(xiàn)能力強、速度快、設計靈活性好等眾多優(yōu)點,尤其在并行信號處理能力方面比DSP更具優(yōu)勢。在信號處理領域,經(jīng)常需要對多路信號進行采集和實時處理,為解決這一問題,本文設計了基于FPGA的數(shù)據(jù)采集和處理系統(tǒng)。 本文首先介紹數(shù)字信號處理系統(tǒng)的組成和數(shù)字信號處理的優(yōu)點,然后通過FFT算法的比較選擇和硬件實現(xiàn)方案的比較選擇,進行總體方案的設計。在硬件方面,特別討論了信號調(diào)理模塊、模數(shù)轉(zhuǎn)換模塊、FPGA芯片配置等功能模塊的設計方案和硬件電路實現(xiàn)方法。信號處理單元的設計以Xilinx ISE為軟件平臺,采用VHDL和IP核的方法,設計了時鐘產(chǎn)生模塊、數(shù)據(jù)滑動模塊、FFT運算模塊、求模運算模塊、信號控制模塊,完成信號處理單元的設計,并采用ModelSim仿真工具進行相關的時序仿真。最后利用MATLAB對設計進行驗證,達到技術(shù)指標要求。
標簽: 同步數(shù)據(jù)采集 處理系統(tǒng)
上傳時間: 2013-07-07
上傳用戶:小火車啦啦啦
PROTEUS仿真用單片機系統(tǒng)板\r\n系統(tǒng)資源豐富:\r\n★ 內(nèi)置RAM 32KB模塊\r\n★ 內(nèi)置8位動態(tài)數(shù)碼顯示模塊\r\n★ 內(nèi)置8X8點陣顯示模塊\r\n★ 4位靜態(tài)數(shù)碼顯示模塊\r\n★ 4位級聯(lián)的74LS164串并轉(zhuǎn)換模塊\r\n★ 內(nèi)置8通道8位A/D轉(zhuǎn)換\r\n★ 內(nèi)置8位D/A轉(zhuǎn)換\r\n★ 內(nèi)置2路SPI和I2C總線接口\r\n★ 內(nèi)置4路1-Wire總線接口\r\n★ 內(nèi)置4X4矩陣式鍵盤\r\n★ 內(nèi)置4路獨立式鍵盤\r\n★ 內(nèi)置4路撥動開關\r\n★ 內(nèi)置8位LED發(fā)光二
上傳時間: 2013-09-30
上傳用戶:sssl
針對應用于信息戰(zhàn)的數(shù)據(jù)鏈而言,L波段收發(fā)前端是其關鍵部件之一。本文介紹了一種基于DDS的捷變頻收發(fā)前端的理論分析、設計思路和基本構(gòu)成。從接收鏈路、發(fā)射鏈路以及捷變頻本振等方面進行分析,并給出仿真結(jié)果。該組件具有低噪聲、高密度、捷變頻等特點。
上傳時間: 2013-10-31
上傳用戶:dgann