隨著對高處理能力、網絡通信、實時多任務,超低功耗這些需求的增長,傳統8位處理器已經不能滿足新產品的要求了,高端嵌入式處理器已經得到了普遍的重視和應用.ARM是目前嵌入式領域應用最廣泛的RISC微處理器結構,該文研究了基于ARM處理器的嵌入式系統的開發,介紹了利用一款ARM微處理器和FPGA設計的四路E1中繼板卡的硬件結構和工作原理,并在這個硬件平臺上進行軟件開發的過程.該四路E1收發器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mbps,能夠同時負載120個用戶的通信,解決了數字環路系統中卡槽數目限制的問題.目前,建立在G. 703基礎上的El接口在分組網、幀中繼網、GSM移動基站及軍事通信中得到廣泛的應用,傳送語音信號、數據、圖像等業務.文中首先分析了當前數字環路系統的發展現狀和趨勢,隨著網絡通信的用戶數目及信息量的猛增,拓寬數據傳輸的通道是一項研究熱點,這是開發四路E1收發器的一個目的.接著敘述了數字環路系統的結構和工作原理,即四路E1收發器的應用環境,著重介紹了四路E1板卡在整個系統中所扮演的角色和嵌入式處理器ARM的體系結構和特點,鑒于數據傳輸中對時鐘的要求比較嚴格,該文還介紹了FPGA技術,應用它主要是為系統提供各個精確的時鐘.然后,在分析了四路E1收發器的工作原理和比較了各類處理器特點的基礎上,提出了四路E1收發器的硬件設計,分別介紹了時鐘模塊、系統接口電路、存儲系統模塊、四通道E1合成器模塊、CPU模塊以及時隙交換模塊.接著,在研究分析了G.703和G.704等通信協議后,再根據系統要求提出了四路E1收發器的軟件設計.先介紹了實時操作系統RTXC,詳細闡述了ARM處理器啟動代碼程序的設計,然后給出了在此操作系統下軟件設計的整體結構,分四個任務分別闡述此軟件功能,其中詳細介紹了信令處理模塊、接口中斷處理模塊、系統運行監測模塊和RC消息LC消息處理模塊.最后介紹了軟件和硬件的調試方法以及設計過程中的調試開發過程,整個系統設計完成后,經過反復調試、測驗已達到了預期的效果,現正投入使用中.
上傳時間: 2013-04-24
上傳用戶:夢雨軒膂
本文介紹了通訊協議轉換器研究的背景意義和目前國內外發展的現狀,并詳細敘述了所選方案的設計過程。本協議轉換器的豐控制芯片采用了基于ARM7內核的32位微控制芯片LPC2212,提供了高速穩定的硬件平臺。操作系統采用實時嵌入式操作系統μC/OS-Ⅱ,工作穩定,實時性強,移植方便。 本文的豐要內容如下:整體的設計思路,結構組成;系統硬件的設計,豐要包括網絡接口電路,USB接口電路,以及串口擴展電路;TCP/IP協議,豐要包括TCP協議,IP協議,ARP協議等;USB協議,豐要包括USB設備構架,USB數據流模型;串口數據轉以太網數據和 USB 數據以及太網數據和 USB 數據轉串口數據;嵌入式實時操作系統μC/OS-Ⅱ,豐要包括信號量,消息郵箱,消息隊列等;操作系統的移植,豐要包括與處理器相關的文件的改寫。整個系統的硬件和底層軟件部分已經完成,經串口調試軟件、USB總線監測軟件以及以太網數據監測軟件進行實際的收發數據實驗,驗證了方案的合理性。 在USB和以太網驅動程序的編寫中,查閱了大量的相關資料。對于USB協議,重點分析了USB協議的架構和數據流模型。對于TCP/IP協議,仔細分析了其封裝和分用,分析了TCP協議、IP協議、ARP協議的原理及程序的實現。對于操作系統的移植,給出了具體的實現步驟,并給出了豐要的代碼。
上傳時間: 2013-06-10
上傳用戶:f1364628965
本文對燃料電池車用DC/DC變換器的基本原理以及控制策略進行了較為詳盡的分析和討論,對基于ARM的DC/DC變換器控制系統的軟硬件設計作了較為詳盡的論述,對控制系統的電磁兼容作了詳細的研究并給出了提高電磁兼容能力的措施。本文介紹了本課題研究的背景,燃料電池電動汽車的特性和研究的目的與意義并分析了大功率DC/DC變換器主電路的拓撲結構、工作原理和電磁兼容環境。在此基礎上,從控制電路的最小系統、檢測系統、脈沖發生系統以及驅動電路、CAN通訊電路等方面重點討論了DC/DC變換器控制系統的硬件設計以及驅動電路的設計。本文在DC/DC變換器電感電流連續狀態空間小信號數學模型的基礎上,應用MATLAB軟件對大功率DC/DC變換器單環控制系統進行了建模和仿真分析,給出了具有實際指導意義的結論,設計了基于ARM控制系統的軟件結構并編寫了相應的軟件代碼。此外,本文從硬件和軟件兩個方面重點討論了控制系統的電磁兼容以及抗干擾措施。在系統硬件和軟件基礎上進行了功率試驗并給出了試驗結果以及今后改進的方向。
上傳時間: 2013-07-12
上傳用戶:wao1005
此為vc++調試器的說明,想要調試C++的朋友不妨看一下。
標簽: 調試器
上傳時間: 2013-06-05
上傳用戶:aa17807091
30152nh文件閱讀器,nh文件瀏覽器下載
上傳時間: 2013-06-30
上傳用戶:shinesyh
本文基于數據驅動原理提出并用 FPGA 實現了MPEG-2 MP@HL 的視頻解碼器。該解碼器中的各個模塊具有高內聚,低耦合的特點。只要各個模塊符合數據驅動的工作方式,模塊就能自我正常工作。由
上傳時間: 2013-06-19
上傳用戶:y562413679
該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現,不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現,大大的降低了硬件實現的復雜度,并且因為在硬件實現上,采用了3級流水線(pipe-line)的處理結構.RS編碼器的設計中,利用有限域常數乘法器的特性對編碼電路進行優化.這些技術的采用大大的提高了RS編/解碼器的效率,節省了RS編/解碼器所占用資源.
上傳時間: 2013-08-05
上傳用戶:BOBOniu
隨著人們對于數字視頻和數字圖像的需求越來越大,數字電視廣播和手機電視迅速發展起來,但是人們對于數字圖像質量的要求也越來越高。對于觀眾來講,畫面的質量幾乎是最為重要的,然而由于信道傳輸特性不理想和加性噪聲的影響,不可避免地會產生誤碼,導致圖像質量的下降,甚至無法正常收看。因此,為了保障圖像質量就需要采用糾錯編碼(又稱信道編碼)的方式來實現通信。在數字視頻廣播系統(DVB)中,無論是衛星傳輸,電纜傳輸還是地面傳輸都采用了信道編碼。 本文首先深入研究DVB標準中的信道編碼部分的關鍵技術;然后依照DVB-T標準技術要求,設計并硬件實現了數字視頻傳輸的信道編解碼系統。在該系統中,編解碼器與信源端的接口利用了MPEG-2的視頻傳輸接口同步并行接口(SPI),這種接口的應用讓系統具有很強的通用性;與信道端接口采用了G.703接口,具有G.703接口功能和特性的數據通信設備可以直接與數字通信設備連接,這使得應用時對于信道的選擇具有較大的靈活性。 在深入理解RS編解碼算法,卷積交織/解交織原理,卷積編碼/VITERBI譯碼算法原理的基礎上,本文給出了解碼部分的設計方案,并利用Xilinx公司的SpartanⅢ系列XC3S2000芯片完成方案的硬件實現。在RS解碼過程中引入了流水線機制,從而很大程度上提高了解碼效率。解交織器部分采用了RAM分區循環法,利用對RAM讀寫地址的控制實現解卷積交織,這種方法控制電路簡單,實現速度比較快,代價小。VITERBI譯碼器采用截尾譯碼,在幾乎不影響譯碼準確度的基礎上大大提高了解碼效率。
上傳時間: 2013-07-16
上傳用戶:372825274
stc12c5a60s2系列仿真器使用說明書
上傳時間: 2013-06-28
上傳用戶:徐孺
光纖布拉格光柵(Fiber Bragg Grating)傳感器是近幾年光纖傳感技術領域的研究熱點,光纖光柵傳感器可以工作在強電磁場、高溫有腐蝕性的以及有爆炸危險性的惡劣環境中,且易于將多個光纖光柵串聯在一起構成光纖光柵陣列,實現分布式傳感,這是其他傳感元件所不及的。 本文設計了光纖光柵傳感網絡可調諧法布里-珀羅(Fabry-Perot)腔解調測試系統。系統主要分光路和電路兩部分,在光路部分,研究了光纖光柵解調技術,分析和比較了幾種常見的波長解調方法,由于F-P腔調諧范圍寬,可以實現多點測量,因此決定采用可調諧F.P腔法進行信號解調。對可調諧 F-P腔解調法做了理論分析和研究,并通過Matlab仿真對影響F-P濾波效果的腔長和反射率兩個參數進行了優化設計。在電路部分,首先設計整形電路將光電探測器的輸出信號整形成矩形脈沖信號,設計了計算中心波長的方法,最后搭建了硬件電路來驗證中心波長的計算方法。硬件電路以 Philips公司的 LPC2214 為核心處理器。該硬件電路包括電源電路,復位電路,串口電路,JTAG 調試接口,數碼管顯示等。軟件方面,設計了相關的軟件程序和模擬信號源,最后利用模擬信號源作為該解調測試系統的信號進行實驗驗證,得出實驗數據,經過分析驗證了該解調測試系統的可行性。
上傳時間: 2013-05-26
上傳用戶:hooooor