本人編寫的FPGA光電編碼器輸入模塊,沒有實驗,但仿真基本實現,希望有參考價值.
標簽: FPGA 光電編碼器 輸入 模塊
上傳時間: 2013-09-03
上傳用戶:s363994250
論文格式,內含Viterbi編解碼器的完整vhdl代碼,文件為.nh格式
標簽: Viterbi vhdl 編解碼器 代碼
上傳用戶:qiaoyue
基于CPLD-FPGA的半整數分頻器的設計,用于設計EDA
標簽: CPLD-FPGA 整數 分頻器
上傳用戶:pioneer_lvbo
半整數分頻器電路的VHDL源程序,供大家學習和討論。\r\n
標簽: VHDL 源程序 整數 分頻器
上傳時間: 2013-09-04
上傳用戶:fdfadfs
JTAG仿真器CPLD
標簽: JTAG CPLD 仿真器
上傳時間: 2013-09-05
上傳用戶:xuanjie
利用FPGA實現的可編程綜合采樣器\r\nAProgrammableIntegratedSamplerUsingFPGA
標簽: FPGA 可編程 采樣
上傳時間: 2013-09-06
上傳用戶:z754970244
1、 利用FLEX10的片內RAM資源,根據DDS原理,設計產生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉換器,將1中得到的正弦信號,通過D/A轉換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現FPGA和PC機之間串行通信,從而實現用PC機改變頻率控制字,實現對輸出正弦波頻率的控制。
標簽: FPGA PC機 串行通信 輸出
上傳用戶:zhuimenghuadie
viterbi譯碼器的一種fpga實現.是一個cs252\r\n的project的result\r\n供大家研究用
標簽: viterbi fpga 譯碼器
上傳用戶:dsgkjgkjg
D-06 ALLEGRO 是通用型的GSM撥號器和控制器,它既可以用于家庭又可以用于工業自動控制,用于安全防范或遠程數據傳輸工程,觸發任何一個輸入端將會使得該裝置以短信的方式發送報告到已編好程的電話號碼上或直接打電話,通過發送特定的短信到該裝置上,你可以打開或關閉遠端控制輸出端。基本設定是,GD-06提供4個輸入觸發端和3個輸出端。 可以通過對該裝置發送短信進行編程或通過互聯網用捷豹GSMLINK網頁進行編程。 專業模式允許所有的輸入和輸出端的全面編程,觸發監聽模式,GPRS數據通訊和模擬數據發送。
標簽: ALLEGRO GSM GD 06
上傳時間: 2013-10-22
上傳用戶:panjialaodi
genesis9.0算號器提供genesis算號器使用視頻。安裝文件一定要放在小寫英文路徑下,中文不行,有大寫字母的英文也不行。1.算號器的只是算gnd的號,要算get的號,需要參考算號器的步驟。注意選擇破解有效時間。2.7天過期,30天過期,永不過期等。注意要用自己機器識別號去算,在get運行彈出來的序號對話框里,有機器識別號。3.安裝完成,啟動時,填寫進入用戶名和密碼時,一定不能用鼠標。直接用回車鍵,否則失效。密碼框內的密碼不可見,輸完直接回車,即可進入genesis界面。
標簽: genesis 9.0 算號器 視頻
上傳時間: 2014-12-23
上傳用戶:swaylong
蟲蟲下載站版權所有 京ICP備2021023401號-1