現(xiàn)代家庭中單相供電的用電設(shè)備如電腦、電視機(jī)、冰箱等都具有非線性特性,都會(huì)產(chǎn)生諧波污染電網(wǎng)。本文針對(duì)這一現(xiàn)象研究了單相并聯(lián)電壓型有源電力濾波器(APF),設(shè)計(jì)了一個(gè)APF控制系統(tǒng)來(lái)產(chǎn)生與諧波電流大小相等方向相反的補(bǔ)償電流,并使補(bǔ)償電流實(shí)時(shí)地跟蹤諧波電流,從而消除諧波電流達(dá)到凈化電網(wǎng)。 本文對(duì)提出的APF控制系統(tǒng)從模擬和數(shù)字兩個(gè)方面進(jìn)行了深入的研究。 首先,設(shè)計(jì)了APF的主電路結(jié)構(gòu),確定了系統(tǒng)中電感電容等元件參數(shù),并根據(jù)仿真結(jié)果系統(tǒng)地分析了參數(shù)變化對(duì)系統(tǒng)補(bǔ)償效果的影響,然后根據(jù)補(bǔ)償效果選擇最佳的參數(shù)值。 其次,針對(duì)控制系統(tǒng)要求,選用適合系統(tǒng)的電流電壓PI雙環(huán)控制系統(tǒng),通過(guò)參數(shù)優(yōu)化后得到了控制器的最優(yōu)參數(shù),使控制效果達(dá)到最優(yōu)。并從理論上詳細(xì)分析了無(wú)差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調(diào)制電路。在對(duì)硬件描述語(yǔ)言以及FPGA設(shè)計(jì)流程深入理解的基礎(chǔ)上,利用Verilog語(yǔ)言實(shí)現(xiàn)了雙環(huán)PI控制器和PWM發(fā)生電路的數(shù)字化,使得有源電力濾波器補(bǔ)償精度提高,有更好的可修改性,可使用于很多不同的非線性負(fù)載。
標(biāo)簽: 單相 有源濾波器 控制系統(tǒng)
上傳時(shí)間: 2013-07-27
上傳用戶:aa17807091
多相濾波器主要應(yīng)用于脈沖多普勒雷達(dá)、通信寬帶數(shù)字接收機(jī)、雷達(dá)自適應(yīng)波束形成等信號(hào)處理領(lǐng)域。在多普勒雷達(dá)信號(hào)處理中國(guó)內(nèi)外關(guān)于FIR濾波器設(shè)計(jì)研究的報(bào)道較多,而對(duì)于IIR濾波器的設(shè)計(jì)研究相對(duì)較少,原因是IIR多相濾波器的設(shè)計(jì)復(fù)雜性,使得IIR濾波器在多普勒雷達(dá)數(shù)字信號(hào)處理中難以發(fā)揮重要作用。本文以脈沖多普勒雷達(dá)信號(hào)處理為背景,主要研究數(shù)字多相濾波器的特點(diǎn)和設(shè)計(jì)方法;進(jìn)而研究數(shù)字多相濾波器的數(shù)字仿真方法與FPGA實(shí)現(xiàn)技術(shù)。對(duì)于自主研究、設(shè)計(jì)和實(shí)現(xiàn)雷達(dá)信號(hào)處理的各種結(jié)構(gòu)的濾波器具有重要的意義。 本文討論了FIR數(shù)字濾波器和IIR數(shù)字濾波器的特點(diǎn)和區(qū)別。對(duì)IIR濾波器的多相結(jié)構(gòu)進(jìn)行了理論分析,重點(diǎn)研究了IIR多相濾波器的設(shè)計(jì)原理。根據(jù)此原理進(jìn)行IIR濾波器的多相設(shè)計(jì)并擴(kuò)展到多通道和多級(jí)結(jié)構(gòu)。在此基礎(chǔ)上,根據(jù)本文研究的多普勒雷達(dá)回波信號(hào)需要四通道處理的要求搭建軟件仿真模型,對(duì)所設(shè)計(jì)的2級(jí)4通道IIR多相濾波器組進(jìn)行了仿真實(shí)驗(yàn),給出仿真結(jié)果,并進(jìn)行了討論。 在完成2級(jí)4通道IIR多相濾波器組的軟件仿真后,利用FPGA設(shè)計(jì)平臺(tái),對(duì)該IIR多相濾波器組進(jìn)行了設(shè)計(jì)仿真和綜合實(shí)現(xiàn)。在實(shí)現(xiàn)過(guò)程中進(jìn)行了功能仿真和時(shí)序仿真兩級(jí)仿真驗(yàn)證,結(jié)果表明在模擬硬件環(huán)境中所設(shè)計(jì)的2級(jí)4通道IIR多相濾波器組能夠較好地實(shí)現(xiàn)多普勒雷達(dá)回波信號(hào)多通道的劃分和濾波功能要求,驗(yàn)證了設(shè)計(jì)思路和方法的正確性和可行性。
標(biāo)簽: FPGA IIR 多相濾波器
上傳時(shí)間: 2013-04-24
上傳用戶:gongxinshiwo@163.com
正交頻分復(fù)用技術(shù)(OFDM)是未來(lái)寬帶無(wú)線通信中的關(guān)鍵技術(shù)。隨著用戶對(duì)實(shí)時(shí)多媒體業(yè)務(wù),高速移動(dòng)業(yè)務(wù)需求的迅速增加,OFDM由于其頻譜效率高,抗多徑效應(yīng)能力強(qiáng),抗干擾性能好等特點(diǎn),該技術(shù)正得到了廣泛的應(yīng)用。 OFDM系統(tǒng)的子載波之間必須保持嚴(yán)格的正交性,因此對(duì)符號(hào)定時(shí)和載波頻偏非常敏感。本課題的主要任務(wù)是分析各種算法的性能的優(yōu)劣,選取合適的算法進(jìn)行FPGA的實(shí)現(xiàn)。 本文首先簡(jiǎn)要介紹了無(wú)線信道的傳輸特性和OFDM系統(tǒng)的基本原理,進(jìn)而對(duì)符號(hào)同步和載波同步對(duì)接收信號(hào)的影響做了分析。然后對(duì)比了非數(shù)據(jù)輔助式同步算法和數(shù)據(jù)輔助式同步算法的不同特點(diǎn),決定采用數(shù)據(jù)輔助式同步算法來(lái)解決基于IEEE 802.16-2004協(xié)議的突發(fā)傳輸系統(tǒng)的同步問(wèn)題。最后部分進(jìn)行了算法的實(shí)現(xiàn)和仿真,所有實(shí)現(xiàn)的仿真均在QuartusⅡ下按照IEEE 802.16-2004協(xié)議的符號(hào)和前導(dǎo)字的結(jié)構(gòu)進(jìn)行。 本文的主要工作:(1)采用自相關(guān)和互相關(guān)聯(lián)合檢測(cè)算法同時(shí)完成幀到達(dá)檢測(cè)和符號(hào)同步估計(jì),只用接收數(shù)據(jù)的符號(hào)位做相關(guān)運(yùn)算,有效地解決了判決門(mén)限需要變化的問(wèn)題,同時(shí)也減少了資源的消耗;(2)在時(shí)域分?jǐn)?shù)倍頻偏估計(jì)時(shí),利用基于流水線結(jié)構(gòu)的Cordic模塊計(jì)算長(zhǎng)前導(dǎo)字共軛相乘后的相角,求出分?jǐn)?shù)倍頻偏的估計(jì)值;(3)采用滑動(dòng)窗口相關(guān)求和的方法估計(jì)整數(shù)倍頻偏值,在此只用頻域數(shù)據(jù)的符號(hào)位做相關(guān)運(yùn)算,有效地解決了傳統(tǒng)算法估計(jì)速度慢的缺點(diǎn),同時(shí)也減少了資源的消耗。
標(biāo)簽: OFDM 定時(shí) 同步的
上傳時(shí)間: 2013-05-23
上傳用戶:宋桃子
matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度
標(biāo)簽: matlab 移相變壓器 模型
上傳時(shí)間: 2013-07-31
上傳用戶:萬(wàn)有引力
直接數(shù)字頻率合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。 在理論上對(duì)DDS的原理及其輸出信號(hào)的性能進(jìn)行了分析,采用FPGA實(shí)現(xiàn)了任意波形發(fā)生器,能夠產(chǎn)生三角波、鋸齒波、調(diào)頻波、調(diào)相波、調(diào)幅波和碎發(fā)等十幾種波形,并能通過(guò)串行口下載任意波形。在設(shè)計(jì)頻率調(diào)制電路時(shí)采用了頻率字運(yùn)算單元和相位累加器相結(jié)合的結(jié)構(gòu),該方法既可實(shí)現(xiàn)寬帶線性調(diào)頻,又可實(shí)現(xiàn)非線性調(diào)頻。完成了軟件和硬件的設(shè)計(jì)和調(diào)試。對(duì)實(shí)驗(yàn)樣機(jī)進(jìn)行了測(cè)試,結(jié)果表明性能指標(biāo)達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: FPGA 數(shù)字 合成 信號(hào)發(fā)生器
上傳時(shí)間: 2013-05-26
上傳用戶:1234567890qqq
在過(guò)去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達(dá)到1000萬(wàn)等效門(mén)、速度可達(dá)到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時(shí)鐘的分布質(zhì)量就變得越來(lái)越重要。時(shí)鐘延時(shí)和時(shí)鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時(shí)鐘延時(shí)問(wèn)題主要使用時(shí)鐘延時(shí)補(bǔ)償電路。 為了消除FPGA芯片內(nèi)的時(shí)鐘延時(shí),減小時(shí)鐘偏差,本文設(shè)計(jì)了內(nèi)置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結(jié)構(gòu),將傳統(tǒng)DLL中的用模擬方式實(shí)現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進(jìn)為數(shù)字方式實(shí)現(xiàn)的時(shí)鐘延遲測(cè)量電路,和延時(shí)補(bǔ)償調(diào)整電路,配合特定的控制邏輯電路,完成時(shí)鐘延時(shí)補(bǔ)償。在輸入時(shí)鐘頻率不變的情況下,只需一次調(diào)節(jié)過(guò)程即可完成輸入輸出時(shí)鐘的同步,鎖定時(shí)間較短,噪聲不會(huì)積累,抗干擾性好。 在Smic0.18um工藝下,設(shè)計(jì)出的時(shí)鐘延時(shí)補(bǔ)償電路工作頻率范圍從25MHz到300MHz,最大抖動(dòng)時(shí)間為35ps,鎖定時(shí)間為13個(gè)輸入時(shí)鐘周期。另外,完成了時(shí)鐘相移電路的設(shè)計(jì),實(shí)現(xiàn)可編程相移,為用戶提供與輸入時(shí)鐘同頻的相位差為90度,180度,270度的相移時(shí)鐘;時(shí)鐘占空比調(diào)節(jié)電路的設(shè)計(jì),實(shí)現(xiàn)可編程占空比,可以提供占空比為50/50的時(shí)鐘信號(hào);時(shí)鐘分頻電路的設(shè)計(jì),實(shí)現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時(shí)鐘。
標(biāo)簽: FPGA 應(yīng)用于 全數(shù)字 鎖相環(huán)
上傳時(shí)間: 2013-07-06
上傳用戶:LouieWu
隨著現(xiàn)代集成電路技術(shù)的發(fā)展,鎖相環(huán)已經(jīng)成為集成電路設(shè)計(jì)中非常重要的一個(gè)部分,所以對(duì)鎖相環(huán)的研究具有積極的現(xiàn)實(shí)意義。然而傳統(tǒng)的鎖相環(huán)大多是數(shù)模混合電路,在工藝上與系統(tǒng)芯片中的數(shù)字電路存在兼容問(wèn)題。因此設(shè)計(jì)一...
標(biāo)簽: FPGA 全數(shù)字 鎖相環(huán)
上傳時(shí)間: 2013-06-09
上傳用戶:mosliu
兩相混合式步進(jìn)電機(jī)控制系統(tǒng)的設(shè)計(jì),上海大學(xué)郭成教授等的作品。不是我的。
標(biāo)簽: 步進(jìn)電機(jī) 控制系統(tǒng)
上傳時(shí)間: 2013-06-16
上傳用戶:xinyuzhiqiwuwu
生物醫(yī)學(xué)信號(hào)是源于一個(gè)生物系統(tǒng)的一類信號(hào),像心音、腦電、生物序列和基因以及神經(jīng)活動(dòng)等,這些信號(hào)通常含有與生物系統(tǒng)生理和結(jié)構(gòu)狀態(tài)相關(guān)的信息,它們對(duì)這些系統(tǒng)狀態(tài)的研究和診斷具有很大的價(jià)值。信號(hào)拾取、采集和處理的正確與否直接影響到生物醫(yī)學(xué)研究的準(zhǔn)確性,如何有效地從強(qiáng)噪聲背景中提取有用的生物醫(yī)學(xué)信號(hào)是信號(hào)處理技術(shù)的重要問(wèn)題。 設(shè)計(jì)自適應(yīng)濾波器對(duì)帶有工頻干擾的生物醫(yī)學(xué)信號(hào)進(jìn)行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問(wèn)題。生物醫(yī)學(xué)信號(hào)具有信號(hào)弱、噪聲強(qiáng)、頻率范圍較低、隨機(jī)性強(qiáng)等特點(diǎn)。由于心電(electrocardiogram,ECG)信號(hào)的確定性、穩(wěn)定性、規(guī)則性都比其他生物信號(hào)高,便于準(zhǔn)確評(píng)估和檢測(cè)濾波效果,本研究采用ECG信號(hào)作為原始的模板信號(hào)。 本研究將新的電子芯片技術(shù)與現(xiàn)代信號(hào)處理技術(shù)相結(jié)合,從過(guò)去單一的軟件算法研究,轉(zhuǎn)向軟件與硬件結(jié)合,從而提高自適應(yīng)速度和精度,而且可以使系統(tǒng)的開(kāi)發(fā)周期縮短、成本降低、容易升級(jí)和變更。 采用現(xiàn)場(chǎng)可編程邏輯器件(Field Programmable Gate Array,F(xiàn)PGA)作為新的ECG快速提取算法的硬件載體,加快信號(hào)處理的速度。為了將ECG快速提取算法轉(zhuǎn)換為常用的適合于FPGA芯片的定點(diǎn)數(shù)算法,研究中詳細(xì)分析了定點(diǎn)數(shù)的量化效應(yīng)對(duì)自適應(yīng)噪聲消除器的影響,以及對(duì)浮點(diǎn)數(shù)算法和定點(diǎn)數(shù)算法的復(fù)合自適應(yīng)濾波器的各種參數(shù)的選擇,如步長(zhǎng)因子和字長(zhǎng)選擇。研究中以定點(diǎn)數(shù)算法中的步長(zhǎng)因子和字長(zhǎng)選擇,作為FPGA設(shè)計(jì)的基礎(chǔ),利用串并結(jié)合的硬件結(jié)構(gòu)實(shí)現(xiàn)自適應(yīng)濾波器,并得到了預(yù)期的效果,準(zhǔn)確提取改善后的ECG信號(hào)。 研究中,在MATLAB(Matrix Laboratry)軟件的環(huán)境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號(hào),在浮點(diǎn)數(shù)情況下,原始信號(hào)通過(guò)采用最小均方LMS(LeastMean Squares)算法的浮點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點(diǎn)數(shù)情況下,在最佳μ值的情況下,原始信號(hào)通過(guò)采用LMs算法的定點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善效果和采用硬件的經(jīng)濟(jì)性,確定最佳的定點(diǎn)數(shù)。并了解LMS算法中步長(zhǎng)因子、定點(diǎn)數(shù)字長(zhǎng)值對(duì)信號(hào)信噪比、收斂速度和硬件經(jīng)濟(jì)性的影響。從而得出針對(duì)含有工頻干擾的不同信噪比的原始ECG,應(yīng)該采用什么樣的μ值和什么樣的定點(diǎn)數(shù)才能對(duì)原始ECG的改善和以后的硬件實(shí)現(xiàn)取得最佳的效果,并根據(jù)所得到的數(shù)據(jù)和結(jié)果,在FPGA上實(shí)現(xiàn)自適應(yīng)濾波器,使自適應(yīng)濾波器能對(duì)帶有工頻干擾的ECG原始信號(hào)有最佳的濾波效果。
標(biāo)簽: FPGA 工頻干擾 濾波技術(shù)
上傳用戶:gzming
· 摘要: 研究了以全橋變換器作為主電路拓?fù)洹⒁訲MS320LF240x系列DSP作主控芯片、以移相控制方式作為控制方案的移相全橋軟開(kāi)關(guān)DC-DC變換器.由DSP發(fā)出移相控制信號(hào)并經(jīng)芯片IR2110驅(qū)動(dòng)放大,在移相驅(qū)動(dòng)信號(hào)的控制下可以實(shí)現(xiàn)全橋變換器主功率開(kāi)關(guān)的ZVS.進(jìn)行了系統(tǒng)軟件和硬件的設(shè)計(jì),并安裝了實(shí)驗(yàn)樣機(jī),實(shí)驗(yàn)結(jié)果表明設(shè)計(jì)方案正確,軟開(kāi)關(guān)效果良好.
標(biāo)簽: DSP 移相全橋 變換器
上傳時(shí)間: 2013-07-25
上傳用戶:mikesering
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1