亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數(shù)學建模與數(shù)學實驗

  • bsxfun, 一個matlab中十分常用的函數(shù). 可以快速地對matrix進行接位複合運算~~

    bsxfun, 一個matlab中十分常用的函數(shù). 可以快速地對matrix進行接位複合運算~~

    標簽: bsxfun matlab matrix 十分

    上傳時間: 2013-12-20

    上傳用戶:ywqaxiwang

  • 活用適應控制

    11111111111111活用自動控制,運用科學數(shù)學自然

    標簽: adaptive-control

    上傳時間: 2015-03-16

    上傳用戶:54333

  • 壓電陶瓷換能器在醫(yī)學超音波儀器的應用 36頁 1.5M.pdf

    超聲,紅外,激光,無線,通訊相關專輯 183冊 1.48G壓電陶瓷換能器在醫(yī)學超音波儀器的應用 36頁 1.5M.pdf

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 《Cheers》雜誌2014年「企業(yè)最愛大學生」調查

    《Cheers》雜誌2014年「企業(yè)最愛大學生」調查《Cheers》雜誌2014年「企業(yè)最愛大學生」調查《Cheers》雜誌2014年「企業(yè)最愛大學生」調查

    標簽: 《Cheers》雜誌2014年「企業(yè)最愛大學生」調查

    上傳時間: 2015-06-06

    上傳用戶:dodochenrl

  • SJA1000 CAN控制器的位定時參數(shù)

    確定SJA1000 CAN控制器的位定時參數(shù)_SJA1000weidingshi

    標簽: SJA1000 CAN 控制器

    上傳時間: 2016-11-24

    上傳用戶:test1111

  • 高速電路設計 詳細基礎理論知識

    設計高速電路必須考慮高速訊 號所引發(fā)的電磁干擾、阻抗匹配及串音等效應,所以訊號完整性 (signal  integrity)將是考量設計電路優(yōu)劣的一項重要指標,電路日異複雜必須仰賴可 靠的軟體來幫忙分析這些複雜的效應,才比較可能獲得高品質且可靠的設計, 因此熟悉軟體的使用也將是重要的研究項目之一。另外了解高速訊號所引發(fā)之 各種效應(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設計的重點之一。目前高速示波器的功能越來越多,使用上很複雜,必須事先 進修學習,否則無法全盤了解儀器之功能,因而無法有效發(fā)揮儀器的量測功能。 其次就是高速訊號量測與介面的一些測試規(guī)範也必須熟悉,像眼圖分析,探針 效應,抖動(jitter)測量規(guī)範及高速串列介面量測規(guī)範等實務技術,必須充分 了解研究學習,進而才可設計出優(yōu)良之教學教材及教具。

    標簽: 高速電路

    上傳時間: 2021-11-02

    上傳用戶:jiabin

  • 電阻和電容器優(yōu)先係數(shù)

    電阻和電容器優(yōu)先係數(shù)電阻和電容器優(yōu)先係數(shù)電阻和電容器優(yōu)先係數(shù)

    標簽: 電阻

    上傳時間: 2021-12-12

    上傳用戶:

  • cadence-allegro16.6高級教程

    主要內容介紹 Allegro 如何載入 Netlist,進而認識新式轉法和舊式轉法有何不同及優(yōu)缺點的分析,透過本章學習可以對 Allegro 和 Capture 之間的互動關係,同時也能體驗出 Allegro 和 Capture 同步變更屬性等強大功能。Netlist 是連接線路圖和 Allegro Layout 圖檔的橋樑。在這裏所介紹的 Netlist 資料的轉入動作只是針對由 Capture(線路圖部分)產生的 Netlist 轉入 Allegro(Layout部分)1. 在 OrCAD Capture 中設計好線路圖。2. 然後由 OrCAD Capture 產生 Netlist(annotate 是在進行線路圖根據(jù)第五步產生的資料進行編改)。 3. 把產生的 Netlist 轉入 Allegro(layout 工作系統(tǒng))。 4. 在 Allegro 中進行 PCB 的 layout。 5. 把在 Allegro 中產生的 back annotate(Logic)轉出(在實際 layout 時可能對原有的 Netlist 有改動過),並轉入 OrCAD Capture 裏進行回編。

    標簽: cadence allegro

    上傳時間: 2022-04-28

    上傳用戶:kingwide

  • Android應用架構原理與程式設計36計

    ·目 錄第一篇 良弓之子,必學為箕(框架) ~禮記.學記~第 1 章 認識應用框架, 141.1 何謂應用框架1.2 框架的起源1.3 框架的分層1.4 框架的「無用之用」效果1.5 框架與OS 之關係:常見的迷思第 2 章 應用框架魅力的泉源:反向溝通, 312.1 前言2.2 認識反向溝通2.3 主

    標簽: Android 架構 程式設計

    上傳時間: 2013-05-23

    上傳用戶:181992417

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

主站蜘蛛池模板: 社旗县| 韶山市| 白河县| 南安市| 彰化县| 东乡族自治县| 奉节县| 家居| 宜良县| 阿合奇县| 吴忠市| 高尔夫| 崇左市| 桦甸市| 鄂托克前旗| 会昌县| 文安县| 青河县| 洪江市| 平潭县| 德州市| 安顺市| 吉安市| 乐业县| 陈巴尔虎旗| 吉水县| 孟津县| 涟源市| 蕲春县| 开远市| 额敏县| 兰坪| 石阡县| 十堰市| 从江县| 石狮市| 阜康市| 湖口县| 长岭县| 远安县| 文安县|