亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

數(shù)碼管顯示實(shí)

  • 德飛萊 數(shù)碼管段碼查詢V1.1

    數(shù)碼管段碼查詢

    標(biāo)簽: 1.1 德飛萊 數(shù)碼管 查詢

    上傳時(shí)間: 2014-08-18

    上傳用戶:adada

  • 數(shù)碼管計(jì)算器display

    數(shù)碼管計(jì)算器display

    標(biāo)簽: display 數(shù)碼管計(jì)算器

    上傳時(shí)間: 2013-10-19

    上傳用戶:refent

  • 數(shù)碼管計(jì)算軟件

    數(shù)碼管計(jì)算軟件

    標(biāo)簽: 數(shù)碼管 計(jì)算軟件

    上傳時(shí)間: 2013-11-14

    上傳用戶:sunshine1402

  • 數(shù)碼管計(jì)算軟件

    數(shù)碼管計(jì)算軟件

    標(biāo)簽: 數(shù)碼管 計(jì)算軟件

    上傳時(shí)間: 2013-10-30

    上傳用戶:yuanyuan123

  • 穩(wěn)壓管參數(shù)

    穩(wěn)壓管參數(shù).

    標(biāo)簽: 穩(wěn)壓管 參數(shù)

    上傳時(shí)間: 2013-11-21

    上傳用戶:shenlan

  • fpga管腳電流電壓設(shè)置

    fpga管腳電流電壓設(shè)置

    標(biāo)簽: fpga 管腳 電流 電壓設(shè)置

    上傳時(shí)間: 2013-11-06

    上傳用戶:sammi

  • FPGA設(shè)計(jì)管腳分配注意點(diǎn)

    FPGA設(shè)計(jì)管腳分配注意點(diǎn)

    標(biāo)簽: FPGA 管腳分配

    上傳時(shí)間: 2013-11-18

    上傳用戶:pzw421125

  • 單管放大_從原理圖到PCB

    運(yùn)用PROTEL DXP 2004設(shè)計(jì)的項(xiàng)目“單管放大”視頻教學(xué),完整展現(xiàn)了從原理圖到PCB的過(guò)程

    標(biāo)簽: PCB 單管放大 原理圖

    上傳時(shí)間: 2013-11-04

    上傳用戶:rologne

  • 創(chuàng)建PCB元件管腳封裝

    創(chuàng)建PCB元件管腳封裝

    標(biāo)簽: PCB 元件 管腳 封裝

    上傳時(shí)間: 2013-12-08

    上傳用戶:wyiman

  • Hyperlynx仿真應(yīng)用:阻抗匹配

    Hyperlynx仿真應(yīng)用:阻抗匹配.下面以一個(gè)電路設(shè)計(jì)為例,簡(jiǎn)單介紹一下PCB仿真軟件在設(shè)計(jì)中的使用。下面是一個(gè)DSP硬件電路部分元件位置關(guān)系(原理圖和PCB使用PROTEL99SE設(shè)計(jì)),其中DRAM作為DSP的擴(kuò)展Memory(64位寬度,低8bit還經(jīng)過(guò)3245接到FLASH和其它芯片),DRAM時(shí)鐘頻率133M。因?yàn)轭l率較高,設(shè)計(jì)過(guò)程中我們需要考慮DRAM的數(shù)據(jù)、地址和控制線是否需加串阻。下面,我們以數(shù)據(jù)線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網(wǎng)站下載各器件IBIS模型。然后打開(kāi)Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗(yàn)證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開(kāi)始導(dǎo)入主芯片DSP的數(shù)據(jù)線D0腳模型。左鍵點(diǎn)芯片管腳處的標(biāo)志,出現(xiàn)未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對(duì)應(yīng)管腳。 3http://bbs.elecfans.com/ 電子技術(shù)論壇 http://www.elecfans.com 電子發(fā)燒友點(diǎn)OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數(shù)據(jù)線對(duì)應(yīng)管腳和3245的對(duì)應(yīng)管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開(kāi)始建立傳輸線模型。左鍵點(diǎn)DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因?yàn)槲覀兪褂盟膶影澹诒韺幼呔€,所以要選用“Microstrip”,然后點(diǎn)“Value”進(jìn)行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長(zhǎng)度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒(méi)有加阻抗匹配的仿真模型(PCB最遠(yuǎn)直線間距1.4inch,對(duì)線長(zhǎng)為1.7inch)。現(xiàn)在模型就建立好了。仿真及分析下面我們就要為各點(diǎn)加示波器探頭了,按照下圖紅線所示路徑為各測(cè)試點(diǎn)增加探頭:為發(fā)現(xiàn)更多的信息,我們使用眼圖觀察。因?yàn)闀r(shí)鐘是133M,數(shù)據(jù)單沿采樣,數(shù)據(jù)翻轉(zhuǎn)最高頻率為66.7M,對(duì)應(yīng)位寬為7.58ns。所以設(shè)置參數(shù)如下:之后按照芯片手冊(cè)制作眼圖模板。因?yàn)槲覀冏铌P(guān)心的是接收端(DRAM)信號(hào),所以模板也按照DRAM芯片HY57V283220手冊(cè)的輸入需求設(shè)計(jì)。芯片手冊(cè)中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個(gè)NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(hào)(不長(zhǎng)于3ns):按下邊紅線路徑配置眼圖模板:低8位數(shù)據(jù)線沒(méi)有串阻可以滿足設(shè)計(jì)要求,而其他的56位都是一對(duì)一,經(jīng)過(guò)仿真沒(méi)有串阻也能通過(guò)。于是數(shù)據(jù)線不加串阻可以滿足設(shè)計(jì)要求,但有一點(diǎn)需注意,就是寫(xiě)數(shù)據(jù)時(shí)因?yàn)榇嬖诨貨_,DRAM接收高電平在位中間會(huì)回沖到2V。因此會(huì)導(dǎo)致電平判決裕量較小,抗干擾能力差一些,如果調(diào)試過(guò)程中發(fā)現(xiàn)寫(xiě)RAM會(huì)出錯(cuò),還需要改版加串阻。

    標(biāo)簽: Hyperlynx 仿真 阻抗匹配

    上傳時(shí)間: 2013-12-17

    上傳用戶:debuchangshi

主站蜘蛛池模板: 海门市| 辽阳县| 双辽市| 芦溪县| 新河县| 厦门市| 大石桥市| 尤溪县| 琼结县| 师宗县| 清河县| 繁峙县| 游戏| 龙井市| 丹江口市| 红安县| 沈阳市| 平舆县| 连江县| 宜章县| 曲阳县| 龙南县| 凤冈县| 兰坪| 高邑县| 青冈县| 林口县| 那坡县| 沅江市| 松江区| 西青区| 斗六市| 古丈县| 汝州市| 普兰店市| 梁平县| 精河县| 新余市| 商城县| 望都县| 紫云|