fpga 設計參考資料。雙向端口設計參考。
標簽: VerilogHDL 雙向端口
上傳時間: 2013-07-09
上傳用戶:waizhang
本論文圍繞大容量汽輪發電機的進相運行展開了研究工作。全文共分七章。第一章首先闡述了發電機進相運行的重要性和迫切性,對國內外相關方面的研究概況作了較為系統全面的綜述,并對本論文的研究內容作了簡單介紹。第二章給出了低頻三維渦流電磁場的復邊值問題,并介紹了復矢量場的一些理論基礎。然后分別利用伴隨算子和伴隨場函數(廣義相互作用原理)、最小作用原理和拉格朗日乘子法(廣義變分原理),建立了低頻三維渦流電磁場中非自伴算子問題的變分描述。上述三種方法所得的結果與Galerkin法的結果完全一致。第三章介紹了圓柱坐標系下基于拱形體單元的三維穩態溫度場有限元計算模型,并將變分法的結果與Galerkin法的結果進行了對比。第四章建立了汽輪發電機端部三維行波渦流電磁場的數學模型,在渦流控制方程中引入了罰函數項以使庫倫規范自動滿足,并應用廣義相互作用原理導出了對應的泛函變分及其有限元計算格式。然后對多臺大容量汽輪發電機端部的渦流電磁場進行了實例計算,并分析了罰函數項對數值解穩定性的影響以及影響端部電磁場的各種因素。第五章建立了大型汽輪發電機端部三維溫度場的有限元計算模型,并應用傳熱學理論研究了散熱系數、等效熱傳導系數等問題。然后求解了QFSS-300-2型汽輪發電機端部大壓圈上的三維溫度場分布,并與兩臺機組多種工況下的實測數據進行了對比。第六章介紹了二維穩態溫度場的邊值問題及其等價變分,導出了其有限元計算格式。然后求解了QFQS-200-2型汽輪發電機端部壓圈上的溫度分布,并與實測數據進行了對比。第七章首先定性研究了汽輪發電機從遲相運行到進相運行過程中不同區域上磁場強度的變化規律。然后介紹了發電機變參數數學模型,結合實測數據以及最小二乘回歸分析計算了發電機穩態運行時的相關電氣參數,并分析了發電機各物理量之間的相互關系。隨后分析了不同工況下發電機端部結構件上的渦流損耗及溫升的變化趨勢。最后,利用發電機變參數模型給出了發電機的飽和功角特性、靜穩極限以及運行極限圖。
上傳時間: 2013-07-10
上傳用戶:stampede
利用集成UGN—3501M 霍爾傳感器和集成AD522 型雙端差動輸入測量放大器設計出了直流電流檢測電路,該電路具有良好的線性度(絕對線性度為1.4﹪)和高精度(最大相對誤差為0.53﹪);電
上傳時間: 2013-07-07
上傳用戶:KIM66
近幾年來,隨著國內經濟的迅速發展,社會用電需求不斷擴大。但由于電網建設長期滯后于市場和經濟的發展,電力短缺的問題日益嚴重。因此,在電力緊缺已成事實的情況下,電力公司開始重視起負荷管理系統。思想觀念也從“拉閘限電”轉變為“有序用電、錯峰用電”,從“負荷控制”轉變為“遠方抄表、異常監測和用電服務”。 電力負荷管理系統是以計算機應用技術、現代通信技術、電力自動控制技術為基礎的信息采集、處理和實時監控系統。由系統主站、客戶端負荷管理終端和主站與終端間的通信信道組成。通過有效的負荷管理,可以有效控制高峰負荷、移峰填谷、緩解日益擴大的“峰谷差”所帶來的低用電效率,也對提高電力負荷的經濟運行、減少電力供應側的運行成本、解決大面積的電荒問題都具有現實和長遠的好處。 論文簡要介紹了電力負荷管理系統的發展歷史以及電力負荷管理終端的目前發展技術,詳細介紹了針對國內電力市場的需求,提出的電力負荷管理終端的總體設計方案和詳細的電路設計。 論文最后結合目前國內電力負荷管理終端的入網測試檢驗,對各種試驗的難點進行分析及采取解決措施進行介紹,并對部分用戶提出的特殊指標提出了解決方案。
上傳時間: 2013-05-18
上傳用戶:shus521
針對儀器儀表向高端產品的發展趨勢,課題提出并設計實現了一種基于嵌入式μC/OS-Ⅱ操作系統和ARM7微處理器為核心的控制平臺,使儀表的使用更加方便、智能。系統融合了嵌入式系統、USB通信、LAN通信、顯示等多項快速發展的技術,通過USB模塊和LAN網絡的數據傳輸,實現了高端儀表與外部設備的通信,整個平臺具有高速、實時傳輸數據等特性,能夠廣泛地應用于多種行業的現場測量中。 硬件方面,課題采用具有ARM7TDMI核的LPC2220微處理器作為系統的控制平臺,并結合應用設計出了顯示模塊、USB通信模塊、LAN通信模塊??刂破脚_通過USB通信模塊和LAN通信模塊,建立與外部設備的數據處理通道,將與SPI接口連接的儀表數據進行傳輸處理。USB接口電路采用了Cypress公司的CY7C68001芯片,LAN通信模塊則采用了CIRRUSLOGIC的以太網控制器CS8900實現底層驅動。 軟件方面,首先將μC/OS-Ⅱ操作系統移植到ARM7上,并在嵌入式μC/OS-Ⅱ環境下編寫了各硬件模塊的驅動程序。在驅動程序的基礎上設計了VFD顯示程序、USB通信和網絡通信等應用模塊,驗證了數據處理平臺具有的各項功能。網絡通信模塊中,WEB SERVER在控制平臺實現,在上位PC上輸入服務器的固定IP地址,實現控制命令的發送、數據包的接收等功能。 經測試,系統運行正常,較好的實現了各項設計目標,從而證明了本文的方法是可行的。本系統為高端儀表的數據處理提供了一個有效的解決方案,具有良好的應用前景。
上傳時間: 2013-06-06
上傳用戶:cooran
隨著計算機網絡的廣泛應用以及嵌入式技術、圖像技術的不斷進步,視頻監控領域進入了一個快速發展的時期。基于嵌入式技術的視頻監控技術作為一種先進的、廉價的視頻監控技術,為視頻監控設備的開發提供了一種全新解決方案。近年來,采用無線網絡技術的視頻監控系統由于其更低廉的價格、更靈活的部署方式受到廣大視頻監控用戶的青睞,逐漸成為視頻監控技術的發展方向之一。 運動目標檢測算法是一種在視頻圖像檢測中經常使用的算法,主要用來發現視頻中的運動物體。在視頻監控系統中引入運動目標檢測算法可使監控系統具備簡單的智能功能,即在有運動物體進入監控區域時才傳輸視頻并錄像。常用的運動目標檢測算法包括幀間差分法和背景差法等。 論文在融合嵌入式技術、運動目標檢測技術的基礎上,結合視頻監控系統在室內及小型辦公場所應用的實際需求,提出了一種基于嵌入式技術的無線智能視頻監控系統解決方案。該方案的視頻監控端采用三星公司基于ARM體系結構的芯片S3C2440A作為處理器,在使用該處理器的硬件板上構建了嵌入式Linux操作系統作為應用程序開發的平臺。在視頻監控系統的視頻監控端應用程序開發中,論文分析了幀間差分法和背景差法的優缺點,并在此基礎上實現了兩種算法的融合,完成了在視頻采集的同時實現對運動物體的檢測。系統的PC視頻接收端應用程序使用C#語言編寫,程序開發中使用了網絡編程技術,在Windows操作系統下實現了視頻接收、錄像及錄像播放功能。 實驗結果表明,論文設計圓滿地完成了功能要求,對基于嵌入式平臺的監控系統設計具有很大的參考價值。
上傳時間: 2013-06-11
上傳用戶:asdkin
1.單片機產生方波、鋸齒波、三角波程序 2.波形選擇,每次按下將產生不同的波形
上傳時間: 2013-06-23
上傳用戶:cuiqiang
三角波與方波發生的經典電路。采用兩個恒流源對電容進行充放電。本電路中用到了NE555
上傳時間: 2013-07-22
上傳用戶:BOBOniu
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
本文研究基于ARM與FPGA的高速數據采集系統技術。論文完成了ARM+FPGA結構的共享存儲器結構設計,實現了ARMLinux系統的軟件設計,包括觸摸屏控制、LCD顯示、正弦插值算法設計以及各種顯示算法設計等。同時進行了信號的高速采集和處理的實際測試,對實驗測試數據進行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數據采集的硬件系統設計方法,以及基于ARMLinux操作系統的設備驅動程序設計和應用程序設計。 硬件方面,在FPGA平臺上,我們首先利用乒乓操作的方式將一路高速數據信號轉換成頻率為原來頻率1/4的4路低速數據信號,再將這四路數據分別存儲到4個FIFO中,然后再對這4個FIFO中的數據拼接并存儲在FPGA片上的雙端口雙時鐘RAM中,最后將FPGA的雙端口雙時鐘RAM掛載到ARM系統的總線上,實現了ARM和FPGA共享存儲器的系統結構,使ARM處理器可以直接讀取這個雙端口雙時鐘的RAM中的數據,從而大大提高了數據采集與處理的效率。在采樣頻率控制電路設計方面,我們通過使FIFO的數據存儲時鐘降低為標準狀態下的1/n實現數據采集頻率降為標準狀態的1/n,從而實現了由FPGA控制的可變頻率的數據采集系統。 軟件方面,為了更有效地管理和拓展系統功能,我們移植了ARMLinux操作系統,并在S3C2410平臺上設計實現了基于Linux操作系統的觸摸屏驅動程序設計、LCD驅動程序移植、自定義的FPGA模塊驅動程序設計、LCD顯示程序設計、多線程的應用程序設計。應用程序能夠控制FPGA數據采集系統工作。 在前端采樣頻率為125MHz情況下,系統可以正常工作。能夠實現對頻率在5MHz以下的信號波形的直接顯示;對5MHz至40MHz的信號,使用正弦插值算法進行處理,顯示效果良好。同時這種硬件結構可擴展性強,可以在此基礎上實現8路甚至16路緩沖的系統結構,可以使系統支持更高的采樣頻率。
上傳時間: 2013-07-04
上傳用戶:林魚2016