關(guān)鍵詞 視頻監(jiān)控 字符疊加摘 要本文檔介紹了視頻監(jiān)控系統(tǒng)中的字符疊加方案,特別針對在視頻圖像上顯示相關(guān)的文字和圖片信息等。
上傳時間: 2013-11-03
上傳用戶:zhang_yi
Lattice 下載電纜導(dǎo)致單板無法上電案例一則及解決方案:Lattice下載電纜連接單板時JTAG 連接器VCC 管腳會呈現(xiàn)一個計算機(jī)并口竄過來的電壓,該電壓對VCC 電源來說是一個干擾電壓。若電源對該電壓敏感,則有可能造成VCC 無法正常上電。在JTAG 連接器VCC 管腳上串接一個肖特基二極管可解決此問題。
上傳時間: 2013-10-19
上傳用戶:sdlqbbla
一種實用的單片機(jī)雙CPU設(shè)計方案及其應(yīng)用:針對傳統(tǒng)儀表具有的硬件資源不足、速度慢等功能缺陷,提出了一種基于單片機(jī)的CPU設(shè)計方案,即擴(kuò)展CPU,直接從主CPU對應(yīng)的數(shù)據(jù)顯示I/O口上獲取數(shù)據(jù),這種獲取數(shù)據(jù)的雙CPU設(shè)計方案中主從CPU之間在功能上相互獨立,主CPU不受擴(kuò)展CPU加入的影響,實現(xiàn)其固有功能,保證了測量數(shù)據(jù)的準(zhǔn)確性;擴(kuò)展CPU從主CPU中獲取數(shù)據(jù),不受主CPU的控制,按照現(xiàn)場的需求進(jìn)行功能擴(kuò)展。給出了詳細(xì)的軟硬件設(shè)計結(jié)構(gòu)。該方案為傳統(tǒng)儀表的升級改造提供了一種新思路,實踐證明是可行的。關(guān)鍵詞: 傳統(tǒng)儀表 檢測系統(tǒng) 單片機(jī)
標(biāo)簽: CPU 單片機(jī) 設(shè)計方案
上傳時間: 2013-10-30
上傳用戶:evil
TI公司的手提超聲系統(tǒng)DSP解決方案重量大約10磅或不到10磅,可以在沒有電池的情況下工作. 手提超聲系統(tǒng)廣泛應(yīng)用于ICU病房,急診室, 麻醉和戰(zhàn)場. 手提超聲系統(tǒng)采用DSP和SoC來處理電傳感器(如照相機(jī),變換器,麥克風(fēng)等)所產(chǎn)品生的數(shù)字化電信號,一個診斷超聲圖像系統(tǒng)產(chǎn)生和發(fā)送超聲波,捕捉反射波并轉(zhuǎn)換成可視的圖像.接收到的反射波的信號處理包內(nèi)插,抽取,數(shù)據(jù)濾波和重建.可編程的DSP和SoC能實時實現(xiàn)這些復(fù)雜的數(shù)學(xué)運算.
標(biāo)簽: DSP 超聲系統(tǒng) 方案
上傳時間: 2013-11-25
上傳用戶:raron1989
本資料是TI(德州儀器)推出的用于Xilinx和Altera FPGA的電源管理解決方案介紹。其主要內(nèi)容包括:低失真調(diào)整器、步減控制器、集成FET轉(zhuǎn)換器、低功率集成FET轉(zhuǎn)換器等。
標(biāo)簽: Xilinx Altera FPGA 電源管理
上傳時間: 2013-11-07
上傳用戶:363186
大容量高速實時數(shù)據(jù)存儲方案
上傳時間: 2013-11-18
上傳用戶:youke111
從消費類電子到工業(yè)、電信基礎(chǔ)架構(gòu)設(shè)備,F(xiàn)PGA與連接外面世界的模擬及混合信號IC如影隨形,當(dāng)系統(tǒng)中需要多個關(guān)鍵元件實現(xiàn)數(shù)據(jù)采集和處理功能時,您可以考慮是否選擇FPGA更實惠?如何確定哪些器件最適合您的應(yīng)用,而且它們之間的協(xié)同工作能力更強呢? Xilinx FPGA模擬方案產(chǎn)品指南將為您解答疑惑……
標(biāo)簽: Xilinx FPGA 模擬方案 產(chǎn)品指南
上傳時間: 2013-11-04
上傳用戶:gy592333
提出了一種基于FPGA的多級小波逆變換的高速、實時的硬件解決方案。仿真驗證表明本方案能夠滿足連續(xù)輸入的數(shù)據(jù)進(jìn)行實時處理的要求,并且所設(shè)計的系統(tǒng)具有功耗低、成本低等優(yōu)點。
標(biāo)簽: 多級 小波逆變換 實時系統(tǒng) 方案
上傳時間: 2014-12-28
上傳用戶:Zero_Zero
WP369可擴(kuò)展式處理平臺-各種嵌入式系統(tǒng)的理想解決方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
標(biāo)簽: 369 WP 擴(kuò)展式 處理平臺
上傳時間: 2013-10-22
上傳用戶:685
WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs
上傳時間: 2013-11-07
上傳用戶:defghi010
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1