朗譯電子科技,德飛萊STM32F103開(kāi)發(fā)板,型號(hào)尼莫M3S
標(biāo)簽: stm32f103zet 尼莫M3S 德飛萊
上傳時(shí)間: 2022-06-19
上傳用戶:kingwide
弗洛伊德 (Thomas L.Floyd) (作者), 余璆 (譯者)。《國(guó)外電子與通信教材系列:數(shù)字電子技術(shù)(第10版)》是一本關(guān)于數(shù)字電子技術(shù)的經(jīng)典教材。最新版適應(yīng)全球化。帶來(lái)了新的一些改動(dòng),包括圖畫(huà)更豐富,引進(jìn)了 Moore and Mealy 狀態(tài)機(jī)等。
標(biāo)簽: 數(shù)字電子技術(shù)
上傳時(shí)間: 2022-06-27
上傳用戶:bluedrops
和芯潤(rùn)德100M以太網(wǎng)PHY SR8201F資料,他是一款MII/RMII接口的100M以太網(wǎng)收發(fā)器芯片
標(biāo)簽: 以太網(wǎng)
上傳時(shí)間: 2022-07-24
上傳用戶:qingfengchizhu
MATLAB小波分析 是張德豐 編著的那本黃色書(shū)上的源代碼
上傳時(shí)間: 2013-06-01
上傳用戶:15679277906
隨著信息時(shí)代的到來(lái),用戶對(duì)數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號(hào)經(jīng)信道傳輸后,到達(dá)接收端不可避免地會(huì)受到干擾而出現(xiàn)信號(hào)失真。因此需要采用差錯(cuò)控制技術(shù)來(lái)檢測(cè)和糾正由信道失真引起的信息傳輸錯(cuò)誤。RS(Reed—Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對(duì)固定,性能強(qiáng),不但可以糾正隨機(jī)差錯(cuò),而且對(duì)突發(fā)錯(cuò)誤的糾錯(cuò)能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲(chǔ)系統(tǒng)中,以滿足對(duì)數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價(jià)值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識(shí),重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語(yǔ)言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動(dòng)關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時(shí)延時(shí)更小。 本論文設(shè)計(jì)了C++仿真平臺(tái),并與HDL代碼結(jié)果進(jìn)行了對(duì)比驗(yàn)證。Verilog HDL代碼經(jīng)過(guò)modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時(shí)序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測(cè)試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時(shí)傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:思琦琦
本論文主要對(duì)無(wú)線擴(kuò)頻集成電路設(shè)計(jì)中的信道編解碼算法進(jìn)行研究并對(duì)其FPGA實(shí)現(xiàn)思路和方法進(jìn)行相關(guān)研究。 近年來(lái)無(wú)線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無(wú)線擴(kuò)頻技術(shù),所以開(kāi)發(fā)一套擴(kuò)頻通信芯片具有重大的現(xiàn)實(shí)意義。無(wú)線擴(kuò)頻通信系統(tǒng)與常規(guī)通信相比,具有很強(qiáng)的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點(diǎn)。無(wú)線信道的特性較復(fù)雜,因此在無(wú)線擴(kuò)頻集成電路設(shè)計(jì)中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴(kuò)頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級(jí)聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級(jí)聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點(diǎn)對(duì)RS碼的時(shí)域迭代譯碼算法和卷積碼的維特比譯碼算法進(jìn)行了詳細(xì)的討論,并完成信道編譯碼方案的性能仿真及用FPGA實(shí)現(xiàn)的方法。 計(jì)算機(jī)仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號(hào)率。 本論文的內(nèi)容安排如下:第一章介紹了無(wú)線擴(kuò)頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國(guó)內(nèi)外開(kāi)發(fā)擴(kuò)頻通信芯片的現(xiàn)狀,并給出了本論文的研究?jī)?nèi)容和安排。第二章主要介紹了擴(kuò)頻通信的基本原理,主要包括擴(kuò)頻通信的定義、理論基礎(chǔ)和分類,直接序列擴(kuò)頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點(diǎn)。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級(jí)聯(lián)碼+兩次交織”,詳細(xì)討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實(shí)際參數(shù)。第五章對(duì)第四章提出的編碼方案進(jìn)行了性能仿真。第六章結(jié)合項(xiàng)目實(shí)際,討論了FPGA開(kāi)發(fā)基帶擴(kuò)頻通信系統(tǒng)的設(shè)計(jì)思路和方法。首先對(duì)FPGA開(kāi)發(fā)流程以及實(shí)際開(kāi)發(fā)的工具進(jìn)行了簡(jiǎn)要的介紹,然后給出了擴(kuò)頻通信系統(tǒng)的總體設(shè)計(jì)。對(duì)發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實(shí)現(xiàn)原理和方法進(jìn)行分析。第七章對(duì)論文的工作進(jìn)行總結(jié)。
標(biāo)簽: FPGA 無(wú)線擴(kuò)頻 信道編解 技術(shù)研究
上傳時(shí)間: 2013-07-07
上傳用戶:時(shí)代電子小智
本論文依據(jù)IEEE802.16a物理層對(duì)RS-CC碼的參數(shù)要求,研究了RS-CC碼的高速編、譯碼的VLSI硬件算法,同時(shí)對(duì)FPGA開(kāi)發(fā)技術(shù)進(jìn)行了研究,以VerilogHDL為描述語(yǔ)言,在Xilinx公司的FPGA上實(shí)現(xiàn)了高速的RS-CC編、譯碼器。RS譯碼器中,錯(cuò)誤位置多項(xiàng)式和錯(cuò)誤值多項(xiàng)式的求解采用無(wú)求逆單元,并具有規(guī)則數(shù)據(jù)流、易于VLSI實(shí)現(xiàn)的改進(jìn)的歐幾里德算法(MEA);CC譯碼器由采用模歸一化路徑度量的全并行的“加比選(ACS)”模塊和具有脈動(dòng)陣列結(jié)構(gòu)的幸存路徑回溯模塊組成。 在實(shí)現(xiàn)RS-CC譯碼器的過(guò)程中,分別從算法上和根據(jù)FPGA的結(jié)構(gòu)特點(diǎn)上,對(duì)譯碼器做了一些優(yōu)化工作,降低了硬件資源占有率和提高了譯碼速度。 此外,還搭建了以Xilinx公司40萬(wàn)等效門的FPGASpartan-Ⅲ400-4PQ208為主體,以Cypress公司的USB2.0芯片CY7C68013為高速數(shù)據(jù)接口的硬件試驗(yàn)平臺(tái),并在此試驗(yàn)平臺(tái)上實(shí)現(xiàn)了文中的高速RS-CC編譯碼系統(tǒng)。
標(biāo)簽: 802.16 RS-CC IEEE FPGA
上傳時(shí)間: 2013-06-03
上傳用戶:lx9076
ADI將創(chuàng)新、業(yè)績(jī)和卓越作為企業(yè)的文化支柱,并基此成長(zhǎng)為該技術(shù)領(lǐng)域最持久高速增長(zhǎng)的企業(yè)之一。ADI公司是業(yè)界廣泛認(rèn)可的數(shù)據(jù)轉(zhuǎn)換和信號(hào)處理技術(shù)全球領(lǐng)先的供應(yīng)商,擁有遍布世界各地的60,000客戶,涵蓋了全部類型的電子設(shè)備制造商。作為領(lǐng)先業(yè)界40多年的高性能模擬集成電路(IC)制造商,ADI的產(chǎn)品廣泛用于模擬信號(hào)和數(shù)字信號(hào)處理領(lǐng)域。公司總部設(shè)在美國(guó)馬薩諸塞州諾伍德市,設(shè)計(jì)和制造基地遍布全球。ADI公司的股票在紐約證券交易所上市,并被納入標(biāo)準(zhǔn)普爾500指數(shù)(S&P 500 Index )。 ADI生產(chǎn)的數(shù)字信號(hào)處理芯片(DSP:Digital Singal Processor),代表系列有 ADSP Sharc 211xx (低端領(lǐng)域),ADSP TigerSharc 101,201,....(高端領(lǐng)域),ADSP Blackfin 系列(消費(fèi)電子領(lǐng)域).
標(biāo)簽: ADI
上傳時(shí)間: 2013-07-17
上傳用戶:小火車?yán)怖怖?/p>
在永磁直流電機(jī)中,即使電樞繞組不通電,由于永磁體產(chǎn)生的磁場(chǎng)同電樞鐵芯的齒槽相互作用而產(chǎn)生轉(zhuǎn)矩,即齒槽定位力矩(CoggingTorque)。定位力矩使電機(jī)輸出轉(zhuǎn)矩波動(dòng),產(chǎn)生振動(dòng)及噪聲。文中闡述了產(chǎn)生定位力矩的原理,綜述了包括德昌電機(jī)公司的技術(shù)在內(nèi)的抑制定位力矩的方法和研究現(xiàn)狀。抑制定位力矩的方法,主要就是減小電樞旋轉(zhuǎn)過(guò)程中氣隙中磁場(chǎng)能量的變化。 文中以少槽永磁直流電機(jī)為例,通過(guò)有限元分析,以及DOE實(shí)驗(yàn)驗(yàn)證,對(duì)轉(zhuǎn)子沖片增加輔助凹槽、充磁方式和轉(zhuǎn)子沖片不同類型對(duì)定位力矩的影響進(jìn)行了研究,深入分析了沖片輔助凹槽對(duì)抑制少槽永磁直流電機(jī)定位力矩的作用,結(jié)果表明,同一沖片上在對(duì)稱位置上排布輔助凹槽能取得很好的效果,而以沖片中心線對(duì)稱地加兩個(gè)輔助凹槽時(shí),輔助凹槽角度不同作用不同。對(duì)不同沖片,適合的輔助凹槽角度也是不同的。文中找出了一個(gè)較成熟的抑制少槽永磁直流電機(jī)定位力矩的系統(tǒng)方法,給出了生產(chǎn)中實(shí)用的抑制方法,同時(shí)通過(guò)實(shí)驗(yàn)給出了這些方法對(duì)電機(jī)性能的影響。 DOE方法能從不同因素中找出對(duì)定位力矩起主要作用的變異因素,并且尋找到各變異因素之間的影響作用,給出抑制定位力矩各變量的最佳組合,相比現(xiàn)時(shí)生產(chǎn)中的方法,該組合可將定位力矩降低70%。
上傳時(shí)間: 2013-07-10
上傳用戶:ljthhhhhh123
由國(guó)際電信聯(lián)合會(huì)視頻編碼專家組和國(guó)際化標(biāo)準(zhǔn)組織運(yùn)動(dòng)圖像專家組聯(lián)合制定的H.264視頻壓縮標(biāo)準(zhǔn),憑借相對(duì)其它標(biāo)準(zhǔn)較高的壓縮效率和優(yōu)秀的圖像質(zhì)量,已經(jīng)成為目前最流行的視頻處理協(xié)議,具有廣闊的前景和巨大的應(yīng)用價(jià)值,考慮其復(fù)雜的計(jì)算度,目前主流的實(shí)現(xiàn)方式包括ASIC的專用集成電路實(shí)現(xiàn)和DSP的純軟件實(shí)現(xiàn)等等。 ARM處理器伴隨著技術(shù)的進(jìn)步,加入對(duì)數(shù)字信號(hào)處理的有效支持之后,在視頻編解碼領(lǐng)域的應(yīng)用也越來(lái)越廣泛,本文就是在考慮這點(diǎn)的基礎(chǔ)上,研究利用深圳武耀博德公司設(shè)計(jì)的,基于Intel高性能的PXA270處理器的多功能嵌入式開(kāi)發(fā)平臺(tái)EEliod來(lái)實(shí)現(xiàn)H.264的編解碼。 本文對(duì)H.264協(xié)議主要算法進(jìn)行了研究,在基于ARM的EEliod平臺(tái)上利用WINCE嵌入式實(shí)時(shí)操作系統(tǒng),通過(guò)EVC編譯環(huán)境,實(shí)現(xiàn)對(duì)Windows Visual C++下x264-060805代碼的編碼移植和對(duì)JM10.1的解碼移植。
上傳時(shí)間: 2013-06-09
上傳用戶:17854267178
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1