亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

時基集成電路

  • 基于ARM與DSP的鐵路信號測試儀設(shè)計(ARM部分)

    軌道電路是列車運行實現(xiàn)自動控制和遠(yuǎn)程控制的基礎(chǔ)設(shè)備之一,鐵路信號系統(tǒng)是保證運輸安全的基礎(chǔ)設(shè)施,是實現(xiàn)鐵路統(tǒng)一指揮調(diào)度,保證列車運行安全、提高運輸效率和質(zhì)量的關(guān)鍵技術(shù)設(shè)備,也是鐵路信息化的重要技術(shù)領(lǐng)域。 基于ARM與DSP的鐵路信號測試儀主要作用是及時測試鐵路信號狀況,反映鐵路運行的情況。開發(fā)此套系統(tǒng)是集測試25Hz相敏軌道電路的電壓自動記錄儀以及相位差監(jiān)測儀、ZPW-2000A的載頻與低頻測試功能于一體,是性價比較高、功能齊全的監(jiān)測管理系統(tǒng),它發(fā)揮了ARM控制性好與DSP計算速度快的優(yōu)勢,實現(xiàn)了互補(bǔ)。由于采用的主要是集成芯片,所以體積小,重量輕,功耗低和便于攜帶,便于現(xiàn)場檢測。在滿足要求的前提下,為降低開發(fā)成本提高可靠性,CPU采用LPC2210的ARM7芯片。為使測試儀直觀、操作簡便,系統(tǒng)提供了良好的人機(jī)界面,包括顯示,按鍵操作等。 論文對FFT以及相關(guān)算法進(jìn)行了分析和Matlab仿真;論文中給出了時鐘電路、LCD電路、數(shù)據(jù)存儲器Flash、JTAG等各功能模塊的設(shè)計原理,完成了硬件電路設(shè)計;系統(tǒng)軟件設(shè)計遵循模塊化、自頂向下的設(shè)計思路。在軟件設(shè)計方面,首先采用的是傳統(tǒng)主循環(huán)控制方法,功能上主要實現(xiàn)了A/D采樣程序、LCD顯示程序、數(shù)據(jù)存儲程序等的設(shè)計,對兩路25Hz信號電壓相位差的計算,其誤差不人于1度。為了改善系統(tǒng)性能提高系統(tǒng)的實時性,系統(tǒng)中引入實時操作系統(tǒng)μC/OS-Ⅱ,也有利于代碼移植及系統(tǒng)功能擴(kuò)展。

    標(biāo)簽: ARM DSP 鐵路信號 試儀設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:隱界最新

  • 集成運放設(shè)計運用360例

    常見的集成運放電路例子,了解運算放大器設(shè)計的常規(guī)思路,拓寬視野。

    標(biāo)簽: 360 集成運放

    上傳時間: 2013-07-28

    上傳用戶:cursor

  • (臺達(dá))開關(guān)電源基本原理與設(shè)計介紹

    (臺達(dá))開關(guān)電源基本原理與設(shè)計介紹,比較實用

    標(biāo)簽: 開關(guān)電源

    上傳時間: 2013-06-15

    上傳用戶:ybysp008

  • 基于ARM的高級數(shù)據(jù)鏈路控制規(guī)程研究

    高級數(shù)據(jù)鏈路控制規(guī)程,是由ISO開發(fā),面向比特的數(shù)據(jù)鏈路層協(xié)議,具有差錯檢測功能強(qiáng)大、高效和同步傳輸?shù)牡忍攸c,是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一。隨著大規(guī)模電路的集成度和工藝水平不斷提高,ARM處理器上的高級數(shù)據(jù)鏈路控制器外設(shè),幾乎涵蓋了HDLC規(guī)程常用的大部分子集。利用ARM芯片對HDLC通信過程進(jìn)行控制,將具有成本低廉、靈活性好、便于擴(kuò)展為操作系統(tǒng)下的應(yīng)用程序等優(yōu)點。本文在這一背景下,提出了在ARM下實現(xiàn)鏈路層傳輸?shù)姆桨福诜桨钢袑崿F(xiàn)了基于HDLC協(xié)議子集的簡單協(xié)議。 本文以嵌入式的高速發(fā)展為背景,對基于ARM核微處理器的鏈路層通信規(guī)程進(jìn)行研究,闡述了HDLC幀的結(jié)構(gòu)、特點和工作原理,提出了在ARM芯片上實現(xiàn)HDLC規(guī)程的兩種方法,同時給出其設(shè)計方案、關(guān)鍵代碼和調(diào)試方法。其中,重點對無操作系統(tǒng)時中斷模式下,以及基于操作系統(tǒng)時ARM芯片上實現(xiàn)HDLC規(guī)程的方法進(jìn)行了探討設(shè)計。

    標(biāo)簽: ARM 高級數(shù)據(jù)鏈路控制規(guī)程

    上傳時間: 2013-08-04

    上傳用戶:時代將軍

  • 基于ARM的聲學(xué)海流剖面儀信號模擬器研制及回波信號處理

    隨著海洋勘測技術(shù)的發(fā)展,研制高性能的海洋測流儀器越來越重要。多普勒聲學(xué)海流剖面儀就是一種非常重要的用來測量海流速度的儀器。在調(diào)試多普勒聲學(xué)海流剖面儀的過程中,多普勒聲學(xué)海流剖面儀信號模擬器是很重要的設(shè)備,它是數(shù)字模擬技術(shù)與多普勒聲學(xué)技術(shù)相結(jié)合的產(chǎn)物,它通過模擬的方法產(chǎn)生聲學(xué)海流剖面儀回波信號,以便在不具備實際海洋情況的條件下,可以在實驗室環(huán)境中對聲學(xué)海流剖面儀的樣機(jī)進(jìn)行系統(tǒng)調(diào)試。在此情況下,本文研制了一種聲學(xué)海流剖面儀信號模擬器,并對聲學(xué)海流剖面儀回波信號接收過程中使用的算法進(jìn)行了研究。 本文首先比較了多普勒聲學(xué)海流剖面儀的發(fā)射信號與接收信號之間的關(guān)系,分析了產(chǎn)生多普勒頻移的原因。選用直接數(shù)字頻率合成技術(shù)(DDS)生成多普勒聲學(xué)海流剖面儀調(diào)試所需要的回波信號o DDS技術(shù)克服了傳統(tǒng)信號源的頻率精度不高和頻率不穩(wěn)等問題。本文選用專用DDS芯片AD9833來實現(xiàn)回波信號的產(chǎn)生,利用ARM嵌入式技術(shù)對輸出信號進(jìn)行控制。 信號模擬器以S3C2410處理器為核心構(gòu)建了硬件平臺,采用核心板與擴(kuò)展板相結(jié)合的硬件結(jié)構(gòu)。核心板主要包括了存儲系統(tǒng)、網(wǎng)絡(luò)接口和各種通訊接口。其主要功能是存儲大量數(shù)據(jù)信號和通訊功能;擴(kuò)展電路包括了16路DDS信號輸出及信號調(diào)理電路,可以通過軟件來配置16路信號相應(yīng)的工作狀態(tài)及選擇信號輸出形式。硬件設(shè)計預(yù)留了一定數(shù)量的I/O接口以備將來擴(kuò)展之用。 建立嵌入式Linux開發(fā)環(huán)境;并分析BootLoader啟動機(jī)制,移植VIVI;通過配置內(nèi)核相關(guān)文件,移植Linux2.4.18內(nèi)核到模擬器系統(tǒng);編寫16路DDS的驅(qū)動程序;設(shè)計了模擬器的上位機(jī)通訊程序及用應(yīng)程序;對系統(tǒng)進(jìn)行了軟硬件調(diào)試,調(diào)試結(jié)果表明模擬器完全能夠模擬聲學(xué)海流剖面儀的回波信號。 最后,結(jié)合回波信號形式,采用基帶解調(diào)、復(fù)相關(guān)等技術(shù)對接收回波信號所使用的算法進(jìn)行了研究,估算出多普勒頻移,配合了調(diào)試海流剖面儀樣機(jī)工作的進(jìn)行。該模擬器不但可以模擬回波信號,還可以作為發(fā)射信號來用,大大提高了模擬器的實用性。關(guān)鍵詞:聲學(xué)海流剖面儀;S3C2410; AD9833;嵌入式Linux;回波信號

    標(biāo)簽: ARM 聲學(xué) 信號模擬器 信號處理

    上傳時間: 2013-04-24

    上傳用戶:prczsf

  • 8位MCU架構(gòu)研究及基于FPGA的IP驗證平臺實現(xiàn)

    本文首先介紹了主流8位MCU(微控制器)的通用架構(gòu),通過比較分析主流國際MCU半導(dǎo)體供應(yīng)商的MCU產(chǎn)品,結(jié)合作者在德國英飛凌公司的項目實踐,分析了英飛凌XC866系列8位MCU的架構(gòu)特點和功能特性。在此基礎(chǔ)上,介紹了該MCU芯片的系統(tǒng)集成方法,以及組成模塊的架構(gòu)和功能。 LlN協(xié)議是當(dāng)前廣泛應(yīng)用的車載局部互連協(xié)議,作為英飛凌XC866MCU上很關(guān)鍵的一個外圍IP,本論文在介紹了MCU架構(gòu)基礎(chǔ)上,設(shè)計實現(xiàn)了LlN控制器。LIN協(xié)議是UART在數(shù)據(jù)鏈路層上的擴(kuò)展,其關(guān)鍵是LlN協(xié)議數(shù)據(jù)鏈路層的檢測實現(xiàn)。本文給出了一種可靠,高效的協(xié)議檢測機(jī)制,從而使軟件和硬件更好配合工作完成協(xié)議檢測。在完成LlN控制器設(shè)計后,本文結(jié)合了XC866ADC的架構(gòu),介紹了ADC模擬和系統(tǒng)的數(shù)字接口概念和實現(xiàn)要點,介紹了如何考慮分析選擇合理的數(shù)字接口方案。論文最后以XC866的系統(tǒng)架構(gòu)為基礎(chǔ),提出了一種高效的基于FPGA的IP原型驗證平臺方案,并以LlN控制器作為驗證這一平臺的IP,在FPGA上成功的實現(xiàn)了驗證方案。論文同時介紹了從SOC設(shè)計向FPGA原型驗證轉(zhuǎn)換時的處理方法及工程經(jīng)驗,介紹了MCU及驗證平臺的測試平臺思想,以及基于FPGA原型和邏輯分析儀實時測試的MCU固件代碼覆蓋率測試方法。 目前8位MCU在中低端的應(yīng)用越來越廣泛,特別是目前發(fā)展迅速的汽車電子和消費電子領(lǐng)域。因此對MCU架構(gòu)的不斷研究和提高,對更多面向應(yīng)用領(lǐng)域的IP的研究和設(shè)計,以及如何更快速的實現(xiàn)芯片驗證將極大的推動MCU在各個領(lǐng)域的應(yīng)用和推廣,將產(chǎn)生極大的經(jīng)濟(jì)和應(yīng)用價值。

    標(biāo)簽: FPGA MCU 8位 架構(gòu)

    上傳時間: 2013-07-14

    上傳用戶:李夢晗

  • FPGA技術(shù)在TETRA終端中的應(yīng)用

    FPGA.技術(shù)在許多領(lǐng)域均有廣泛的應(yīng)用,特別是在無線通信領(lǐng)域里,越來越多的工程師在進(jìn)行數(shù)字集成電路的設(shè)計時選擇FPGA。而采用VHDL進(jìn)行設(shè)計輸入的設(shè)計方法有著不依賴器件,移植容易,能加快設(shè)計的特點。因而,VHDL。和FPGA器件結(jié)合,能大大提高設(shè)計的靈活性與效率,縮短了產(chǎn)品開發(fā)的周期,加快產(chǎn)品上市時間。 本課題來源于海信TETRA終端項目的一部分,設(shè)計并實現(xiàn)了TETRA終端基帶電路與射頻電路的接口模塊設(shè)計,內(nèi)容包括邏輯端口、SPI總線、VCO、旋鈕模塊以及時鐘/同步脈沖接口模塊的設(shè)計,實現(xiàn)了主處理器對外設(shè)的控制接口擴(kuò)展。本文首先詳細(xì)介紹了FPGA技術(shù)及其發(fā)展現(xiàn)狀和趨勢以及本課題所選用的現(xiàn)場可編程器件,同時較詳細(xì)的介紹了VHDL語言及特點以及開發(fā)所用到的ISE軟件。詳細(xì)論述了FPGA各接口模塊的設(shè)計、時序仿真波形的截取、FPGA的配置、各功能模塊的集成以及總體測試結(jié)果和結(jié)論。

    標(biāo)簽: TETRA FPGA 中的應(yīng)用

    上傳時間: 2013-07-04

    上傳用戶:xoxoliguozhi

  • FPGA在數(shù)字信號處理中的應(yīng)用與研究

    數(shù)字信號處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語音與圖像處理等領(lǐng)域.而數(shù)字信號處理算法的硬件實現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場可編程門陣列FPGA進(jìn)行數(shù)字信號處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號處理的運算.該文主要探討了基于FPGA數(shù)字信號處理的實現(xiàn).首先詳細(xì)闡述了數(shù)字信號處理的理論基礎(chǔ),重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語言的開發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計方法,討論了數(shù)字系統(tǒng)設(shè)計層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級設(shè)計和寄存器傳輸級設(shè)計,描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號處理系統(tǒng)結(jié)構(gòu)的實現(xiàn)方法,指出常見的高速、實時信號處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號處理中占有重要的地位,所以該文提出了用FPGA實現(xiàn)FFT的一種設(shè)計思想,給出了總體實現(xiàn)框圖;重點設(shè)計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復(fù)雜度.

    標(biāo)簽: FPGA 數(shù)字信號處理 中的應(yīng)用

    上傳時間: 2013-07-19

    上傳用戶:woshiayin

  • 基于ARM的多路串行和以太網(wǎng)通信技術(shù)的研究與應(yīng)用

    近年來,隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時,隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解決方案,以實現(xiàn)技術(shù)上的革新。 本文分別對串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進(jìn)行研究和分析,在此基礎(chǔ)上,設(shè)計一個嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來實現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動態(tài),通過比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點,設(shè)計出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實時性高的特點,對串行通訊幀同步的方法進(jìn)行了詳細(xì)的研究。然后,根據(jù)課題的實際需求,對系統(tǒng)進(jìn)行總體設(shè)計和功能模塊劃分,并詳細(xì)介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設(shè)計。在軟件設(shè)計上,對系統(tǒng)的啟動代碼、串行通信協(xié)議、串口驅(qū)動以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M(jìn)行了詳細(xì)的論述。最后,將上述技術(shù)應(yīng)用于某大型火電廠主機(jī)F8-DCS系統(tǒng)I/O通訊網(wǎng)絡(luò)的測試與分析,達(dá)到了設(shè)計要求。

    標(biāo)簽: ARM 多路 串行 以太網(wǎng)

    上傳時間: 2013-07-31

    上傳用戶:aeiouetla

  • protel dxp常用元件集成庫

    各種封裝的常用芯片和元器件的protel集成庫,方便項目開發(fā)

    標(biāo)簽: protel dxp 元件 集成庫

    上傳時間: 2013-06-05

    上傳用戶:tzl1975

主站蜘蛛池模板: 汽车| 两当县| 萝北县| 兴城市| 阳山县| 子长县| 台前县| 南投市| 北辰区| 焦作市| 鄂托克旗| 长寿区| 乌拉特后旗| 博白县| 阿城市| 防城港市| 台中县| 博客| 江川县| 铜山县| 洪江市| 定南县| 会昌县| 眉山市| 牙克石市| 长泰县| 信宜市| 廉江市| 平利县| 板桥市| 正蓝旗| 军事| 潞西市| 威信县| 茌平县| 东辽县| 育儿| 胶南市| 宝鸡市| 安福县| 高台县|