亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

時鐘頻率

  • 光伏并網發電系統的研究與設計.rar

    在能源枯竭環境污染日益嚴重的今天,光伏發電結合其自身的特點,日益得到各國的重視并將成為各國競向發展的熱點。而光伏并網發電又是光伏利用中的發展趨勢,基于此,本文對單相并網發電系統進行了研究,并設計了一臺1.5KW的單相光伏并網裝置。在對主電路拓撲、MPPT、防孤島效應、逆變并網控制方法詳細分析的基礎上,選用了一種雙重BOOST前級電壓匹配、后級全橋逆變的非隔離型的主電路拓撲結構,這種結構具有前級DC/DC變換控制簡單、中間直流母線電壓波動小、效率高、體積小等優點。MPPT采用后級實現方式;防孤島效應采用有被動和主動兩種方式;逆變并網控制是光伏并網發電系統中最為重要的環節,其功能作用是把前級的直流電轉化為與電網電壓同頻同相的交流電與電網并聯,并使其輸出電流為單位功率因數、總諧波畸變率小于5%,本文對各種逆變并網控制策略分析比較的基礎上,采用了帶有電網電壓前饋補償的瞬時電流控制方式來實現。系統整體以UC3875和TMS320LF2812為控制核心,前級有UC3875進行雙環控制直流母線電壓,后級最大功率跟蹤、防孤島效應、逆變并網、并聯通訊及故障保護有TMS320LF2812來實現。本文總體工作包括詳細的理論分析、主電路設計、軟件及硬件電路的設計、調試及實驗波形分析等。

    標簽: 光伏并網 發電系統

    上傳時間: 2013-04-24

    上傳用戶:924484786

  • 煙氣脫硫脫硝大容量高頻高壓電源及控制系統的研究.rar

    脈沖電暈法煙氣脫硫脫硝技術是利用電暈放電產生的高能電子與中性分子碰撞,產生自由基和活性粒子,在有氨加入的條件下,將SO2、NOx轉化為硫銨和硝銨。根據現有脈沖電暈法電源設備不能大規模工業化實踐應用的缺點,設計了一種新型的高頻高壓交直流疊加的脫硫脫硝電源。 本文重點介紹了交、直流電源的工作原理,對電源中的串聯諧振情況進行了具體的分析,交流電源采用串聯負載串聯諧振的工作方式,直流電源采用并聯負載串聯諧振的工作方式。通過變壓器升壓和諧振升壓,可使交流電壓的上升率大于200V/us,直流電壓可達到上萬伏。同時計算了電源的主要參數,為實驗打下基礎。為了進一步提高交流電壓的頻率,針對感性負載,采用全橋移相軟開關控制策略,為開關器件提供零電壓關斷條件。通過理論分析、仿真及實驗對軟、硬開關過程及損耗進行比較,證明軟開關對提高開關頻率的促進作用。 為方便對交、直流電壓幅值進行調節,設計了電源控制系統,采用兩個數字PID控制器,能同時對二者的幅值進行控制,并以液晶和鍵盤作為人機交互界面,方便用戶的操作。 交直流疊加的電源可以使反應器產生穩定、寬范圍、有效的流光。交流電壓使放電增強,產生的自由基多,氧化脫除量增加。直流基壓驅使正離子和電子離開流光通道,自由基分布更廣,與SO2等接觸面增加,增強脫硫脫硝效果。 本文也對脫硫脫硝系統的電磁干擾情況進行分析,并采用接地、屏蔽、隔離等方法提高系統的電磁兼容性能。

    標簽: 脫硫 大容量 控制系統

    上傳時間: 2013-04-24

    上傳用戶:6546544

  • 功率電源中IGBT失效機理及其檢測方法的研究.rar

    由于絕緣柵雙極晶體管IGBT具有工作頻率高、處理功率大和驅動簡單等諸多優點,在電力電子設備、尤其是中大型功率的電力電子設備中的應用越來越廣泛。但是,IGBT失效引發的設備故障往往會對生產帶來巨大影響和損失,因此,對IGBT的失效研究具有十分重要的應用意義。 本文在深入分析IGBT器件工作原理和工作特性的基礎上,采用雙極傳輸理論聯立求解電子和空穴的傳輸方程,得到了穩態時電子和空穴電流的表達式,對造成IGBT失效的各種因素進行了詳細分析。應用MATLAB軟件,對硅參數的熱導率、載流子濃度、載流子壽命、電子遷移率、空穴遷移率和雙極擴散系數等進行了仿真,深入研究了IGBT的失效因素,得到了IGBT失效的主要原因是發生擎住效應以及泄漏電流導致IGBT延緩失效的有用結論。并且,進行了IGBT動態模型的設計和仿真,對IGBT在短路情況下的失效機理進行了深入研究。 考慮到實際設備中的IGBT在使用中經常會發生反復過流這一問題,通過搭建試驗電路,著重對反復過流對IGBT可能帶來的影響進行了試驗研究,探討了IGBT因反復過流導致的累積失效的變化規律。本文研究結果對于正確判斷IGBT失效以及失效程度、進而正確判斷和預測設備的可能故障,具有一定的應用參考價值。

    標簽: IGBT 功率電源 失效機理

    上傳時間: 2013-08-04

    上傳用戶:lrx1992

  • 基于DSP的TCR型動態無功補償器的研究.rar

    大功率電力電子裝置的廣泛應用使電力系統無功功率補償和諧波污染問題日趨嚴重,動態無功功率補償和諧波抑制成為現代電力傳動領域研究的熱點。傳統補償技術由于主控制器運算能力的限制,難以對實時信號進行有效分析,影響了補償效果。而DSP計算速度快,能夠實現復雜的數字信號處理或數字實時控制。本文針對礦井直流提升機的無功補償問題,設計了一種基于DSP的TCR型動態無功補償器,以穩定電網電壓、減小電壓波動,提高功率因數。 本文綜述了無功補償技術的國內外研究概況、水平和發展趨勢,基于 MATLAB 對電力電子裝置諧波源進行了諧波分析與仿真,分析和介紹了 TCR 的無功補償原理及瞬時無功理論,確定了無功補償系統主電路及其控制系統,提出了系統的總體方案。 本設計選用 TMS320F2812 DSP 芯片作為主處理器,設計了信號輸入、濾波放大和信號調理等 DSP 外圍硬件電路;軟件方面采用模塊化設計,編寫了軟件流程圖,給出了部分程序代碼。 本文基于MATLAB軟件對無功補償控制系統的補償效果進行了模擬仿真。仿真結果表明:系統線電壓、負載無功功率和TCR無功功率等在兩個周期內達到穩定,系統線電壓波動小于3%,系統線電壓和系統線電流中僅含有較少量的5次、7次和 11 次諧波,總諧波畸變率滿足《公用電網諧波》標準的要求,為在煤礦中的實際應用提供了理論基礎。

    標簽: DSP TCR 動態

    上傳時間: 2013-07-24

    上傳用戶:PresidentHuang

  • 基于DSP的三相有源功率因數校正研究與設計.rar

    工業領域中需要大量的AC/DC整流電源。隨著現代電力電子技術的不斷發展,人們曰益意識到低功率因數整流系統造成了諧波污染和電網公害。因此消除電網諧波污染,提高功率因數,成為整流系統的發展趨勢。由于中大功率的電力電子設備在電網中占很大的比重,因此高功率因數的三相整流器的研究已成為當今國內外研究的一大熱點。 隨著數字控制技術的不斷發展,越來越多的控制策略通過數字信號處理器(DSP)得以實現。數字控制的特有優點:簡化硬件電路,克服了模擬電路中參數溫度漂移的問題,控制靈活且易實現先進控制等,使得所設計的電源產品不僅性能可靠,且易于大批量生產,從而降低了開發周期。因此,數字化控制電源已成為當今于開關電源產品設計的潮流。 本文首先給出了幾種常見的三相功率因數校正方案,并對其進行了比較和分析,在前面的基礎上提出了:三相三開關三電平拓撲結構和雙閉環控制的策略結合的三相PFC系統。緊接著介紹了DSP芯片的特點及其在電力電子裝置中的應用,首先介紹目前DSP芯片的發展,通過比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對TMSLF2407芯片的內部資源和該芯片數字式PWM信號產生的原基于DSP的三相有源功率因數校正研究與設計理的分析,提出了三相PFC的數字化解決方案。在第四章中介紹了基于DSP數字控制的PFC的總體設計方案,電路所采用的是基于平均電流方案的雙閉環控制策略。內環通過瞬時值控制獲得快速的動態性能,保證輸出畸變率較低,外環使用輸出電壓的瞬時值控制,具有較高的輸出精度。本文最后應用仿真軟件MATLAB中的SIMULINK對系統進行仿真,驗證控制策略的可行性,并有助于系統主電路和控制電路的設計。對于三相變換器這種復雜的非線性系統,需要模擬、數字信號混合仿真,仿真比較難以實現。一是因為模型難以建立二是即使建立起一個模型,由于電路復雜,仿真軟件也未必能保證其收斂性。所以經過簡化,利用MATLAB中的SIMULINK構建了變換器的電壓模型,用于驗證設計方法和設計參數的正確性。

    標簽: DSP 三相 有源功率因數校正

    上傳時間: 2013-05-31

    上傳用戶:wengtianzhu

  • H264幀間預測算法研究與FPGA設計.rar

    隨著數字化技術的飛速發展,數字視頻信號的傳輸技術更是受到人們的關注。相比較其它類型的信息傳輸如文本和數據,視頻通信需要占用更多的帶寬資源,因此為了實現在帶寬受限的條件下的傳輸,視頻源必須經過大量壓縮。盡管現在的網絡狀況不斷地改善,但相對與快速增長的視頻業務而言,網絡帶寬資源仍然是遠遠不夠的。2003年3月,新一代視頻壓縮標準H.264/AVC的推出,使視頻壓縮研究進入了一個新的層次。H.264標準中包含了很多先進的視頻壓縮編碼方法,與以前的視頻編碼標準相比具有明顯的進步。在相同視覺感知質量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網絡友好性。然而,高編碼壓縮率是以很高的計算復雜度為代價的,H.264標準的計算復雜度約為H.263的3倍,所以在實際應用中必須對其算法進行優化以減低其計算復雜度。 @@ 本文首先介紹了H.264標準的研究背景,分析了國內外H.264硬件系統的研究現狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標準的理論知識、關鍵技術分別進行了介紹。 @@ 對H.264塊匹配運動估計算法進行研究,對經典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優于全搜索算法,而全搜索算法在數據流的規則性和均勻性有著自己的優越性。 @@ 針對塊匹配運動估計全搜索算法的VLSI結構的特點,提出改進的塊匹配運動估計全搜索算法。本文基于對數據流的分析,對硬件尋址進行了研究。通過一次完整的全搜索數據流分析,改進的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進行了研究。首先對運動估計模塊結構進行了功能子模塊劃分;然后對每個子模塊進行設計和仿真和對整個運動估計模塊進行聯合仿真驗證。 @@關鍵詞:H.264;FPGA;QuartusⅡ;幀間預測;運動估計;塊匹配

    標簽: H264 FPGA 幀間預測

    上傳時間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于FPGA利用FFT算法實現GPSCA碼捕獲的研究.rar

    隨著中國二代導航系統的建設,衛星導航的應用將普及到各個行業,具有自主知識產權的衛星導航接收機的研究與設計是該領域的一個研究熱點。在接收機的設計中,對于成熟技術將利用ASIC芯片進行批量生產,該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術,特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產。本課題就是基于FPGA研究GPS并行捕獲技術的硬件電路,著重進行了其中一個捕獲通道的設計和實現。 GPS信號捕獲時間是影響GPS接收機性能的一個關鍵因素,尤其是在高動態和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統進行總體功能劃分和結構設計,并采用自底向上的方法對系統進行功能實現和驗證。 本課題以Xilinx公司的Spartan3E開發板為硬件開發平臺,以ISE9.2i為軟件開發平臺,采用Verilog HDL編程實現該系統。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數字中頻信號。 本課題主要是基于采樣率變換和FFT實現對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優化系統?;趯嵱眯缘囊?,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現原理、實現結構以及仿真結果。并達到降低系統硬件資源,能夠快速、高效地實現對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術研究”中關于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。

    標簽: GPSCA FPGA FFT

    上傳時間: 2013-07-22

    上傳用戶:user08x

  • 基于FPGA的Turbo碼編譯碼器設計.rar

    作為性能優異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應用界的關注。TD—SCDMA是我國擁有自主知識產權的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢,因此限制了Turbo碼的實際應用。因此有必要研究如何將現有的Turbo碼譯碼算法進行簡化,加速,使其轉化成為適合在硬件上實現的算法,將實驗室的理論研究成果轉化成為硬件產品。 論文主要的研究內容有以下兩點: 其一,提出信道自適應迭代譯碼方案。在事先設定最大迭代次數的情況下,自適應Turbo碼譯碼算法能夠根據信道的變化自動調整迭代次數。 仿真結果表明:該自適應迭代譯碼方案能夠根據信道的變化自動調整迭代次數,在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時間,明顯提高譯碼速度。 其二,根據得到的信道自適應迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺,使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應迭代譯碼算法轉化成為硬件設計實現,得到硬件電路,并對得到的譯碼器硬件電路進行測試。 測試結果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實驗仿真基本一致。

    標簽: Turbo FPGA 編譯碼器

    上傳時間: 2013-05-31

    上傳用戶:huyiming139

  • 基于FPGA的SATAⅡ協議研究與實現.rar

    現代的計算機追求的是更快的速度、更高的數據完整性和靈活性。無論從物理性能,還是從電氣性能來看,現今的并行總線都已出現了某些局限,無法提供更高的數據傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數據傳輸等特點,得到各行業越來越多的支持。 目前市場上的SATA IP CORE都是面向IC設計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實現SATAⅡ協議,對SATA技術的推廣、國內邏輯IP核的發展都有一定的意義。 本文將SATAⅡ協議的FPGA實現劃分成物理層、鏈路層、傳輸層和應用層四個模塊。提出了物理層串行收/發器設計以及物理鏈路初始化方案。分析了鏈路層模塊結構,給出了作為SATAⅡ鏈路層核心的狀態機的設計。為滿足SATAⅡ協議3.0Gbps的速率,采用擴大數據處理位寬的方法,設計完成了鏈路層的16b/20b編碼模塊,同時為提高數據傳輸可靠性和信號的穩定性,分別實現了鏈路層CRC校驗模塊和并行擾碼模塊。在描述協議傳輸層的模塊結構的基礎上,給出了作為傳輸層核心的狀態機的設計,并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協議狀態機的設計,并實現了SATAⅡ新增功能NCQ技術,從而使得數據傳輸更加有效。最后為使本設計應用更加廣泛,設計了基于AHB總線的用戶接口。 本設計采用Verilog HDL語言對需要實現的電路進行描述,并使用Modelsim軟件仿真。仿真結果表明,本文設計的邏輯電路可靠穩定,與SATAⅡ協議定義功能一致。

    標簽: FPGA SATA 協議研究

    上傳時間: 2013-06-16

    上傳用戶:cccole0605

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中?,F在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路??傮w而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

主站蜘蛛池模板: 偃师市| 德庆县| 花莲县| 静宁县| 精河县| 靖远县| 区。| 辉南县| 东至县| 石阡县| 宣恩县| 丹巴县| 云和县| 玉龙| 本溪| 广南县| 洪江市| 定兴县| 丹巴县| 林甸县| 喀喇沁旗| 呼玛县| 高邮市| 宁武县| 东海县| 宜丰县| 青河县| 仪陇县| 汝州市| 同心县| 武定县| 桦川县| 通河县| 仲巴县| 石楼县| 麻江县| 义乌市| 铅山县| 德钦县| 长白| 富平县|