本次在線座談主要介紹TI的高精度Delta-Sigma A/D轉(zhuǎn)換器的原理及其應(yīng)用,Delta-Sigma A/D轉(zhuǎn)換器在稱重儀器中,大量采用比例測量方法。
標(biāo)簽: Delta-Sigma 高精度 轉(zhuǎn)換器
上傳時(shí)間: 2013-10-17
上傳用戶:zhqzal1014
介紹了以AL128 芯片為核心設(shè)計(jì)的一種將非標(biāo)準(zhǔn)視頻顯示模式轉(zhuǎn)換為標(biāo)準(zhǔn)電視視頻制式的視頻模式轉(zhuǎn)換器。對該視頻模式轉(zhuǎn)換器的工作原理、硬件構(gòu)成及設(shè)計(jì)思路等給以了詳細(xì)的介紹。
標(biāo)簽: VGA-TV 標(biāo)準(zhǔn) 轉(zhuǎn)換器
上傳時(shí)間: 2013-11-07
上傳用戶:集美慧
提出了一種應(yīng)用于CSTN-LCD系統(tǒng)中低功耗、高轉(zhuǎn)換速率的跟隨器的實(shí)現(xiàn)方案。基于GSMC±9V的0.18 μm CMOS高壓工藝SPICE模型的仿真結(jié)果表明,在典型的轉(zhuǎn)角下,打開2個(gè)輔助模塊時(shí),靜態(tài)功耗約為35 μA;關(guān)掉輔助模塊時(shí),主放大器的靜態(tài)功耗為24 μA。有外接1 μF的大電容時(shí),屏幕上的充放電時(shí)間為10 μs;沒有外接1μF的大電容時(shí),屏幕上的充放電時(shí)間為13μs。驗(yàn)證表明,該跟隨器能滿足CSTN-LCD系統(tǒng)低功耗、高轉(zhuǎn)換速率性能要求。
上傳時(shí)間: 2013-11-18
上傳用戶:kxyw404582151
德州儀器(TI)通過多種不同的處理工藝提供了寬范圍的運(yùn)算放大器產(chǎn)品,其類型包括了高精度、微功耗、低電壓、高電壓、高速以及軌至軌。TI還開發(fā)了業(yè)界最大的低功耗及低電壓運(yùn)算放大器產(chǎn)品選集,其設(shè)計(jì)特性可滿足寬范圍的多種應(yīng)用。為使您的選擇流程更為輕松,我們提供了一個(gè)交互式的在線運(yùn)算放大器參數(shù)搜索引擎——amplifier.ti.com/search,可供您鏈接至各種不同規(guī)格的運(yùn)算放大器。設(shè)計(jì)考慮因素為某項(xiàng)應(yīng)用選擇最佳的運(yùn)算放大器所要考慮的因素涉及到多個(gè)相關(guān)聯(lián)的需求。為此,設(shè)計(jì)人員必須經(jīng)常權(quán)衡彼此矛盾的尺寸、成本、性能等指標(biāo)因素。即使是資歷最老的工程師也可能會為此而苦惱,但您大可不必如此。緊記以下的幾點(diǎn),您將會發(fā)現(xiàn)選擇范圍將很快的縮小至可掌控的少數(shù)幾個(gè)。電源電壓(VS)——選擇表中包括了低電壓(最小值低于2.7V)及寬電壓范圍(最小值高于5V)的部分。其余運(yùn)放的選擇類型(例如精密),可通過快速查驗(yàn)供電范圍欄來適當(dāng)選擇。當(dāng)采用單電源供電時(shí),應(yīng)用可能需要具有軌至軌(rail-to-rail)性能,并考慮精度相關(guān)的參數(shù)。精度——主要與輸入偏移電壓(VOS)相關(guān),并分別考慮隨溫度漂移、電源抑制比(PSRR)以及共模抑制比(CMRR)的變化。精密(precision)一般用于描述具有低輸入偏置電壓及低輸入偏置電壓溫度漂移的運(yùn)算放大器。微小信號需要高精度的運(yùn)算放大器,例如熱電偶及其它低電平的傳感器。高增益或多級電路則有可能需求低偏置電壓。
標(biāo)簽: 放大器 數(shù)據(jù)轉(zhuǎn)換器 選擇指南
上傳時(shí)間: 2013-11-25
上傳用戶:1966649934
PCtoLCD2002字模轉(zhuǎn)換器
標(biāo)簽: PCtoLCD 2002 字模轉(zhuǎn)換器
上傳時(shí)間: 2014-01-25
上傳用戶:元宵漢堡包
十六位模數(shù)轉(zhuǎn)換器AD7705+及其應(yīng)用
標(biāo)簽: 7705 AD 十六位 模數(shù)轉(zhuǎn)換器
上傳時(shí)間: 2013-10-12
上傳用戶:refent
高速數(shù)據(jù)轉(zhuǎn)換器評估平臺(HSDCEP)是基于PC的平臺,提供評估Maxim RF數(shù)/模轉(zhuǎn)換器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim數(shù)字上變頻器(DUC)的齊全工具。HSDCEP可以在每對數(shù)據(jù)引腳產(chǎn)生速率高達(dá)1.25Gbps的測試碼型,支持多達(dá)4條并行16位LVDS總線。通過USB 2.0端口將最長64兆字(Mw)、每字16位寬的數(shù)據(jù)碼型裝載至HSDCEP存儲器
標(biāo)簽: HSDCEP 高速數(shù)據(jù) 轉(zhuǎn)換器 評估平臺
上傳時(shí)間: 2013-10-25
上傳用戶:zycidjl
MP3播放器硬件電路設(shè)計(jì)實(shí)例
標(biāo)簽: MP3 設(shè)計(jì)實(shí)例 播放器 硬件電路設(shè)計(jì)
上傳時(shí)間: 2013-11-25
上傳用戶:13788529953
今天,電視機(jī)與視訊轉(zhuǎn)換盒應(yīng)用中的大多數(shù)調(diào)諧器采用的都是傳統(tǒng)單變換MOPLL概念。這種調(diào)諧器既能處理模擬電視訊號也能處理數(shù)字電視訊號,或是同時(shí)處理這兩種電視訊號(即所謂的混合調(diào)諧器)。在設(shè)計(jì)這種調(diào)諧器時(shí)需考慮的關(guān)鍵因素包括低成本、低功耗、小尺寸以及對外部組件的選擇。本文將介紹如何用英飛凌的MOPLL調(diào)諧芯片TUA6039-2或其影像版TUA6037實(shí)現(xiàn)超低成本調(diào)諧器參考設(shè)計(jì)。這種單芯片ULC調(diào)諧器整合了射頻和中頻電路,可工作在5V或3.3V,功耗可降低34%。設(shè)計(jì)采用一塊單層PCB,進(jìn)一步降低了系統(tǒng)成本,同時(shí)能處理DVB-T/PAL/SECAM、ISDB-T/NTSC和ATSC/NTSC等混合訊號,可支持幾乎全球所有地區(qū)標(biāo)準(zhǔn)。圖1為采用TUA6039-2/TUA6037設(shè)計(jì)單變換調(diào)諧器架構(gòu)圖。該調(diào)諧器實(shí)際上不僅是一個(gè)射頻調(diào)諧器,也是一個(gè)half NIM,因?yàn)樗酥蓄l模塊。射頻輸入訊號透過一個(gè)簡單的高通濾波器加上中頻與民間頻段(CB)陷波器的組合電路進(jìn)行分離。該設(shè)計(jì)沒有采用PIN二極管進(jìn)行頻段切換,而是采用一個(gè)非常簡單的三工電路進(jìn)行頻段切換。天線阻抗透過高感抗耦合電路變換至已調(diào)諧的輸入電路。然后透過英飛凌的高增益半偏置MOSFET BF5030W對預(yù)選訊號進(jìn)行放大。BG5120K雙MOSFET可以用于兩個(gè)VHF頻段。在接下來的調(diào)諧后帶通濾波器電路中,則進(jìn)行信道選擇和鄰道與影像頻率等多余訊號的抑制。前級追蹤陷波器和帶通濾波器的容性影像頻率補(bǔ)償電路就是專門用來抑制影像頻率。
上傳時(shí)間: 2013-11-19
上傳用戶:ryb
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-10-22
上傳用戶:pei5
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1