北京航空航天大學在參加飛思卡爾智能車比賽中的技術報告
標簽: 航空航天 大學 技術報告
上傳時間: 2013-06-22
上傳用戶:是王洪文
用msp430單片機控制簡易智能小車的設計
標簽: zip 智能小車 報告
上傳時間: 2013-07-27
上傳用戶:huangping588
本文講述了一種運用于功率型MOSFET 和IGBT 設計性能自舉式柵極驅動電路的系統方法,適用于高頻率,大功率及高效率的開關應用場合。不同經驗的電力電子工程師們都能從中獲益。在大多數開關應用中
標簽: 6076 AN 高電壓 柵極驅動器IC
上傳時間: 2013-04-24
上傳用戶:520
以AT89C51為核心,采用部分外圍電路,實現對電風扇的智能控制.通過AT89C51對雙向可控硅的控制,可實現風速的無級調速,且可以實現模擬自然風、睡眠風等,通過單片機自身的功能及外接少量電路可實現電
標簽: 89C C51 AT 89
上傳時間: 2013-06-16
上傳用戶:從此走出陰霾
分,5'1Zk硬件和軟件的角度介紹了智能電壓數據采集裝置各部分的原理、功能,給出了串行通訊的程序流程圖及部分程序。經調試證明,該程序簡單、可靠,具有較高的應用價值。
標簽: C2051 2051 89C AT
上傳時間: 2013-07-07
上傳用戶:凌云御清風
信息技術在建筑行業的高速發展使得智能住宅和智能小區迅速崛起并成長為巨大的新興產業。文章提出了一個基于$3C2410的高性能、低價格的WLAN智能住宅控制終端的設計方案。該方案依托成熟的無線局域
標簽: S3C2410 WLAN 智能住宅 控制終端
上傳時間: 2013-05-26
上傳用戶:66wji
自適應濾波器是統計信號處理的一個重要組成部分。在實際應用中,由于沒有充足的信息來設計固定系數的數字濾波器,或者設計規則會在濾波器正常運行時改變,因此我們需要研究自適應濾波器。凡是需要處理未知統計環境下運算結果所產生的信號或需要處理非平穩信號時,自適應濾波器可以提供一種吸引人的解決方法,而且其性能通常遠優于用常規方法設計的固定濾波器。此外,自適應濾波器還能提供非自適應方法所不可能提供的新的信號處理能力。 本論文從自適應濾波器研究的重要意義入手,介紹了線性自適應濾波器的基本原理、算法及設計方法,對幾種基于最小均方誤差準則或最小平方誤差準則的自適應濾波器算法進行研究,最終基于一改近的LMS算法設計復數自適應濾波器,并以VHDL語言編寫在maxplus平臺上進行仿真測試。
標簽: FPGA 自適應濾波器
上傳時間: 2013-07-11
上傳用戶:W51631
自適應濾波器的硬件實現一直是自適應信號處理領域研究的熱點。隨著電子技術的發展,數字系統功能越來越強大,對器件的響應速度也提出更高的要求。 本文針對用通用DSP 芯片實現的自適應濾波器處理速度低和用HDL語言編寫底層代碼用FPGA實現的自適應濾波器開發效率低的缺點,提出了一種基于DSP Builder系統建模的設計方法。以隨機2FSK信號作為研究對象,首先在matlab上編寫了LMS去噪自適應濾波器的點M文件,改變自適應參數,進行了一系列的仿真,對算法迭代步長、濾波器的階數與收斂速度和濾波精度進行了研究,得出了最佳自適應參數,即迭代步長μ=0.0057,濾波器階數m=8,為硬件實現提供了參考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8階2FSK信號去噪自適應濾波器的模型,結合多種EDA工具,在EPFlOKl00EQC208-1器件上設計出了最高數據處理速度為36.63MHz的8階LMS自適應濾波器,其速度是文獻[3]通過編寫底層VHDL代碼設計的8階自適應濾波器數據處理速度7倍多,是文獻[50]采用DSP通用處理器TMS320C54X設計的8階自適應濾波器處理速度25倍多,開發效率和器件性能都得到了大大地提高,這種全新的設計理念與設計方法是EDA技術的前沿與發展方向。 最后,采用異步FIFO技術,設計了高速采樣自適應濾波系統,完成了對雙通道AD器件AD9238與自適應濾波器的高速匹配控制,在QuartusⅡ上進行了仿真,給出了系統硬件實現的原理框圖,并將采樣濾波控制器與異步FIF0集成到同一芯片上,既能有效降低高頻可能引起的干擾又降低了系統的成本。
標簽: FPGA 高速采樣 自適應濾波
上傳時間: 2013-06-01
上傳用戶:ynwbosss
模糊控制是智能控制的重要組成部分,它能對那些不能建立精確數學模型的場合進行有效的控制;近年來,FPGA及EDA技術發展迅速。本論文就是要結合這兩種先進技術,在一塊FPGA芯片上實現一個雙輸入單輸出的模糊控制器,并嘗試將ADC和DAC集成在該芯片中,以簡化系統設計。 首先闡述了模糊控制的理論基礎,重點介紹了雙輸入單輸出的模糊控制算法;然后在簡單介紹FPGA結構和VHDL語言的基礎上,采用自項向下的設計方法,應用主流EDA工具進行模糊控制各模塊的設計,并對每個模塊進行仿真;最后將各模塊組成一完整的模糊控制器,在EDA工具上進行仿真驗證和編程下載,并用一個溫度控制實驗驗證了控制器的功能,證明該控制器滿足一般控制應用的要求。 本論文是以VHDL和FPGA為代表的現代數字系統設計技術在智能控制領域應用的一個嘗試,拓寬了模糊控制器的實現形式,相比于傳統的以單片機為載體的模糊控制器,在系統的簡單性、實時性和經濟性方面都有顯著的增強,是一種值得采用的方法。 由于在算法的處理上采取了一定的簡化,所以損失了一定的精度。今后可以在算法上進行完善,設計出高精度的模糊控制器。
標簽: FPGA 模糊控制器
上傳時間: 2013-06-07
上傳用戶:haoxiyizhong
激光測距技術被廣泛應用于現代工業測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發脈沖激光測距技術(STPLR)特別是其中的雙自觸發脈沖激光測距技術(BSTPLR),通過分析發現其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數器,而目前一般的方式是采用昂貴的進口高速計數器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發、系統的改造升級和自主知識產權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現場可編程門陣列(FPGA)來實現脈沖激光測距中的高精度高速計數及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統中是信號處理的核心部件,借助其用戶可編程特性及很高的內部時鐘頻率,設計了專用于BSTPLR的高速高精度計數芯片,負責對測距信號產生電路中的時刻鑒別電路輸出信號進行計數。數據處理模塊則主要由單片機(AT89C51)來實現。系統可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數碼管顯示。本設計在近距離(大尺寸)范圍內實驗測試時基本滿足設計要求。
標簽: FPGA 自觸發脈沖 激光測距 關鍵技術
上傳時間: 2013-06-02
上傳用戶:
蟲蟲下載站版權所有 京ICP備2021023401號-1