1. 研究內容設計的主要內容包括:(1)指紋采集器采集指紋;(2)用STM32實現系統控制;(3)用按鍵對采集到的指紋增加和刪除指紋;(4)在TFT LCD液晶屏上顯示圖像;2.系統總體設計方案控制器硬件電路總體框圖如圖1所示。本系統由微控制芯片,指紋采集模塊,數據顯示電路,按鍵電路和電源電路組成。電源上電后,通過指紋采集電路采集指紋。按鍵電路可以通過按鍵來增加指紋和刪除指紋,這部分具有斷電不丟失指紋數據的功能。本設計首先需要STM32這樣的智能器件,本文所要實現的功能主要包括,指紋的識別、指紋的對比、指紋的輸入。指紋模塊作為本設計的核心,液晶顯示屏是人機交互的載體。只有通過液晶顯示屏,才能真真的知道指紋識別的過程和結果。STM32作為主控芯片,接收按鍵輸入的指令,并且總體控制指紋模塊工作的整個過程,并將結果實時和操作的過程實時的顯示在液晶顯示器上面。
上傳時間: 2022-07-01
上傳用戶:
嵌入式智能鎖控制方案系統V1.3版智能鎖方案是新一代集“指紋/密碼/刷卡/遙控/手機APP遠程”五大控制單元集一體的嵌入式智能單片機C語言程序電路控制系統,并具有門鎖狀態檢測功能,并集成獨立智能門鈴電路控制功能。目前我們的方案主要應用于智能指紋鎖、指紋控制門禁系統、指紋智能管險柜等領域。嵌入式智能鎖控制方案系統V1.3版系統配備OLED顯示屏、時尚觸摸鍵盤、真人語音提示操作信息指引,使用戶的操作更智能更簡單、更人性化,無需操作說明書既可根據語音+顯示指引進行操作設置。嵌入式智能鎖控制方案系統V1.3版系統主要如有如下特性:1)智能---真人中英文語音+顯示引導操作,管理員與普通用戶的權限管理區分。2)安全---防偷窺輸入設計虛位密碼功能,讓整個系統與用戶交互很簡易和安全。3)貼心---具有門鎖狀態檢測功能可:鑰匙開門、反鎖、門未關、防拆、蓄意驗證試探報警等檢測功能。增加門鈴功能,可以多曲目選擇不同的門鈴聲,并可以在系統內選擇開啟或關閉門鈴,也可以在系統內選擇和關閉檢測功能,讓系統更人性化。4)精準---與國內外多家頂級主自研發生產的指紋采集器公司對接,使指紋識別的安全,速率,糾錯特性發揮到更加安全及高效率。5)高速---從喚醒到比對成功1比N只需要320毫秒.待機感應上電,智能喚醒系統及無操作自動休眠。6)耐用---采用多級ESD放電防護處理,器件設計選型上都采用工業級應用,防水、防塵工藝處理,高低溫壽命老化測試-40---+75度,>10萬次開鎖次數7)省電---功能功率小于138毫安,靜態功率小于26~65微安,普通咸性電池使用續航9—12個月。8)靈活---方案已經與多家主流外設廠商對接,如:指紋讀頭、OLED等,讓使用方案廠商更靈活選擇合適供應商同時也降低缺貨風險。
標簽: 智能鎖
上傳時間: 2022-07-23
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(25)資源包含以下內容:1. 嵌入式GSM短信息接口的軟硬件設計.2. 數字PID及其算法.3. cpress鼠標固件源碼.4. 修改MAC的軟件.5. MM36SB020串行FLASH的簡單例子.6. WINCE - CEPC.7. HOW TO Communicate with PDA by IrDA..8. 時間顯示例子 1.9. 用于lpc2104的顯示例子2.10. 可以在LPC2104上使用的顯示的例子.11. lwIP-Softools-11Jul2002-alpha.12. 語音自動應答系統源代碼.13. Wince 中ADO3.0的使用方法.14. pic單片板usb編程模板.15. CCDC01采集器測試儀軟件:拼音輸入法碼表.16. 用PIC16C54控制的電話擴音器.17. 用2051播放音樂.18. CH451鍵盤顯示芯片的控制程序.19. 44b0上開發的油蛇吃豆的游戲.20. 44b0上usb的驅動程序.21. 44b0上usb應用程序實例.22. 2407實驗程序在CCS環境下運行.23. TI的TMS320LF2407源代碼!.24. msp430開發的駐波表測試儀 數字顯示的,國內沒有的哦.25. 集成電路數據手冊.26. 256色TFT.27. 8色TFT驅動程序.28. 2051模擬PS2鍵盤和PC機通訊程序 6M下.29. DS1620 - 12F675溫度lcd顯示.30. 介紹嵌入式系統的一些基礎知識。.31. 對開放源碼的嵌入式仿真環境SkyEye的綜述。.32. 匣發光二術管的顯示程序.33. 通過7路AD轉換.34. 基本的時鐘中斷程序.35. 語音即錄即放程序.36. 時鐘的率調整程序.37. Protel DXP 常用庫元件.38. 乒乓球游戲機設計.39. sdt文件移植為ads文件配置的改變.40. 44b0中斷的處理.
上傳時間: 2013-07-15
上傳用戶:eeworm
VIP專區-嵌入式/單片機編程源碼精選合集系列(135)資源包含以下內容:1. AT89C52紅外接收c源碼 已經過調試 下載即可使用.2. 步進電機驅動控制技術及其應用設計研究 一編論文.3. Nucleus PLUS source code anasisy. An open source OS which is widely used in embedded development dom.4. 數字系統CAD 開發平臺實驗部分共有6 個實驗.5. 12位ads7816的兩種讀取方式:SPI方式和手動方式.6. 可用于嵌入式編程學習.7. ADE7755應用于單相CPU卡表的硬件設計原理圖.8. 電能表的結構原理介紹和工作原理介紹.9. 這是一個關于C++編程規范的資料.10. C/C++bianchengguifan.11. 賽車程序:先對賽道和賽車建立模型.12. This document teach how you interface the microcontroller to the devices using i2c , spi and serial.13. 我收集的一些I2C的技術文檔和在linux環境的應用分析等.14. 模糊PID在電阻爐溫度控制系統中的應用。提出了FUZZY-PID控制器.15. 在網站上找到的一個比較不錯的字符疊加程序.16. 包的運用.17. 嵌入式高速數據采集器的研制.18. 嵌入式C_C++語言精華文章集錦.19. Visual C++網絡通信協議分析與應用實現代碼.20. 嵌入式C編程語言入門與深入.21. 周立功的PCI51XX CAN卡在VC6.0下的開發示例.22. 飛思卡爾S12系Serial_Peripheral_Interphase_(SPI)應用范例.23. 飛思卡爾S12系列Inter-IC_Bus__(IIC)應用范例.24. 開機時.25. 簡單的程序.26. U2270B組成的讀卡頭原理圖!典型應用電路.27. lpc214x的開發平臺下載軟件 使用lpc214x的開發.28. ZIGBEE1015無線傳感器統會自動刪除debug和release目錄.29. Introduction: 1. Macro1: AddFailureModeCol is used to the test report generated from GNPO Rpt Tools.30. 適合用于嵌入式的zc301攝像頭驅動。解壓縮之后放在/driver/media/video/zc0301目錄下.31. 開源嵌入式圖形軟件FLTK使用 視頻教程.32. jz4740 nand boot source code. jz4740 nand 引導代碼.33. 用C++寫的一個模擬ATM自動取款機的程序.我這個程序不同于網上現有的那個不能記錄用戶填寫信息的..34. 該電子日歷可顯示年、月、日、星期、時、分的時間信息。 整個系統采用AT89C52作為中央處理芯片.35. 讓你了解AODV在OPNET下怎么運用.36. 基于GPS定位的嵌入式汽車監控器設計.37. 使用手冊.38. Zigbee培訓資料.39. EASYARM2210的原理圖 設計ARM硬件的重要參考.40. 嵌入式平臺的開發全過程 非常易懂 嵌?朧狡教ǖ目⑷?非常易懂.
標簽: 夜視
上傳時間: 2013-05-25
上傳用戶:eeworm
為了減小異步電機在起動過程中過高電流對電網的沖擊,消除傳統降壓起動對電器和機械設備的不利影響,提高電機的起動特性,本文基于電力電子技術對異步電機的軟起動進行了較為深刻的研究。 本文介紹并設計了一種基于PIC18F4550的新型的軟起動器。在功能上,除了具有一般的電壓斜坡軟起動和電流限流軟起動功能,還增加了專門針對泵類負載的轉矩閉環泵控軟起動模式。這種起動方式有效的降低了水泵起動和停止時造成的水錘,并減輕了管路系統的振蕩。同時,針對異步電動機軟起動過程中出現的電流、電磁轉矩以及轉速振蕩問題,分析了引起振蕩的影響因素及其產生原因,采用以電流關斷時刻為晶閘管觸發基準來抑制振蕩問題。 文章首先分析研究了異步電機的基本結構和工作原理,確定了軟起動器所采用的基本原理和控制方法。分析得出為改善泵類負載起動性能所采用的轉矩閉環泵控制策略以及為減小振蕩所采用的關斷角控制方法的可行性。 其次,本課題對傳統的軟起動器的改進進行了嘗試。采用Microchip公司的PIC18F4550芯片為控制核心。在此基礎上,詳細介紹了交流采樣電路、同步觸發電路以及通迅接口電路等硬件電路。軟件方面采用C語言和匯編語言混合編程實現模塊化程序的設計,在文中較為詳細地介紹了控制系統各部分軟件的設計思想和實現,其中包括主程序流程、各種起動方式的控制程序等。 在文章最后給出了基于MATLAB搭建的軟起動系統的仿真模型,仿真結果表明這種帶泵控制功能的軟起動器可以有效的減小電機起動過程中過高電流對電網的沖擊,優化了電機的起動性能。
上傳時間: 2013-06-13
上傳用戶:wang5829
本課題完成了基于FPGA的數據采集器以及IIC總線的模數轉換器部分、通訊部分的電路設計。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位軟處理器MicroBlaze;ⅡC總線的模數轉換采用Microchip公司的MCP3221芯片,通訊部分則在FPGA片內用VHDL語言實現。通過上述設計實現了“準單片化”的模擬量和數字量的數據采集和處理。 所設計的數據采集器可以和結構類似的上位機通訊,本課題完成了在上位機中用VHDL語言實現的通信電路模塊。通過上述兩部分工作,將微處理器、數據存儲器、程序存儲器等數字邏輯電路均集成在同一個FPGA內部,形成一個可編程的片上系統。FPGA片外僅為模擬器件和開關量驅動芯片。FPGA內部的硬件電路采用VHDL語言編寫;MCU軟核工作所需要的程序采用C語言編寫。多臺數據采集器與服務器構成數據采集系統。服務器端軟件用VB開發,既可以將實時采集的數據以數字方式顯示,也可以用更加直觀的曲線方式顯示。 由于數據采集器是所有自控類系統所必需的電路模塊,所以一個通用的片上系統設計可以解決各類系統的應用問題,達到“設計復用”(DesignReuse)的目的。采用基于FPGA的SOPC設計的更加突出的優點是不必更換芯片就可以實現設計的改進和升級,同時也可以降低成本和提高可靠性。
上傳時間: 2013-07-12
上傳用戶:a155166
對溫度、濕度、壓力等數據的采集在很多工農業生產中都普遍存在著。目前大部分的數據采集系統使用8位單片機作為控制器,由于單片機自身功能的限制,它的采樣速率,數據采集的方式等均受到一定的限制,而且它沒有自己的操作系統,可視性和可操作性相對比較差。因此,研究一種新型的、具有高速的采樣速率、多樣化的數據采集方式以及操作性非常強的數據采集系統非常的有必要。 本論文采用三星公司的ARM9內核的S3C2410作為主控制器,嵌入式Linux作為操作系統,通過S3C2410的RS-485、I2C總線來控制和傳輸由不同類型數據采集器采集到的數據;利用嵌入式圖形用戶界面GUI的編程工具Qt/E(Qt/Embedded)設計的用戶界面,結合開源嵌入式數據庫Sqlite3,實現對各種不同數據采集器的控制和數據的采集;利用Linux系統中的Video4linux編程實現對現場的視頻監視;同時利用S3C2410的GPIO和中斷口設計的鍵盤能夠像PC鍵盤那樣方便的對用戶界面進行操作,整個系統完成數據的采集、傳輸、存儲、監視等功能。此系統不但減少了使用處理器的數量,而且采樣速率,采樣精度等都有比較大幅度的提高,同時通過實時的視頻監視還可以及時知道數據現場的情況,這些對復雜環境下的數據采集尤為有利。 本論文的重點是完成用戶界面的設計、鍵盤驅動及與Qt/E的鍵值映射、RS-485及I2C總線驅動和視頻監視的實現。本論文完成了整個數據采集系統的初步設計,在油氣田開采現場的數據采集中運行效果良好,雖功能尚待進一步完善,但具有一定的實用價值。
上傳時間: 2013-06-12
上傳用戶:hxy200501
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
介紹數據采集器的指南
上傳時間: 2013-11-17
上傳用戶:黑漆漆