礦井高壓電網(wǎng)多以6KV 供電為主,高壓防爆開關成為了井下供電系統(tǒng)的最為關鍵的設備之一。近年來,由于煤礦開采中因電氣保護失控而引發(fā)事故的增長,國家對井下供電系統(tǒng)的可靠性、安全性的要求越來越高,因而采用現(xiàn)代化新技術對礦井下高壓控制設備進行技術改造和創(chuàng)新被提到了一個重要的高度。隨著微機技術的應用與發(fā)展,以單片機為核心的高壓開關智能綜合保護技術,能夠較好地完成對多路信號進行處理,增強和增加了保護的功能,其應用對于提高供電質(zhì)量、保證人身安全、完善電網(wǎng)保護都具有很重要的現(xiàn)實意義。本文設計了一個雙CPU 的保護控制系統(tǒng),雙CPU 結(jié)構(gòu)就是采用16 位DSP(Digital SignalProcessing)芯片TMS320LF2407A 和增強型51 單片機STC89C58RD+進行分工合作并行處理,前者作為從CPU 完成各種保護功能,后者作為主CPU 完成參數(shù)的整定、顯示、數(shù)據(jù)下放以及PROFIBUS 通訊擴展。既能充分利用DSP 的高速數(shù)據(jù)處理性能,提高保護動作特性; 同時,在不影響數(shù)據(jù)處理的情況下又擴展了人機界面和總線通訊功能。 本文從理論上分析了礦井高壓電網(wǎng)中性點不接地系統(tǒng)的主要故障的電氣特征,并有針對性地提出了零序電流方向型選擇性漏電保護、相敏短路保護和絕緣監(jiān)視保護,然后分析了采樣原理和算法,確定了同步交流采樣和全波傅立葉算法相結(jié)合的采樣計算方法。此外,針對系統(tǒng)可能遇到的各種干擾,在硬件、軟件兩方面進行了抗干擾設計。最后通過試驗數(shù)據(jù)驗證了系統(tǒng)對線路故障具有可靠的動作特性。 該保護控制系統(tǒng)性能穩(wěn)定、動作可靠,簡單的按鍵操作和醒目的液晶顯示給工作人員帶來了極大方便,實現(xiàn)了檢測、保護、控制和通訊的一體化。 本課題是圍繞著天津市科技攻關立項項目“礦用高壓隔爆開關智能控制系統(tǒng)的開發(fā)”來進行地研究。
標簽: 開關 保護 控制系統(tǒng)
上傳時間: 2013-06-11
上傳用戶:xiangwuy
三次B樣條曲線源代碼,C語言編寫的三次B樣條曲線源代碼,希望大家喜歡。
標簽:
上傳時間: 2013-07-13
上傳用戶:chengli008
ASIC對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現(xiàn)方法.論文認為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對性更強、設計更易實現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構(gòu)造實驗用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設計基礎;(3)構(gòu)造實現(xiàn)可重構(gòu)BCH糾錯碼電路的方法——建立可重構(gòu)糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構(gòu)糾錯碼電路基礎上,構(gòu)造進化硬件控制功能塊的結(jié)構(gòu),完成各進化RLA控制模塊的驗證和實現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實現(xiàn)作為一類ASR-FPGA的研究目標,主要成果是根據(jù)可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實現(xiàn)糾錯碼的各個功能單元;在可重構(gòu)基核的基礎上提出了糾錯碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉(zhuǎn)換為相應的VHDL語言描述以實現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機FSM方式實現(xiàn)了可重構(gòu)糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設計方法建立了循環(huán)糾錯碼基核單元的可重構(gòu)模型,進行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構(gòu)FPGA核的設計的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進化硬件的器件結(jié)構(gòu)的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
區(qū)截裝置測速法是現(xiàn)代靶場中彈丸測速的普遍方法,測時儀作為區(qū)截裝置測速系統(tǒng)的主要組成部分,其性能直接影響彈丸測速的可靠性和精度。本文根據(jù)測時儀的發(fā)展現(xiàn)狀,按照設計要求,設計了一種基于單片機和FPGA的高精度智能測時儀,系統(tǒng)工作穩(wěn)定、操作方便、測時精度可達25ns。 本文詳細給出了系統(tǒng)的設計方案。該方案提出了一種在后端用單片機處理干擾信號的新方法,簡化了系統(tǒng)硬件電路的設計,提高了測時精度;提出了一種基于系統(tǒng)基準時間的測時方案,相對于傳統(tǒng)的測時方法,該方案為分析試驗過程提供了有效數(shù)據(jù),進一步提高了系統(tǒng)工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統(tǒng)工作的穩(wěn)定性。 本文設計了系統(tǒng)FPGA邏輯電路,包括輸入信號的整形濾波、輸入信號的捕捉、時基模塊、異步時鐘域間數(shù)據(jù)傳遞、與單片機通信、單片機I/O總線擴展等;實現(xiàn)了系統(tǒng)單片機程序,包括單片機和。FPGA的數(shù)據(jù)交換、干擾信號排除和彈丸測速測頻算法的實現(xiàn)、LCD液晶菜單的設計和打印機的控制、FLASH的讀寫、上電后對FPGA的配置、與上位機的通信等;分析了系統(tǒng)的誤差因素,給出了系統(tǒng)的誤差和相對誤差的計算公式;通過實驗室模擬測試以及靶場現(xiàn)場測試,結(jié)果表明系統(tǒng)工作可靠、精度滿足設計要求、人機界面友好。
上傳時間: 2013-07-25
上傳用戶:pwcsoft
·ITU-T G.729的一個實現(xiàn)例子(包括附錄b的vod檢測等功能)-ITU-T g.729 example, include VOD detect of reference B, etc.文件列表(點擊判斷是否您需要的文件): g729b_v14 .........\acelp_co.c .........\basic_op.c .....
上傳時間: 2013-05-20
上傳用戶:Garfield
·高分辨雷達智能信號處理技術研究
上傳時間: 2013-07-02
上傳用戶:moshushi0009
· 摘要: MATLAB是一種建立在向量、數(shù)組、矩陣基礎上,面向科學和工程計算的高級語言,為科學研究和工程計算提供了一個方便有效的工具.該文簡要介紹了B樣條和B樣條小波的構(gòu)成,并利用MATLAB語言編寫了繪制任意階B樣條和B樣條小波圖形的程序.
上傳時間: 2013-04-24
上傳用戶:sqq
蘇泊爾C21S02-B電磁爐電路圖,紅線標注,重點模塊說明!
上傳時間: 2013-06-22
上傳用戶:huangzr5
"'龍門'智能中醫(yī)處方平臺"是由龍門中醫(yī)軟件工作室開發(fā)的免費軟件,1.0版包括如下功能:a生成、管理中醫(yī)處方.b根據(jù)《藥典》對用藥劑量、配伍禁忌進行檢查c調(diào)用方劑一千四百余首;根據(jù)病名查看中醫(yī)內(nèi)、婦、兒、外科教科書281種疾病的常見分型及治療方法.d支持用戶錄入自擬方及自己的證治經(jīng)驗;等等。注意:運行此軟件需要先下載安裝access runtime 2007,這是微軟提供的一款免費軟件。詳情請看:http://zhan.renren.com/longmensoft
上傳時間: 2013-08-01
上傳用戶:誰偷了我的麥兜
制作基于PIC Mcu 的ADS-B接收機的全套資料,包括SCH、PCB、源碼和PC端軟件。
上傳時間: 2013-04-24
上傳用戶:cx111111