臺達的資料,給用的著的同學們。早期當各家 PLC 開發商紛紛建立自己的編程語言時,其各自不同的編程方式,對于用戶而言無疑是一個相當大的負擔;有鑒于此,由國際組織 I.E.C.(International Electro-technical Commission)所制定與推動的 IEC 61131-3 標準便由此應運而生。其主要的特色在于統整各家的編程特點,并考慮用戶的背景與習慣,而規范了一個可讓各家廠商與用戶共同依循的標準,并可讓符合 IEC61131-3 標準的程序代碼具備相當高的可讀性與兼容性。以下是關于 IEC 61131-3 的簡述。
標簽: plc
上傳時間: 2022-02-21
上傳用戶:
摘要:隨著工業自動化的發展,PLC與計算機在工業中的應用越來越廣泛,為了充分發揮它們的各自優越性,PIC與個人計算機間的通訊越來越頻繁。本文以QMRON小型PLC CPIH為例,介紹了如何用vB編程軟件實現上位機和PLC的串行通訊。該方案具有硬件簡單,使用靈活的特點。對中小型控制系統實現人機界面有一定的參考價值。關健詞:Visual Basic 6.0;可編程控制器;串行通訊隨著工業控制要求的不斷發展,上位機監控已基本成為集散控制系統所不可缺少的部分。一般情況下,在大型的集散控制系統中都是用專業工控組態軟件制作上位機的監控界面,而以PLC廠家所推薦的DDE SERVER作為聯系上位機和PLC的橋梁。操作員站采用工控組態軟件實現畫面監控。由于這種方案成本較高,所以在很多小型的集散控制系統中,趨向于采用通用工程軟件,如DELPHI,VISUAL BASIC,VISUAL C++等編制上位機監控界面。同時,在一些實時性要求較高的監控應用中,用VISUALBASIC等工具可實現更底層的控制,在硬件配置相同時系統響應比工控組態軟件要快。
上傳時間: 2022-06-26
上傳用戶:
多電平逆變器中每個功率器件承受的電壓相對較低,因此可以用低耐壓功率器件實現高壓大容量逆變器,且采用多電平變換技術可以顯著提高逆變器輸出電壓的質量指標。因此,隨著功率器件的不斷發展,采用多電平變換技術將成為實現高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優勢的多電平拓撲結構一級聯多電平變頻器作為研究對象,完成了其拓撲結構、控制策略及測控系統的設計。 @@ 首先,對多電平變頻器的研究意義,國內外現狀進行了分析,比較了三種成熟拓撲結構的特點,得出了級聯型多電平變頻器的優點,從而將其作為研究對象。對比分析了四種調制策略,確定載波移相二重化的調制方法和恒壓頻比的控制策略,進行數學分析和理論仿真,得出了選擇的正確性及可行性。并指出了級聯單元個數與載波移相角的關系和調制比對輸出電壓的影響;完成了級聯變頻器數學模型的建立和死區效應的分析。 @@ 其次,完成了相關硬件的設計,包括DSP、CPLD、IPM的選型,系統電源的設計、檢測(轉速、電流、電壓、故障)電路的設計、通信電路的設計等。用Labwindows/CVI實現了上位機界面的編寫,實現了開關機、設定轉速、通信配置、電壓電流轉速檢測、電流軟件濾波、諧波分析。編寫了下位機DSP的串口通信、AD轉換、轉速檢測(QEP)以及部分控制程序。 @@ 最后,在實驗臺上完成硬件和軟件的調試,成功的實現了變頻器載波移相SPWM的多電平輸出,并驅動異步電機進行了空載變頻試驗,測控界面能準確的與下位機進行通信,快捷的給定各種控制命令,并能實時的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實驗調試增加了方便性,提高了工作效率。 @@關鍵詞:級聯多電平逆變器;載波移相;IPM;DSP;Labwindows/CVI;測控界面
上傳時間: 2013-04-24
上傳用戶:米卡
本文簡要介紹了無刷直流電動機的發展歷程和未來的發展趨勢。通過分析無刷直流電動機工作的基本原理和無刷直流電動機的數學模型,建立了基于Simulink的動態仿真模型。通過對無位置傳感器無刷直流電動機轉子位置檢測算法的分析和磁鏈與轉子位置的相應關系的分析,本文使用磁鏈關系函數判斷轉子位置的算法,并基于Simulink建立了算法模型進行仿真分析驗證,從仿真得到的結果可知,此位置檢測算法是可行的。 @@ 在文中進行了轉矩脈動原因分析,并對換相轉矩脈動進行補償。在低速時采用電流滯環進行補償,高速時采用單斬波調制方式進行補償。通過對三段式啟動方法的分析和結合本文所采用的轉子位置檢測算法,本文采用兩步啟動方式,通過仿真分析證明是可行的。分析了經典PID調節算法和專家PID調節算法。對傳統PID控制中出現的問題,本文把變參數PID調節算法應用到無位置傳感器無刷直流電動機控制上。并建立了仿真模型,進行仿真分析。從仿真分析的結果可知其控制性能優于傳統的PID調節算法。 @@ 文中介紹了TMS320LF2407A芯片和IR2130功率集成驅動器的結構和特點。在系統硬件設計中以TMS320LF2407A芯片為核心,設計了控制系統電路、功率驅動電路、電流電壓檢測電路、功率管過電壓保護電路、啟動限流電路、轉速調節電路。 @@ 在系統軟件設計中,主要實現了電機的起停、轉子位置計算、轉速計算和轉速閉環控制的功能。用DSP實現脈沖調制輸出和信號采樣。 @@關鍵詞:無位置傳感器;無刷直流電動機;間接位置檢測;磁鏈關系函數
上傳時間: 2013-04-24
上傳用戶:水瓶kmoon5
隨著電力電子技術的發展,各類電力電子裝置應運而生,這些產品在出廠前需要根據不同的需要進行相應的測試和校驗。傳統的負載測試存在著能耗大、靈活性差等諸多缺點,已經越來越不能滿足各種測試場合的要求,特別是一些要求用動態變化的負載、非線性負載、具有負阻特性的負載以及有源負載等測試場合。因此針對這一問題,本文利用電力電子技術結合計算機技術、控制技術等設計了一種通用的交流電子負載模擬裝置,以滿足各種測試場合的要求。 @@ 交流電子負載是一種可以模擬真實負載的電力電子裝置,它不但可以模擬傳統的線性負載,也可以模擬各種非線性負載、有源負載等其他形式的負載。目前國內外對電子負載的研究還不成熟,有些是使交流電源按照一定的功率放電,但是輸出電流卻與真實負載測試下的電流有較大的差別;而有些雖然能夠準確控制電源的放電電流取得和真實負載一樣的效果,但試驗電能完全被消耗掉,造成很大的浪費。本文研究的新型交流電子負載克服了以上電子負載方案的缺點,可以滿足各種試驗場合的測試需求,能夠在很大程度上減少能量浪費,豐富試驗樣式且節約試驗成本。 @@ 本文分析了能饋式交流電子負載的模擬原理,確定了采用中間直流環節的交-直-交主電路結構,其一端接待測交流電源,另一端接低壓交流電網。前級負載模擬環節和后級能量回饋環節均采用可四象限運行的電壓型PWM(Pulse Width Modulation)變換器。負載模擬環節直接與待測電源連接,采用電流滯環瞬時值比較方式,使電源輸出的實際電流信號準確、快速的跟蹤其指令電流信號值,使得電子負載對待測電源呈現設定的負載形式,完成電子負載的模擬功能;能量回饋環節與電網連接,通過控制輸出電流與電網電壓同頻、同相位,實現試驗電能的單位功率因數回饋電網的目的,變換器的控制采用常規的雙閉環控制方式,電流內環控制實際電流跟蹤指令值的變化,電壓外環通過控制輸出電流的大小使直流側母線電壓穩定為設定指令值。 @@ 電子負載系統在負載模擬部分通過人機接口設定具體負載形式和負載屬性,為了更加準確快速的得到電流指令信號值,文中采用更加直接的數值計算方 法,由數字信號處理器實時計算出該給定負載模式下的指令電流值。使用交流小信號分析法得到了系統的頻域方塊圖,并對主電路元件參數以及調節器進行了優化設計。針對大功率開關管開關頻率存在的限制,本文提出了幾種提高電流跟蹤精度的改進方法,取得了良好的效果。整個系統在PSIM平臺上進行了不同工作模式下的仿真,仿真結果表明方案切實可行。最后依據仿真方案設計基于TMS320F2812的控制系統和功率電路,使用PROTEL軟件進行了原理圖的繪制。@@關鍵詞:電子負載;能量回饋;電壓型變換器;滯環PWM電流控制;雙閉環;PWM整流器
上傳時間: 2013-05-26
上傳用戶:saharawalker
Sigma-Delta A/D轉換器利用過采樣,噪聲整形和數字濾波技術,有效衰減了輸出信號帶內的量化噪聲,提高了信噪比。與傳統的Nyquist轉換器相比,它降低了對模擬電路性能指標和元件精度的要求,簡化了模擬電路的設計,降低了生產成本。 本論文在對Sigma-Delta A/D轉換器原理研究的基礎上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設計了一個主要應用于音頻信號處理的Sigma-Delta A/D轉換器,分辨率達到16位。在調制器的設計中,本文采用了多級噪聲整形MASH(2-1)級聯調制器結構,同時,考慮了各種非理想因素對系統性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調制器系統設計。并使用Cadence Spectre對模塊電路進行設計仿真,包括運放,比較器,帶隙基準電壓源,CMOS開關,非交疊時鐘產生電路等。在數字抽取濾波器的設計中,采用了分級抽取技術,使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優化設計。并在原有的濾波器算法的基礎上,采用了CIC濾波器和半帶濾波器,設計出了運算量和存儲量都相對少的三級抽取濾波器系統,大大降低了功耗和面積。 論文的仿真結果表明,所設計的Sigma-Delta A/D轉換器信噪比達到102.3dB,滿足系統需要的16位精度要求。 關鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數字抽取濾波器
標簽: SigmaDelta 音頻 模數轉換器
上傳時間: 2013-06-27
上傳用戶:songyuncen
圖像是人類智能活動重要的信息來源之一,是人類相互交流和認識世界的主要媒體。隨著信息高速公路、數字地球概念的提出,人們對圖像處理技術的需求與日劇增,同時VLSI技術的發展給圖像處理技術的應用提供了廣闊的平臺。圖像處理技術是圖像識別和分析的基礎,所以圖像處理技術對整個圖像工程來說就非常重要,對圖像處理技術的實現的研究也就具有重要的理論意義與實用價值,包括對傳統算法的改進和硬件實現的研究。仿生算法的興起為圖像處理問題的解決提供了一條十分有效的新途徑;FPGA技術的發展為圖像處理的硬件實現提供了有效的平臺。 @@ 本文在詳細介紹鄰域圖像處理算法及其數據結構、遺傳算法和蟻群算法基本原理的基礎上,將其應用于圖像增強和圖像分割的圖像處理問題之中,并將其用FPGA技術實現。論文中采用遺傳算法自適應的確定非線性變換函數的參數對圖像進行增強,在采用FPGA來實現的過程中先對系統進行模塊劃分,主要分為初始化模塊、選擇模塊、適應度模塊、控制模塊等,然后利用VHDL語言描述各個功能模塊,為了提高設計效率,利用IP核進行存儲器設計,利用DSP Builder進行數學運算處理。時序控制是整個系統設計的核心,為盡量避免毛刺現象,各模塊的時序控制都是采用單進程的Moore狀態機實現的。在圖像分割環節中,圖像分割問題轉換為求圖像的最大熵問題,采用蟻群算法對改進的最大熵確定的適應度函數進行優化,并對基于FPGA和蟻群算法實現圖像分割的各個模塊設計進行了詳細介紹。 @@ 對實驗結果進行分析表明遺傳算法和蟻群算法在數字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實現遺傳算法和蟻群算法的整個設計過程中由于充分發揮了FPGA的并行計算能力及流水線技術的應用,大大提高算法的運行速度。 @@關鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA
上傳時間: 2013-06-03
上傳用戶:小火車啦啦啦
本文完成了對MIPS-CPU的指令集確定,流水線與架構設計,代碼編寫,并且在x86計算機上搭建了稱為gccmips_elf的仿真系統,完成了對MIPS-CPU硬件系統的模擬仿真,最終完成FPGA芯片的下載與實現。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個MIPS-CPU的架構設計與5級流水線級數的確定。制定了整個CPU的主控制模塊的狀態轉移圖;根據MIPS-CPU的指令集的模式,完成了對不同模式下的指令的分析,給出了相應的取指,譯碼,產生新的程序存儲器尋址地址,執行,數據存儲器與寄存器文件回寫的控制信號,完成取指令模塊,譯碼模塊,執行模塊,數據回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設計。 @@ 重點分析了由于流水線設計而引入的競爭與冒險,分析了在不同流水線階段可能存在的競爭與冒險,對引起競爭與冒險的原因進行了確定,并通過增加一些電路邏輯來避免競爭與冒險的發生,完成了競爭與冒險檢測電路模塊以及數據回寫前饋電路模塊的代碼編寫,從而解決了競爭與冒險的問題,使設計的5級流水線得以暢順實現。 @@ 完成了MIPS-CPU的仿真系統平臺的搭建,該仿真器用來對應用程序進行編譯,鏈接與執行,生成相應匯編語言程序以及向量文件(16進制機器碼);并且同時產生相關的Modelsim仿真,及Quartus II下載驗證的文件。本設計利用該仿真系統來評估設計的MIPS-CPU的硬件系統,模擬仿真結果證明本文設計的MIPS-CPU可以實現正常功能。本論文課題的研究成功對今后從事專用RISC-CPU設計的同行提供了有益的參考。 @@ 最終將設計的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進行了編譯與驗證,對設計的MIPS-CPU的資源使用,關鍵路徑上的時序,布線情況進行了分析,最終完成各個指標的檢查,并且借助Quartus II軟件內嵌的Signal Tap軟件進行軟硬件聯合調試,結果表明設計的MIPS-CPU功能正常,滿足約束,指標正確。 @@關鍵詞 MIPS;流水線;競爭與冒險;仿真器;FPGA
上傳時間: 2013-07-31
上傳用戶:gjzeus
FPGA作為新一代集成電路的出現,引起了數字電路設計的巨大變革。隨著FPGA工藝的不斷更新與改善,越來越多的用戶與設計公司開始使用FPGA進行系統開發,因此,PFAG的市場需求也越來越高,從而使得FPGA的集成電路板的工藝發展也越來越先進,在如此良性循環下,不久的將來,FPGA可以主領集成電路設計領域。正是由于FPGA有著如此巨大的發展前景與市場吸引力,因此,本文采用FPGA作為電路設計的首選。 @@ 隨著FPGA的開發技術日趨簡單化、軟件化,從面向硬件語言的VHDL、VerilogHDL設計語言,到現在面向對象的System Verilog、SystemC設計語言,硬件設計語言開始向高級語言發展。作為一個軟件設計人員,會很容易接受面向對象的語言。現在軟件的設計中,算法處理的瓶頸就是速度的問題,如果采用專用的硬件電路,可以解決這個問題,本文在第一章第二節詳細介紹了軟硬結合的開發優勢。另外,在第一章中還介紹了知識產權核心(IP Core)的發展與前景,特別是IP Core中軟核的設計與開發,許多FGPA的開發公司開始爭奪軟核的開發市場。 @@ 數字電路設計中最長遇到的就是通信的問題,而每一種通信方式都有自己的協議規范。在CPU的設計中,由于需要高速的處理速度,因此其內部都是用并行總線進行通信,但是由于集成電路資源的問題,不可能所有的外部設備都要用并行總線進行通信,因此其外部通信就需要進行串行傳輸。又因為需要連接的外部設備的不同,因此就需要使用不同的串行通信接口。本文主要介紹了小型CPU中常用的三種通信協議,那就是SPI、I2C、UART。除了分別論述了各自的通信原理外,本文還特別介紹了一個小型CPU的內部構造,以及這三個通信協議在CPU中所處的位置。 @@ 在硬件的設計開發中,由于集成電路本身的特殊性,其開發流程也相對的復雜。本文由于篇幅的問題,只對總的開發流程作了簡要的介紹,并且將其中最復雜但是又很重要的靜態時序分析進行了詳細的論述。在通信協議的開發中,需要注意接口的設計、時序的分析、驗證環境的搭建等,因此,本文以SPI數據通信協議的設計作為一個開發范例,從協議功能的研究到最后的驗證測試,將FPGA 的開發流程與關鍵技術等以實例的方式進行了詳細的論述。在SPI通信協議的開發中,不僅對協議進行了詳細的功能分析,而且對架構中的每個模塊的設計都進行了詳細的論述。@@關鍵詞:FPGA;SPI;I2C;UART;靜態時序分析;驗證環境
上傳時間: 2013-04-24
上傳用戶:vvbvvb123
MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。
上傳時間: 2013-07-01
上傳用戶:xymbian