Multisim11.0加破解及漢化補丁
上傳時間: 2013-04-24
上傳用戶:franktu
FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時也給測試帶來了困難,F(xiàn)PGA的發(fā)展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測性設(shè)計,通過在FPGA內(nèi)部加入一條移位寄存器鏈對開關(guān)盒進行配置編程,使得開關(guān)盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規(guī)模電路進行了驗證,取得了很好的結(jié)果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進行了嚴格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結(jié)合SLICE內(nèi)部兩個LC的連接關(guān)系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達100%,測試配置由配套編程工具產(chǎn)生,測試取得了完滿的結(jié)果。
上傳時間: 2013-06-29
上傳用戶:Thuan
詳細描述了4個模塊化編程的實例,包括LED閃爍、led漸亮漸暗、電子時鐘。是從入門級到高級編程的一個很好實例示范
上傳時間: 2013-05-28
上傳用戶:yd19890720
數(shù)字信道化接收機具有監(jiān)視頻段寬、靈敏度高、動態(tài)范圍大和能夠處理多個同時到達信號等優(yōu)點,是當今雷達偵察接收機的主要研究方向。在數(shù)字信道化偵察接收系統(tǒng)中,從輸出中頻信號到變換至基帶信號的信號預(yù)處理部分主要有兩...
標簽: 寬帶 偵察接收機 數(shù)字信道化
上傳時間: 2013-06-16
上傳用戶:碉堡1234
第一章 概述 1.1 AVR 單片機GCC 開發(fā)概述 1.2 一個簡單的例子 1.3 用MAKEFILE 管理項目 1.4 開發(fā)環(huán)境的配置 1.5 實驗板CA-M8 第二章 存儲器操作編程 2.1 AVR 單片機存儲器組織結(jié)構(gòu) 2.2 I/O 寄存器操作 2.3 SRAM 內(nèi)變量的使用 2.4 在程序中訪問FLASH 程序存儲器 2.5 EEPROM 數(shù)據(jù)存儲器操作 2.6 avr-gcc 段結(jié)構(gòu)與再定位 2.7 外部RAM 存儲器操作 2.8 堆應(yīng)用 第三章 GCC C 編譯器的使用 3.1 編譯基礎(chǔ) 3.2 生成靜態(tài)連接庫 第四章 AVR 功能模塊應(yīng)用實驗 4.1 中斷服務(wù)程序 4.2 定時器/計數(shù)器應(yīng)用 4.3 看門狗應(yīng)用 4.4 UART 應(yīng)用 4.5 PWM 功能編程 4.6 模擬比較器 4.7 A/D 轉(zhuǎn)換模塊編程 4.8 數(shù)碼管顯示程序設(shè)計 4.9 鍵盤程序設(shè)計 4.10 蜂鳴器控制 第五章 使用C 語言標準I/O 流調(diào)試程序 5.1 avr-libc 標準I/O 流描述 5.2 利用標準I/0 流調(diào)試程序 5.3 最小化的格式化的打印函數(shù) 第六章 CA-M8 上實現(xiàn)AT89S52 編程器的實現(xiàn) 6.1 編程原理 6.2 LuckyProg2004 概述 6.3 AT989S52 isp 功能簡介 6.4 下位機程序設(shè)計 第七章 硬件TWI 端口編程 7.1 TWI 模塊概述 7.2 主控模式操作實時時鐘DS1307 7.3 兩個Mega8 間的TWI 通信 第八章 BootLoader 功能應(yīng)用 8.1 BootLoader 功能介紹 8.2 avr-libc 對BootLoader 的支持 8.3 BootLoader 應(yīng)用實例 8.4 基于LuckyProg2004 的BootLoader 程序 第九章 匯編語言支持 9.1 C 代碼中內(nèi)聯(lián)匯編程序 9.2 獨立的匯編語言支持 9.3 C 與匯編混合編程 第十章 C++語言支持
上傳時間: 2013-08-01
上傳用戶:飛翔的胸毛
·基于MATLAB的可視化凸輪曲線設(shè)計程序
上傳時間: 2013-07-28
上傳用戶:yerik
1.利用貼片陶瓷電容器介質(zhì)層的薄層化和多層疊層技術(shù),使電容值大為擴大 2.單片結(jié)構(gòu)保證有極佳的機械性強度及可靠性 3.極高的精確度,在進行自動裝配時有高度的準確性 4.因僅有陶瓷和金屬構(gòu)成,故即便在高溫,低溫環(huán)境下亦無漸衰的現(xiàn)象出現(xiàn),具有較強可靠性與穩(wěn)定性 5.低集散電容的特性可完成接近理論值的電路設(shè)計 6.殘留誘導(dǎo)系數(shù)小,確保上佳的頻率特性 7.因電解電容器領(lǐng)域也獲得了電容,故使用壽命延長,更造于具有高可靠性的電源 8.由于ESR低,頻率特性良好,故最適合于高頻,高密度類型的電源
上傳時間: 2013-04-24
上傳用戶:hull021
· 摘要: 基于Matlab與DSP的語音信號FIR濾波,以TMS320VC5402為核心,在DES5402PP-U實驗系統(tǒng)平臺上實現(xiàn).調(diào)試過程中,使用并口電纜將DES5402PP-U與PC機連接,并配置PC機并口使用0x0378端口.系統(tǒng)的CCS軟件在XDS510仿真器和調(diào)試器配合下工作.FIR濾波軟件采用匯編語言,程序主要流程是:硬件資源的初始化;在主程序中進行死循環(huán);等待
上傳時間: 2013-06-05
上傳用戶:stvnash
·詳細說明:本代碼提供了拉普拉斯銳化(邊緣檢測)的實例程序和數(shù)據(jù)及結(jié)果
標簽: 拉普拉斯 實例程序 邊緣檢測 數(shù)據(jù)
上傳時間: 2013-07-25
上傳用戶:love1314
隨著現(xiàn)場可編程門陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號處理的實現(xiàn)在雷達信號處理中有著重要地位。模型化設(shè)計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設(shè)計門檻,而且縮短了開發(fā)周期,提高了設(shè)計效率。這使得FPGA模型化設(shè)計成為了FPGA系統(tǒng)設(shè)計的發(fā)展趨勢。本文針對常見雷達信號處理模塊的FPGA模型化實現(xiàn),在以下幾個方面展開研究:首先對基于FPGA的模型化設(shè)計方法進行了研究,給出了模型化設(shè)計方法的發(fā)展現(xiàn)狀和趨勢,并對本文中使用的模型化設(shè)計方法的軟件工具System Generator和AccelDSP進行了介紹。其次使用這兩種軟件工具對FIR濾波器進行了模型化設(shè)計并同RTL(寄存器傳輸級)設(shè)計方法進行對比,全面分析了模型化設(shè)計方法和RTL設(shè)計方法的優(yōu)缺點。然后在簡明闡述雷達信號處理原理的基礎(chǔ)上,使用System Generator對數(shù)字下變頻(DDC)、脈沖壓縮、動目標顯示(MTI)及恒虛警(CFAR)處理等雷達信號處理模塊進行了自頂向下的模型化設(shè)計。在Simulink中進行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進行了RTL的時序仿真分析。關(guān)鍵詞:雷達信號處理 FPGA 模型化設(shè)計 System Generator AccelDSP
上傳時間: 2013-07-25
上傳用戶:zhangsan123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1