PowerLogic漢化,漢化方法如下:(以POWERPCB軟件安裝在C 盤為例,如果裝在其他盤時請更改相應驅動盤號) 請根據使用的PADS-PowerLogic和PowerPCB版本選擇下面不同的內容: PowerLogic部分 設置 PADS-PowerLogic v4.0 中文菜單: 備份 c:\padspwr\powerlogic\menufile.dat 到 c:\padspwr\powerlogic\menufile_log_v40.eng 拷貝 menufile_log_v40.chi 到 c:\padspwr\powerlogic\menufile.dat PowerPCB部分 設置 PADS-PowerPCB v5.0 中文菜單: 備份 c:\padspwr\powerpcb\menufile.dat 到 c:\padspwr\powerpcb\menufile_pcb_v50.eng 拷貝 menufile_pcb_v50.chi 到 c:\padspwr\powerpcb\menufile.dat
標簽: PowerLogic 漢化
上傳時間: 2013-05-22
上傳用戶:pscsmon
原理圖和pcb圖的漢化 方法 PowerLogic漢化 PowerPCB漢化
上傳時間: 2013-06-12
上傳用戶:jjq719719
遺傳算法是一種基于自然選擇原理的優化算法,在很多領域有著廣泛的應用。但是,遺傳算法使用計算機軟件實現時,會隨著問題復雜度和求解精度要求的提高,產生很大的計算延時,這種計算的延時限制了遺傳算法在很多實時性要求較高場合的應用。為了提升運行速度,可以使用FPGA作為硬件平臺,設計數字系統完成遺傳算法。和軟件實現相比,硬件實現盡管在實時性和并行性方面具有很大優勢,但同時會導致系統的靈活性不足、通用性不強。本文針對上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺劃分成兩類模塊:系統功能模塊和算子功能模塊。針對不同問題,可以在保持系統功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優化運算。本文基于Xilinx公司的Virtex5系列FPGA平臺,使用VerilogHDL語言實現了偽隨機數發生模塊、隨機數接口模塊、存儲器接口/控制模塊和系統控制模塊等系統功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉變異算子模塊等遺傳算法功能模塊,構建了系統功能構架和遺傳算子庫。該設計方法不僅使遺傳算法平臺在解決問題時具有更高的靈活性和通用性,而且維持了系統架構的穩定。本文設計了多峰值、不連續、不可導函數的極值問題和16座城市的旅行商問題 (TSP)對遺傳算法硬件平臺進行了測試。根據測試結果,該硬件平臺表現良好,所求取的最優解誤差均在1%以內。相對于軟件實現,該系統在求解一些復雜問題時,速度可以提高2個數量級。最后,本文使用FPGA實現了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺的運行速度在上述基礎上提高了近1倍,取得了顯著的效果。關鍵詞:遺傳算法,硬件實現,并行設計,FPGA,TSP
上傳時間: 2013-06-15
上傳用戶:hakim
近年來,GPS技術迅速發展,并隨著3G時代的到來,其應用領域日益廣闊,需求量與日俱增。與此同時,隨著電路系統設計越來越復雜,上市時間日益縮短,集成電路設計方法面臨重大變革。因此采用新型方法學來設計GPS接收系統是必要的。 本文基于GPS原理,采用可復用的IP技術和軟硬協同設計技術,設計了一種高性能的GPS SOC接收系統。論文首先分析了GPS信號解調的原理,提出了一種高性能的捕獲和跟蹤系統結構,詳細說明了其工作流程和設計原理。其次,基于高性能總線的選取提出了整個基帶系統地結構,并闡明了總線上的各個模塊設計方法。采用了直接復用的測試手段和FPGA的測試平臺,縮短開發周期,而且保證了對整個系統測試的覆蓋率。本文所設計的系統最大特色在于易于集成到其它系統中,并且僅占用10個芯片端口,實現了IP化的設計目的。 最后本文介紹了測試過程中所采用的基于FPGA平臺的仿真驗證方案和測試方法,并給出了最終的測試結果,達到了對衛星信號搜索定位的目的。
上傳時間: 2013-04-24
上傳用戶:starlet007
Multisim11.0加破解及漢化補丁
上傳時間: 2013-04-24
上傳用戶:franktu
FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,FPGA的出現使得ASIC(Application Specific Integrated Circuits)產品的上市周期大大縮短,并且節省了大量的開發成本。目前FPGA的功能越來越強大,滿足了目前集成電路發展的新需求,但是其結構同益復雜,規模也越來越大,內部資源的種類也R益豐富,但同時也給測試帶來了困難,FPGA的發展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關盒布線資源的可測性設計,通過在FPGA內部加入一條移位寄存器鏈對開關盒進行配置編程,使得開關盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規模電路進行了驗證,取得了很好的結果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發的FPGA芯片FDP250K的邏輯資源進行了嚴格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結合SLICE內部兩個LC的連接關系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內部所有的邏輯單元,使得FPGA內部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達100%,測試配置由配套編程工具產生,測試取得了完滿的結果。
上傳時間: 2013-06-29
上傳用戶:Thuan
詳細描述了4個模塊化編程的實例,包括LED閃爍、led漸亮漸暗、電子時鐘。是從入門級到高級編程的一個很好實例示范
上傳時間: 2013-05-28
上傳用戶:yd19890720
數字信道化接收機具有監視頻段寬、靈敏度高、動態范圍大和能夠處理多個同時到達信號等優點,是當今雷達偵察接收機的主要研究方向。在數字信道化偵察接收系統中,從輸出中頻信號到變換至基帶信號的信號預處理部分主要有兩...
上傳時間: 2013-06-16
上傳用戶:碉堡1234
·基于MATLAB的可視化凸輪曲線設計程序
上傳時間: 2013-07-28
上傳用戶:yerik
1.利用貼片陶瓷電容器介質層的薄層化和多層疊層技術,使電容值大為擴大 2.單片結構保證有極佳的機械性強度及可靠性 3.極高的精確度,在進行自動裝配時有高度的準確性 4.因僅有陶瓷和金屬構成,故即便在高溫,低溫環境下亦無漸衰的現象出現,具有較強可靠性與穩定性 5.低集散電容的特性可完成接近理論值的電路設計 6.殘留誘導系數小,確保上佳的頻率特性 7.因電解電容器領域也獲得了電容,故使用壽命延長,更造于具有高可靠性的電源 8.由于ESR低,頻率特性良好,故最適合于高頻,高密度類型的電源
上傳時間: 2013-04-24
上傳用戶:hull021