亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

最大長(zhǎng)度

  • 基于ARM和嵌入式Linux的汽車儀表盤(pán)研制

    汽車儀表是駕駛員獲取汽車狀態(tài)信息的關(guān)鍵設(shè)備,對(duì)汽車的安全行駛起著重要的作用。近年來(lái),隨著計(jì)算機(jī)、微電子和各種現(xiàn)場(chǎng)總線通信技術(shù)的廣泛應(yīng)用,汽車電子技術(shù)得到了迅猛的發(fā)展,汽車儀表盤(pán)上顯示的信息不斷增加,傳統(tǒng)的機(jī)械式、電氣式組合儀表越來(lái)越無(wú)法滿足使用的需求。特別是隨著汽車GPS導(dǎo)航、自動(dòng)駕駛等新技術(shù)的日趨成熟,汽車儀表成為集顯示、控制、通訊、娛樂(lè)為一體的汽車綜合信息顯示中心已經(jīng)指日可待。 本文提出并設(shè)計(jì)了一種以ARM器件為CPU,以嵌入式Linux為操作系統(tǒng)的車載儀表盤(pán)系統(tǒng)。該儀表盤(pán)以嵌入式微處理器為核心,對(duì)汽車的各種信息狀態(tài),如電池電壓、車速等參數(shù)進(jìn)行采集、處理、顯示和報(bào)警提示,駕駛員根據(jù)報(bào)警提示的結(jié)果進(jìn)行相應(yīng)的處理,以使汽車安全正常行駛。儀表盤(pán)本身作為汽車CAN總線的一個(gè)節(jié)點(diǎn),支持CAN通信,可以接收來(lái)自其它CAN節(jié)點(diǎn)的信息并顯示,也可以發(fā)送控制信息至其它CAN節(jié)點(diǎn)。該儀表盤(pán)在外型上不同于傳統(tǒng)的汽車儀表,其顯示端使用一個(gè)LCD顯示屏代替原有的顯示設(shè)備,汽車運(yùn)行的所有狀態(tài)信息都在該屏上顯示,但為延續(xù)傳統(tǒng)的操作習(xí)慣,將原來(lái)的車速、發(fā)動(dòng)機(jī)轉(zhuǎn)速等用指針顯示的信息在顯示屏上以模擬表的形式顯示。并對(duì)越限工況和各種違規(guī)操作,在顯示屏上以圖形指示燈的形式閃爍顯示并同時(shí)以真人語(yǔ)音進(jìn)行提醒。 本文在簡(jiǎn)要介紹了汽車儀表發(fā)展趨勢(shì)的基礎(chǔ)上,重點(diǎn)論述了嵌入式系統(tǒng)的開(kāi)發(fā)流程和模式,包括開(kāi)發(fā)平臺(tái)的搭建、驅(qū)動(dòng)程序的開(kāi)發(fā)、圖形顯示界面的開(kāi)發(fā)和應(yīng)用程序的設(shè)計(jì)。在嵌入式系統(tǒng)設(shè)計(jì)中,硬件、軟件的可裁剪是其最大的特點(diǎn),因此,增加功能模塊(比如本系統(tǒng)中用到的CAN通信模塊、音頻輸出模塊等)是嵌入式系統(tǒng)設(shè)計(jì)中的一個(gè)重點(diǎn)和難點(diǎn),所以本文重點(diǎn)之一是放在驅(qū)動(dòng)模塊的設(shè)計(jì)上。同時(shí),作為信息顯示中心,信息顯示要求及時(shí)、準(zhǔn)確、有美感,因此,圖形界面的開(kāi)發(fā)也是重點(diǎn)之一。 本課題所設(shè)計(jì)的汽車儀表,作為綜合信息顯示中心的一個(gè)雛形,可以方便地?cái)U(kuò)展GPS導(dǎo)航系統(tǒng)、汽車后視攝像系統(tǒng)、網(wǎng)絡(luò)系統(tǒng)等模塊,相信進(jìn)一步的研究和開(kāi)發(fā),汽車綜合信息顯示中心將成為未來(lái)汽車上重要的一部分。

    標(biāo)簽: Linux ARM 嵌入式 汽車儀表盤(pán)

    上傳時(shí)間: 2013-06-13

    上傳用戶:情義強(qiáng)哥

  • ADI---高速運(yùn)放PCB布線實(shí)踐指南

    雖然印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計(jì)過(guò)程的最后幾個(gè)步驟之一。高速 PCB 布線有很多方面的問(wèn)題,關(guān)于這個(gè)題目已有人撰寫(xiě)了大量的文獻(xiàn)。本文主要從實(shí)踐的角度來(lái)探討高速電路的布線問(wèn)題。主要目的在于幫助新用戶當(dāng)設(shè)計(jì)高速電路 PCB 布線時(shí)對(duì)需要考慮的多種不同問(wèn)題引起注意。另一個(gè)目的是為已經(jīng)有一段時(shí)間沒(méi)接觸PCB 布線的客戶提供一種復(fù)習(xí)資料。由于版面有限,本文不可能詳細(xì)地論述所有的問(wèn)題,但是我們將討論對(duì)提高電路性能、縮短設(shè)計(jì)時(shí)間、節(jié)省修改時(shí)間具有最大成效的關(guān)鍵部分。

    標(biāo)簽: ADI PCB 高速運(yùn)放 布線

    上傳時(shí)間: 2013-04-24

    上傳用戶:DanXu

  • WiMAX網(wǎng)絡(luò)終端基帶算法與FPGA實(shí)現(xiàn)

    隨著全球經(jīng)濟(jì)不斷增長(zhǎng)和信息技術(shù)持續(xù)發(fā)展,越來(lái)越多用戶提出了對(duì)數(shù)據(jù)、語(yǔ)音和視訊等寬帶接入業(yè)務(wù)的需求。傳統(tǒng)的接入網(wǎng)技術(shù)己成為新一代寬帶通信網(wǎng)絡(luò)建設(shè)的瓶頸,通信網(wǎng)絡(luò)的寬帶化成為一個(gè)必然的趨勢(shì)。在眾多新興的接入技術(shù)中,寬帶無(wú)線接入技術(shù)以其特有的優(yōu)勢(shì)成為近年來(lái)通信技術(shù)市場(chǎng)的最大亮點(diǎn)。基于IEEE802.16e的WiMAX技術(shù)作為一種面向無(wú)線城域網(wǎng)(WMAN)的寬帶接入方案,正以其優(yōu)異的性能和廣闊的市場(chǎng)前景而倍受關(guān)注。 本文是基于WiMAX技術(shù)的網(wǎng)絡(luò)終端的設(shè)計(jì),根據(jù)IEEE802.16e協(xié)議,物理層需要對(duì)收發(fā)信息進(jìn)行編解碼、調(diào)制解調(diào)等的處理,其中包含很多運(yùn)算密集的算法;這些處理有些適合硬件邏輯實(shí)現(xiàn),有些適合數(shù)字信號(hào)處理器實(shí)現(xiàn),所以設(shè)計(jì)采用了FPGAs+DSPs的實(shí)現(xiàn)方式。考慮對(duì)接收和發(fā)送數(shù)據(jù)的不同處理,在詳細(xì)分析上行和下行鏈路的工作過(guò)程的基礎(chǔ)上,對(duì)模塊的進(jìn)行了詳細(xì)劃分,并對(duì)系統(tǒng)的FPGA部分進(jìn)行了詳細(xì)設(shè)計(jì)。 設(shè)計(jì)中本文充分考慮了FPGA和DSP之間處理的優(yōu)缺點(diǎn),并注意避免器件之間通信的復(fù)雜化,在滿足器件之間數(shù)據(jù)流量的同時(shí),盡量使數(shù)據(jù)流向簡(jiǎn)單化,避免了延時(shí)增加和接口帶寬調(diào)度的復(fù)雜化。最終整個(gè)設(shè)計(jì)完成完整的802.16e網(wǎng)絡(luò)終端的物理層基帶處理功能。

    標(biāo)簽: WiMAX FPGA 網(wǎng)絡(luò)終端 基帶

    上傳時(shí)間: 2013-06-01

    上傳用戶:123456wh

  • JPEG2000中小波變換的研究與FPGA實(shí)現(xiàn)

    JPEG2000是新一代圖像壓縮標(biāo)準(zhǔn),JPEG2000與傳統(tǒng)JPEG最大的不同,在于它放棄了JPEG所采用的以離散余弦變換(Discrete Cosine Transform)為主的區(qū)塊編碼方式,而采用以小波轉(zhuǎn)換(Wavelet Transform)為主的多解析編碼方式.離散小波變換算法是現(xiàn)代譜分析工具,在圖像處理與圖像分析領(lǐng)域正得到越來(lái)越廣泛的應(yīng)用.由于JPEG2000標(biāo)準(zhǔn)具有復(fù)雜的算法,全部用軟件來(lái)實(shí)現(xiàn)將會(huì)占用很大的處理器時(shí)間開(kāi)銷和內(nèi)存開(kāi)銷,尤其對(duì)于實(shí)時(shí)圖像傳輸和處理系統(tǒng),因而用硬件電路來(lái)實(shí)現(xiàn)JPEG2000標(biāo)準(zhǔn)的部分或全部,就具有重要的意義,本課題的目的就是用硬件電路來(lái)實(shí)現(xiàn)JPEG2000標(biāo)準(zhǔn)中的離散小波變換部分,論文研究的主要工作就是設(shè)計(jì)了一個(gè)符合JPEG2000標(biāo)準(zhǔn)的、高性能的多級(jí)二維離散小波變換的硬件電路.論文研究的內(nèi)容主要分為兩部分,第一部分首先分析了JPEG2000標(biāo)準(zhǔn)和離散小波變換的原理,重點(diǎn)研究了離散小波變換的快速算法,包括第一代小波變換所采用的卷積算法和第二代小波變換所采用的提升算法,然后具體分析了離散小波變換在JPEG2000中的具體實(shí)現(xiàn).論文第二部分對(duì)兩種離散小波變換快速算法的硬件實(shí)現(xiàn)進(jìn)行了比較,并選擇卷積濾波算法作為硬件實(shí)現(xiàn)的對(duì)象,并采用Daubechies9/7小波基.然后具體設(shè)計(jì)了離散小波變換的各個(gè)模塊,所有的模塊都是有硬件描述語(yǔ)言(Verilog HDL)來(lái)實(shí)現(xiàn),經(jīng)過(guò)仿真和邏輯綜合,在一塊自行設(shè)計(jì)的FPGA開(kāi)發(fā)板上進(jìn)行了驗(yàn)證.仿真和驗(yàn)證的結(jié)果表明了該小波變換的硬件電路符合JPEG2000標(biāo)準(zhǔn),具有較高的速度和信噪比.

    標(biāo)簽: JPEG 2000 FPGA 小波變換

    上傳時(shí)間: 2013-04-24

    上傳用戶:h886166

  • 瑞芯Rknano主要技術(shù)參數(shù)

    瑞芯Rknano主要技術(shù)參數(shù) ARM + Hardware Accelerator ,最大主頻120M 支持8/16位LCD,支持MCU屏,最大分辨率160x128 支持SD、I2S、I2C接口,內(nèi)置PWM控制器 8bit ECC NAND FLASH控制器,支持4片選,SLC/MCL

    標(biāo)簽: Rknano 瑞芯 技術(shù)參數(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:christopher

  • FPGA軟硬件性能基準(zhǔn)測(cè)試的研究

    現(xiàn)場(chǎng)可編程門(mén)陣列FPGA具有性能好、規(guī)模大、可重復(fù)編程、開(kāi)發(fā)投資小等優(yōu)點(diǎn),在現(xiàn)代電子產(chǎn)品中應(yīng)用得越來(lái)越廣泛。隨著微電子技術(shù)的高速發(fā)展,成本的不斷下降,F(xiàn)PGA正逐漸成為各種電子產(chǎn)品不可或缺的重要部件。 FPGA軟件復(fù)雜的設(shè)置和不同的算法、FPGA硬件多樣的結(jié)構(gòu)和豐富的功能、各個(gè)廠商互不兼容的軟硬件等差異,都不僅使如何挑選合適的軟硬件用于產(chǎn)品設(shè)計(jì)成為FPGA用戶棘手的問(wèn)題,而且使構(gòu)造一個(gè)精確合理的FPGA軟硬件性能的測(cè)試方法變得十分復(fù)雜。 基準(zhǔn)測(cè)試是用一個(gè)基準(zhǔn)設(shè)計(jì)集按照統(tǒng)一的測(cè)試規(guī)范評(píng)估和量化目標(biāo)系統(tǒng)的軟件或硬件性能,是目前計(jì)算機(jī)領(lǐng)域應(yīng)用最廣泛、最主要的性能測(cè)試技術(shù)。 通過(guò)分析影響FPGA軟硬件性能基準(zhǔn)測(cè)試的諸多因素,比如基準(zhǔn)設(shè)計(jì)的挑選、基準(zhǔn)設(shè)計(jì)的優(yōu)化,F(xiàn)PGA軟件的設(shè)置和約等,本文基于設(shè)計(jì)和硬件分類、優(yōu)化策略分類的基準(zhǔn)測(cè)試規(guī)范,提出了一組詳盡的度量指標(biāo)。 基準(zhǔn)測(cè)試的規(guī)范如下,首先根據(jù)測(cè)試目的配置測(cè)試環(huán)境、挑選基準(zhǔn)設(shè)計(jì)和硬件分類,針對(duì)不同的FPGA軟硬件優(yōu)化基準(zhǔn)設(shè)計(jì),然后按照速度優(yōu)先最少優(yōu)化、速度優(yōu)先最大優(yōu)化、資源和功耗優(yōu)先最少優(yōu)化、資源和功耗優(yōu)先最大優(yōu)化四種優(yōu)化策略分別編譯基準(zhǔn)設(shè)計(jì),并收集延時(shí)、成本、功耗和編譯時(shí)間這四種性能數(shù)據(jù),最后使用速度優(yōu)先最少優(yōu)化下的性能集、速度優(yōu)先最少優(yōu)化性能集、資源和功耗優(yōu)先最少優(yōu)化下的性能集、資源和功耗優(yōu)先最大優(yōu)化下的性能集、速度優(yōu)先最少和最大優(yōu)化之間性能集的差、速度優(yōu)先最少優(yōu)化下性能集的比較等十個(gè)度量指標(biāo)量化性能,生成測(cè)試報(bào)告。 最后,本基準(zhǔn)測(cè)試規(guī)范被應(yīng)用于評(píng)估和比較Altera和Xilinx兩廠商軟硬件在低成本領(lǐng)域帶處理器應(yīng)用方面的性能。

    標(biāo)簽: FPGA 軟硬件 性能 基準(zhǔn)測(cè)試

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhangyi99104144

  • 紅外動(dòng)目標(biāo)識(shí)別跟蹤系統(tǒng)DSPFPGA硬件設(shè)計(jì)與實(shí)現(xiàn)

    視頻目標(biāo)識(shí)別與跟蹤技術(shù)是當(dāng)今世界重要的研究課題,它涉及圖像處理、自動(dòng)控制、計(jì)算機(jī)應(yīng)用等學(xué)科,該文主要論述該項(xiàng)目的具體實(shí)現(xiàn)及相關(guān)理論分析,重點(diǎn)在于該系統(tǒng)的硬件模塊實(shí)現(xiàn)及分析.該系統(tǒng)的硬件模塊是典型的高速數(shù)字電路,這也是當(dāng)今世界電路設(shè)計(jì)的一大熱點(diǎn).同時(shí),該系統(tǒng)的硬件模塊不同于傳統(tǒng)的模擬、數(shù)字電路.嚴(yán)格的說(shuō)它是基于可編程芯片的系統(tǒng)(System On Programmable Chip).它與傳統(tǒng)電路的最大不同在于,硬件模塊本身不具備任何功能,但該硬件模塊可以與相應(yīng)的軟件結(jié)合(此處,我們將FPGA中的可編程指令也廣義的歸入軟件范疇),實(shí)現(xiàn)相應(yīng)的功能.換言之,該硬件模塊通過(guò)換用其他軟件,可以實(shí)現(xiàn)其他功能.所以從這個(gè)意義上講,我們也可以將其稱為基于可編程芯片的通用平臺(tái)系統(tǒng)(General System On Programmable Chip).此外,該文還對(duì)該系統(tǒng)進(jìn)行了嘗試性的層狀結(jié)構(gòu)描述,這種描述同樣適用于其它IT目的或電子系統(tǒng).

    標(biāo)簽: DSPFPGA 紅外 目標(biāo)識(shí)別 硬件設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:yumiaoxia

  • 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過(guò)鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語(yǔ)言設(shè)計(jì),通過(guò)前仿真和后仿真的驗(yàn)證.以30萬(wàn)門(mén)的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過(guò)綜合和布線,特別是寫(xiě)約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.

    標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)

    上傳時(shí)間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的控制器實(shí)現(xiàn)

    本文將EDA技術(shù)與傳統(tǒng)的控制理論相結(jié)合,研制了一種全新的基于FPGA技術(shù)之上的PID和模糊控制器,并加以優(yōu)化后應(yīng)用于FESTO液位控制系統(tǒng)上.該控制器基于PLD組成的系統(tǒng),很自然地避開(kāi)CPU的程序跑飛、死循環(huán)、復(fù)位不可靠等缺點(diǎn),最大程度的提高設(shè)計(jì)效率和系統(tǒng)的可靠性;同時(shí)相對(duì)于傳統(tǒng)的硬件控制器而言,它的高集成度所需較少外圍電路,降低設(shè)計(jì)成本,為控制器地實(shí)現(xiàn)提供了一種新方案.此外,本文的模糊控制器對(duì)傳統(tǒng)規(guī)則表進(jìn)行改進(jìn),在被控量接近穩(wěn)態(tài)值時(shí)規(guī)則表部分自適應(yīng)于具體的期望值,消除了穩(wěn)態(tài)值附近的震蕩,大大提高了系統(tǒng)的穩(wěn)定性.

    標(biāo)簽: FPGA 控制器

    上傳時(shí)間: 2013-06-21

    上傳用戶:my867513184

  • 基于FPGA的數(shù)字相位計(jì)的研究與實(shí)現(xiàn)

    本文結(jié)合工程需要詳細(xì)論述了一種數(shù)字相位計(jì)的實(shí)現(xiàn)方法,該方法是基于FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)芯片運(yùn)用FFT(快速傅立葉變換)算法完成的。首先,從相位測(cè)量的原理出發(fā),分析了傳統(tǒng)相位計(jì)的缺點(diǎn),給出了一種高可靠性的相位檢測(cè)實(shí)用算法,其算法核心是對(duì)采集信號(hào)進(jìn)行FFT變換,通過(guò)頻譜分析,實(shí)現(xiàn)對(duì)參考信號(hào)和測(cè)量信號(hào)初相位的檢測(cè),并同時(shí)闡述了FPGA在實(shí)現(xiàn)數(shù)字相位計(jì)核心FFT算法中的優(yōu)勢(shì)。在優(yōu)化的硬件結(jié)構(gòu)中,利用多個(gè)乘法器并行運(yùn)算的方式加快了蝶形運(yùn)算單元的運(yùn)算速度;內(nèi)置雙端口RAM、旋轉(zhuǎn)因子ROM使數(shù)據(jù)存儲(chǔ)的速度得到提高;采用了流水線的工作方式使數(shù)據(jù)的存儲(chǔ)、運(yùn)算在時(shí)間上達(dá)到匹配。整個(gè)設(shè)計(jì)采用VHDL(超高速硬件描述語(yǔ)言)語(yǔ)言作為系統(tǒng)內(nèi)部硬件結(jié)構(gòu)的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結(jié)果表明,基于FPGA實(shí)現(xiàn)的FFT算法無(wú)論在速度和精度上都滿足了相位測(cè)量的需要,其運(yùn)算64點(diǎn)數(shù)據(jù)僅需27.5us,最大誤差在1%之內(nèi)。

    標(biāo)簽: FPGA 數(shù)字 相位計(jì)

    上傳時(shí)間: 2013-05-16

    上傳用戶:lgs12321

主站蜘蛛池模板: 新昌县| 江都市| 凌海市| 库伦旗| 宜良县| 科尔| 确山县| 保定市| 马鞍山市| 鄂伦春自治旗| 比如县| 仁怀市| 莲花县| 婺源县| 沛县| 巴塘县| 盐边县| 兰坪| 康平县| 蒙城县| 中西区| 五莲县| 吉木萨尔县| 阳原县| 道孚县| 玉屏| 双鸭山市| 阳城县| 兖州市| 营山县| 巍山| 黄梅县| 临武县| 铜陵市| 武安市| 英吉沙县| 长葛市| 凤庆县| 聂拉木县| 莱州市| 平武县|