射頻識(shí)別技術(shù)(RFID,RadioFrequencyIdentification)是目前自動(dòng)識(shí)別技術(shù)發(fā)展的趨勢(shì)所在,更被譽(yù)為21世紀(jì)最重要的十大技術(shù)之一。當(dāng)成本這一始終阻礙RFID得到全面發(fā)展的問(wèn)題在全球各國(guó)政府政策的支持下得到解決后,RFID得到了前所未有的廣泛發(fā)展和應(yīng)用。在條形碼逐步被RFID標(biāo)簽取代的今天,作為RFID系統(tǒng)核心組成部分的RFID閱讀器,有著極其廣泛的技術(shù)開(kāi)發(fā)空間和市場(chǎng)前景。如何根據(jù)應(yīng)用的需要,設(shè)計(jì)出性能良好、使用方便并且具有相當(dāng)通用性的RFID閱讀器產(chǎn)品,是眾多企業(yè)和單位在應(yīng)用中會(huì)遇到的課題。 本文首先簡(jiǎn)單介紹了RFID基本原理和RFID閱讀器系統(tǒng)結(jié)構(gòu),然后結(jié)合工程項(xiàng)目的要求,介紹了一個(gè)基于ARM嵌入式平臺(tái)的便攜式RFID閱讀器的設(shè)計(jì)實(shí)現(xiàn)的實(shí)例。在設(shè)計(jì)和實(shí)現(xiàn)過(guò)程中,首先進(jìn)行了系統(tǒng)需求和特點(diǎn)的分析,結(jié)合系統(tǒng)便攜化和功能復(fù)雜性方面的特點(diǎn)以及ARM嵌入式系統(tǒng)的優(yōu)勢(shì)制定了系統(tǒng)方案并進(jìn)行了功能模塊劃分。然后在此基礎(chǔ)上設(shè)計(jì)了各模塊的硬件電路,編寫了相應(yīng)的驅(qū)動(dòng)和測(cè)試程序。并且利用這些驅(qū)動(dòng)和測(cè)試代碼在ADS環(huán)境下通過(guò)JTAG接口對(duì)電路進(jìn)行了調(diào)試和功能驗(yàn)證。接著采用802.11b/g方案對(duì)閱讀器進(jìn)行了無(wú)線組網(wǎng)的設(shè)計(jì)。此后在硬件系統(tǒng)的基礎(chǔ)上,簡(jiǎn)述了Linux嵌入式操作系統(tǒng)下閱讀器軟件的開(kāi)發(fā)。文章最后還介紹了將所設(shè)計(jì)實(shí)現(xiàn)的樣機(jī)投入實(shí)際應(yīng)用環(huán)境下的測(cè)試情況,詳細(xì)描述了測(cè)試的內(nèi)容、方法和結(jié)果。 文章試圖通過(guò)對(duì)一個(gè)閱讀器開(kāi)發(fā)實(shí)例的詳細(xì)介紹,提出一套完整的閱讀器設(shè)計(jì)思路和流程,為學(xué)習(xí)和開(kāi)發(fā)人員提供幫助。
標(biāo)簽: RFID ARM 嵌入式平臺(tái)
上傳時(shí)間: 2013-04-24
上傳用戶:hmr0452
這篇論文在系統(tǒng)分析國(guó)內(nèi)外雷達(dá)伺服控制系統(tǒng)研究現(xiàn)狀的基礎(chǔ)上,選定以ARM為內(nèi)核的基于ARM+FPGA的雷達(dá)伺服控制器為研究對(duì)象。 首先,根據(jù)雷達(dá)伺服控制系統(tǒng)功能要求與性能指標(biāo),進(jìn)行系統(tǒng)的硬件設(shè)計(jì):選擇基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作為主控芯片,ARM與FPGA的連接形式采用中斷+存儲(chǔ)器的形式;將ARM與FPGA上多余的引腳引出作為將來(lái)升級(jí)的需要;還畫出ARM+FPGA的雷達(dá)伺服控制器的系統(tǒng)圖并制作了PCB板。 其次,選用PID對(duì)伺服系統(tǒng)進(jìn)行控制,模糊神經(jīng)網(wǎng)絡(luò)綜合了模糊控制和神經(jīng)網(wǎng)絡(luò)的優(yōu)點(diǎn),并利用模糊神經(jīng)網(wǎng)絡(luò)算法對(duì)PID參數(shù)進(jìn)行在線調(diào)整。用Matlab7.1進(jìn)行仿真,其結(jié)果表明:該控制算法對(duì)系統(tǒng)具有良好的控制效果,性能較常規(guī)PID得到較大改善。 最后,根據(jù)FPGA在伺服系統(tǒng)主要任務(wù),用VHDL語(yǔ)言和原理圖在FPGA芯片中分別編制實(shí)現(xiàn)DAC0832接口控制功能、光電編碼器與脈沖發(fā)生電路的程序代碼;并在Quartus II6.0環(huán)境下通過(guò)仿真,且得到仿真的波形符合系統(tǒng)功能要求。采用C語(yǔ)言編寫在ARM中實(shí)現(xiàn)模糊神經(jīng)網(wǎng)絡(luò)PID控制算法的代碼,通過(guò)CodeWarrior for ARM的編譯無(wú)誤后,生成可執(zhí)行文件.axf,,調(diào)用AXD進(jìn)行在線仿真調(diào)試。仿真結(jié)果表明:模糊神經(jīng)網(wǎng)絡(luò)PID算法對(duì)伺服系統(tǒng)能夠進(jìn)行有效控制。 結(jié)果表明:ARM作為伺服控制器的內(nèi)核,其性價(jià)比與集成度高:用FPGA芯片實(shí)現(xiàn)接口電路使伺服控制器的可靠性高、速度快、可配置及連接方式靈活。因此采用基于ARM+FPGA的雷達(dá)伺服控制器,提高了系統(tǒng)的開(kāi)放性、實(shí)時(shí)性、可靠性,降低了系統(tǒng)功耗,具有重要的應(yīng)用價(jià)值。
標(biāo)簽: ARMFPGA 雷達(dá) 伺服 制器設(shè)計(jì)
上傳時(shí)間: 2013-06-30
上傳用戶:Ruzzcoy
目前,在伺服控制系統(tǒng)中,通常采用三相電壓型逆變器來(lái)驅(qū)動(dòng)伺服電機(jī)。橋式電路中為避免同一橋臂開(kāi)關(guān)器件的直通現(xiàn)象, 必須插入死區(qū)時(shí)間。死區(qū)時(shí)間和開(kāi)關(guān)器件的非理想特性往往會(huì)造成輸出電壓、電流的畸變,從而造成電機(jī)轉(zhuǎn)矩的脈動(dòng),影響系統(tǒng)工作性能。因此,必須對(duì)電壓型逆變器中的死區(qū)效應(yīng)進(jìn)行補(bǔ)償。
標(biāo)簽: 全數(shù)字 伺服系統(tǒng) 死區(qū)
上傳用戶:萌萌噠小森森
目前,織機(jī)向著高速化、智能化方向發(fā)展,無(wú)梭織機(jī)也越來(lái)越占主導(dǎo)地位,開(kāi)發(fā)中高檔織機(jī)控制系統(tǒng)是當(dāng)前紡織機(jī)械領(lǐng)域的重要課題。織機(jī)的電子送經(jīng)和卷取控制系統(tǒng)是中高檔織機(jī)控制的關(guān)鍵技術(shù)之一,同時(shí)它也是無(wú)梭織機(jī)優(yōu)越于有梭織機(jī)的重要特征之一,因此研究送經(jīng)和卷取控制系統(tǒng)具有重要意義。 本文研究的內(nèi)容是織機(jī)的送經(jīng)和卷取控制系統(tǒng),主要目的是保證織機(jī)在織造過(guò)程中紗線張力的動(dòng)態(tài)穩(wěn)定。主要工作如下: (1)在分析送經(jīng)卷取系統(tǒng)原理和功能的基礎(chǔ)上,提出了一種用較低成本完成所需控制功能的解決方案——以ARM嵌入式處理器S3C44B0為中心構(gòu)建硬件平臺(tái),以嵌入式操作系統(tǒng)uClinux為基礎(chǔ)構(gòu)建軟件平臺(tái)。 (2)利用嵌入式處理器S3C44B0豐富的硬件資源,對(duì)電子送經(jīng)卷取控制系統(tǒng)進(jìn)行硬件設(shè)計(jì):包括以S3C44B0為核心的最小系統(tǒng)電路的設(shè)計(jì)、與上位機(jī)通訊接口電路的設(shè)計(jì)、經(jīng)紗張力檢測(cè)與采樣電路的設(shè)計(jì)、伺服電機(jī)驅(qū)動(dòng)接口電路的設(shè)計(jì)和編碼器接口電路的設(shè)計(jì)等. (3)利用嵌入式操作系統(tǒng)uClinux高實(shí)時(shí)、多任務(wù)等優(yōu)點(diǎn),對(duì)電子送經(jīng)卷取控制系統(tǒng)進(jìn)行軟件設(shè)計(jì): ●在分析uClinux系統(tǒng)的特點(diǎn)和功能的基礎(chǔ)上,完成了在硬件電路板上的移植; ●在分析系統(tǒng)引導(dǎo)程序功能的基礎(chǔ)上,完成了Boot Loader的設(shè)計(jì); ●完成了系統(tǒng)設(shè)備驅(qū)動(dòng)程序的設(shè)計(jì):包括串口驅(qū)動(dòng)程序設(shè)計(jì)、A/D驅(qū)動(dòng)程序的設(shè)計(jì)和IIC驅(qū)動(dòng)程序的設(shè)計(jì)等; ●在對(duì)織機(jī)工藝了解的基礎(chǔ)上,以模塊化的思想完成了系統(tǒng)應(yīng)用程序的設(shè)計(jì):包括張力傳感器數(shù)據(jù)采集模塊、控制算法模塊和通訊模塊等; (4)詳細(xì)介紹了整個(gè)控制系統(tǒng)的調(diào)試過(guò)程。 本文設(shè)計(jì)的系統(tǒng)能使控制的經(jīng)紗張力恒定,反應(yīng)快速,控制精度高,很好地解決了開(kāi)車痕等問(wèn)題,能滿足中高檔織機(jī)的要求,具有實(shí)際應(yīng)用價(jià)值。
標(biāo)簽: ARM 控制系統(tǒng)
上傳用戶:athjac
隨著科學(xué)技術(shù)的飛速發(fā)展,各科學(xué)領(lǐng)域?qū)y(cè)試技術(shù)提出了越來(lái)越高的要求。調(diào)速器試驗(yàn)臺(tái)是調(diào)試、校驗(yàn)調(diào)速器性能的一種試驗(yàn)工具,是船舶修造廠、尤其調(diào)速器修造專業(yè)廠必須具有的試驗(yàn)設(shè)備。基于ARM嵌入式平臺(tái)和uC/OS-II實(shí)時(shí)操作系統(tǒng)的嵌入式控制調(diào)速器試驗(yàn)臺(tái)是基于國(guó)內(nèi)外調(diào)速器測(cè)試技術(shù)的發(fā)展趨勢(shì)和工作的實(shí)際要求。本調(diào)速試驗(yàn)臺(tái)充分利用了嵌入式單片機(jī)技術(shù)和傳感器技術(shù),通過(guò)采用多種傳感器采集系統(tǒng)所需要的數(shù)據(jù),例如直流電機(jī)的轉(zhuǎn)速、調(diào)速器的齒條位移等等,經(jīng)過(guò)單片機(jī)系統(tǒng)處理并輸出結(jié)果來(lái)實(shí)現(xiàn)調(diào)速器試驗(yàn)臺(tái)的功能,并運(yùn)用新型的全彩液晶顯示屏將各種試驗(yàn)數(shù)據(jù)顯示出來(lái)。 本文主要是針對(duì)調(diào)速試驗(yàn)臺(tái)控制系統(tǒng)的研究,在分析了嵌入式軟硬件可實(shí)現(xiàn)模塊化設(shè)計(jì)的基礎(chǔ)上,借鑒了“開(kāi)發(fā)平臺(tái)”的設(shè)計(jì)思想,首先,在ARM嵌入式最小系統(tǒng)的基礎(chǔ)上架構(gòu)通用的硬件平臺(tái),對(duì)測(cè)控平臺(tái)的硬件結(jié)構(gòu)進(jìn)行設(shè)計(jì),特別是對(duì)于關(guān)鍵的接口電路進(jìn)行了比較深入的研究,針對(duì)不同的應(yīng)用,集成了多種接口電路。其次,在實(shí)現(xiàn)嵌入式實(shí)時(shí)多任務(wù)操作系統(tǒng)uC/OS-II在ARM上可移植的基礎(chǔ)上,架構(gòu)了通用的軟件平臺(tái),對(duì)接口電路驅(qū)動(dòng)程序進(jìn)行模塊化設(shè)計(jì)。最后,研究了基于參數(shù)實(shí)時(shí)可變型的一種新型的PID控制算法,并將此PID算法作為調(diào)速試驗(yàn)臺(tái)的控制算法。 通過(guò)對(duì)本系統(tǒng)的研究開(kāi)發(fā),提高了調(diào)速器試驗(yàn)臺(tái)的測(cè)試精度,也使性能更加穩(wěn)定可靠,實(shí)現(xiàn)了整個(gè)測(cè)試過(guò)程的自動(dòng)化,從而減輕了試驗(yàn)人員的勞動(dòng)強(qiáng)度,提高了工作效率,降低了試驗(yàn)成本,也同時(shí)消除了安全隱患,因此對(duì)本課題的研究具有較大的現(xiàn)實(shí)意義。
標(biāo)簽: ARM COS 調(diào)速器 試驗(yàn)臺(tái)
上傳時(shí)間: 2013-07-20
上傳用戶:ggwz258
隨著微電子技術(shù)和電力電子技術(shù)的飛速發(fā)展,運(yùn)動(dòng)控制系統(tǒng)正朝著通用化、智能化、微型化的方向發(fā)展。目前,以數(shù)字信號(hào)處理器(DSP)和現(xiàn)場(chǎng)可編程門陣列(FPGA)為核心的運(yùn)動(dòng)控制卡已成為運(yùn)動(dòng)控制器的發(fā)展主流。它可方便地以插卡形式嵌入PC機(jī),將PC機(jī)強(qiáng)大的信息處理能力和開(kāi)放式特點(diǎn)與運(yùn)動(dòng)控制卡的運(yùn)動(dòng)控制能力相結(jié)合,具有信息處理能力強(qiáng)、開(kāi)放程度高、運(yùn)動(dòng)控制方便、通用性好的特點(diǎn)。因此,本文通過(guò)對(duì)運(yùn)動(dòng)控制技術(shù)的深入研究,開(kāi)發(fā)了一款以DSP和FPGA為主控單元、基于PCI總線的運(yùn)動(dòng)控制卡。 首先,設(shè)計(jì)了運(yùn)動(dòng)控制卡硬件電路,對(duì)控制卡的DSP和FPGA外圍電路、PCI總線接口電路、模擬量輸出電路、編碼器信號(hào)采集電路、通用I/O接口電路等實(shí)現(xiàn)方法進(jìn)行了詳細(xì)討論。 為提高控制卡的硬件集成度和可靠性,通過(guò)對(duì)FPGA的編程設(shè)計(jì),在FPGA中實(shí)現(xiàn)了PCI總線目標(biāo)設(shè)備接口控制器、雙端口RAM、DDA精插補(bǔ)電路、DAC接口電路、編碼器信號(hào)處理電路和數(shù)字I/O信號(hào)處理電路。 基于改進(jìn)的數(shù)字PID控制器和前饋控制,設(shè)計(jì)開(kāi)發(fā)了運(yùn)動(dòng)控制卡的位置閉環(huán)伺服控制器,并整定了控制器參數(shù),獲得良好的伺服控制特性。 最后,采用WinDriver開(kāi)發(fā)了控制卡的驅(qū)動(dòng)程序,并詳細(xì)介紹了驅(qū)動(dòng)程序的開(kāi)發(fā)流程。
標(biāo)簽: FPGA DSP 運(yùn)動(dòng)控制卡
上傳時(shí)間: 2013-08-01
上傳用戶:00.00
本文研制的數(shù)據(jù)采集器,用于采集導(dǎo)彈過(guò)載模擬試車臺(tái)的各種參數(shù),來(lái)評(píng)價(jià)導(dǎo)彈在飛行過(guò)程中的性能,由于試車臺(tái)是高速旋轉(zhuǎn)體,其工作環(huán)境惡劣,受電磁干擾大,而且設(shè)備要求高,如果遇到設(shè)備故障或設(shè)備事故,其損失相當(dāng)巨大,保證設(shè)備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術(shù)的基礎(chǔ)上,選用了基于現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實(shí)現(xiàn)多路數(shù)據(jù)采集器的設(shè)計(jì),其優(yōu)點(diǎn)是FPGA技術(shù)在數(shù)據(jù)采集器中可以進(jìn)行模塊化設(shè)計(jì),增加了系統(tǒng)的抗干擾性、靈活性和適應(yīng)性,并且可以將整個(gè)PCM通信系統(tǒng)設(shè)計(jì)成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測(cè)路數(shù)、幀結(jié)構(gòu)、碼速率、標(biāo)度等均可改變以適應(yīng)任何場(chǎng)合。并且采用合理的糾錯(cuò)和加密編碼能夠?qū)崿F(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過(guò)對(duì)PCM通信的特點(diǎn)研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個(gè)模塊的具體建模與設(shè)計(jì),系統(tǒng)采用的是FPGA技術(shù)來(lái)實(shí)現(xiàn)數(shù)據(jù)采集和信號(hào)處理,采用VHDL實(shí)現(xiàn)了數(shù)字復(fù)接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設(shè)計(jì)。采用基于NiosII實(shí)現(xiàn)串口通訊,構(gòu)建了實(shí)時(shí)性和準(zhǔn)確性通信網(wǎng)絡(luò),實(shí)現(xiàn)了數(shù)據(jù)的采集。 測(cè)試數(shù)據(jù)和數(shù)據(jù)采集的實(shí)驗(yàn)結(jié)果證明,采用FPGA技術(shù)實(shí)現(xiàn)PCM信號(hào)的編碼、傳輸、解碼,能夠有較強(qiáng)的抗干擾性、抗噪聲性能好、差錯(cuò)可控、易加密、易與現(xiàn)代技術(shù)結(jié)合,并且誤碼率較低,要遠(yuǎn)遠(yuǎn)優(yōu)于傳統(tǒng)的方法。
標(biāo)簽: FPGA PCM 通信實(shí)現(xiàn) 多路
上傳用戶:com1com2
按照公安部規(guī)定,我國(guó)從 2004 年開(kāi)始換發(fā)第二代居民身份證,預(yù)計(jì)到 2008 年基本完成第二代居民身份證的換發(fā)工作。第二代身份證與第一代身份證最大的區(qū)別在于:它的內(nèi)部嵌入了一枚指甲蓋大小的非接觸式 IC 芯片,該芯片內(nèi)存儲(chǔ)有姓名、性別等9項(xiàng)信息。本課題設(shè)計(jì)出一款基于 ARM 和 GPRS 技術(shù)的第二代身份證無(wú)線手持閱讀器,該閱讀器能讀出第二代身份證內(nèi) IC 卡信息,并可通過(guò) GPRS 網(wǎng)絡(luò)將信息進(jìn)行無(wú)線傳輸。 本文以該閱讀器的設(shè)計(jì)為主線,論述的主要內(nèi)容如下: 1.介紹了課題背景及意義。全國(guó) 9 億第二代身份證的換發(fā),必然帶來(lái)各行業(yè)對(duì)閱讀器的大量需求,而現(xiàn)有閱讀器的弊端促使了對(duì)閱讀器做更深入的研究。 2.介紹了相關(guān)概念及技術(shù),包括:無(wú)線射頻識(shí)別技術(shù)、ISO/IEC14443 協(xié)議、嵌入式系統(tǒng)、ARM、GPRS技術(shù)等。 3.詳細(xì)介紹了該閱讀器的硬件設(shè)計(jì)方法,并給出主要硬件模塊電路原理圖及其 PCB 板設(shè)計(jì)方法,同時(shí)也簡(jiǎn)單介紹了硬件的焊接和調(diào)試過(guò)程。 4.詳細(xì)介紹了該閱讀器的軟件設(shè)計(jì)方法,包括:讀卡模塊驅(qū)動(dòng)程序、GPRS 模塊驅(qū)動(dòng)程序、人機(jī)對(duì)話模塊驅(qū)動(dòng)程序、I/O 口驅(qū)動(dòng)程序的流程圖和部分代碼。 5.為使該閱讀器安全可靠地運(yùn)行,對(duì)閱讀器進(jìn)行了各種功能測(cè)試,包括:讀卡功能、GPRS 數(shù)據(jù)傳輸功能、人機(jī)接口功能。 通過(guò)功能測(cè)試,該閱讀器能準(zhǔn)確讀取第二代身份證內(nèi)信息并通過(guò)GPRS 網(wǎng)絡(luò)成功將信息發(fā)送出去。該閱讀器與市面上現(xiàn)有的閱讀器相比,具有可脫機(jī)操作、無(wú)線傳輸、小巧靈便的優(yōu)點(diǎn)。由于該閱讀器軟件采用模塊化的設(shè)計(jì)方法,可以方便移植到其他非接觸卡閱讀器中,因此本閱讀器具有非常廣泛的應(yīng)用前景。
標(biāo)簽: GPRS ARM 身份證 無(wú)線
上傳時(shí)間: 2013-06-10
上傳用戶:爺?shù)臍赓|(zhì)
軟開(kāi)關(guān)技術(shù)是電力電子裝置向高頻化、高功率密度化發(fā)展的關(guān)鍵技術(shù),已成為現(xiàn)代電力電子技術(shù)研究的熱點(diǎn)之一。微處理器的出現(xiàn)促進(jìn)了電力電子變換器的控制技術(shù)從傳統(tǒng)的模擬控制轉(zhuǎn)向數(shù)字控制,數(shù)字控制技術(shù)可使控制電路大為簡(jiǎn)化,并能提高系統(tǒng)的抗干擾能力、控制靈活性、通用性以及智能化程度。本文提出了一種利用耦合輸出電感的新型次級(jí)箝位ZVZCS PWM DC/DC變換器,其反饋控制采用數(shù)字化方式。 論文分析了該新型變換器的工作原理,推導(dǎo)了變換器各種狀態(tài)時(shí)的參數(shù)計(jì)算方程;設(shè)計(jì)了以ARW芯片LPC2210為核心的數(shù)字化反饋控制系統(tǒng),通過(guò)軟件設(shè)計(jì)實(shí)現(xiàn)了PWM移相控制信號(hào)的輸出;運(yùn)用Pspice9.2軟件成功地對(duì)變換器進(jìn)行了仿真,分析了各參數(shù)對(duì)變換器性能的影響,并得出了變換器的優(yōu)化設(shè)計(jì)參數(shù);最后研制出基于該新型拓?fù)浜蛿?shù)字化控制策略的1千瓦移相控制零電壓零電流軟開(kāi)關(guān)電源,給出了其主電路、控制電路、驅(qū)動(dòng)電路、保護(hù)電路及高頻變壓器等的設(shè)計(jì)過(guò)程,并在實(shí)驗(yàn)樣機(jī)上測(cè)量出了實(shí)際運(yùn)行時(shí)的波形。 理論分析與實(shí)驗(yàn)結(jié)果表明:該變換器拓?fù)淠軐?shí)現(xiàn)超前橋臂的零電壓開(kāi)關(guān),滯后橋臂的零電流開(kāi)關(guān);采用ARM微控制器進(jìn)行數(shù)字控制,較傳統(tǒng)的純模擬控制實(shí)時(shí)反應(yīng)速度更快、電源穩(wěn)壓性能更好、外圍電路更簡(jiǎn)單、設(shè)計(jì)更靈活等,為實(shí)現(xiàn)智能化數(shù)字電源創(chuàng)造了基礎(chǔ),具有廣泛的應(yīng)用前景和巨大的經(jīng)濟(jì)價(jià)值。
標(biāo)簽: DCDC ARM 控制 全橋
上傳時(shí)間: 2013-08-03
上傳用戶:cc1
LDPC(低密度奇偶校驗(yàn)碼)編碼是提高通信質(zhì)量和數(shù)據(jù)傳輸速率的關(guān)鍵技術(shù)。LDPC碼應(yīng)用于實(shí)際通信系統(tǒng)是本課題的研究重點(diǎn)。實(shí)際通信要求在LDPC碼長(zhǎng)盡量短、碼率盡量高及硬件可實(shí)現(xiàn)的前提下,結(jié)合連續(xù)相位MSK調(diào)制,滿足歸一化信噪比SNR=2dB時(shí),系統(tǒng)誤碼率低于10-4。根據(jù)課題背景,本文主要研究基于FPGA的LDPC編碼器設(shè)計(jì)與實(shí)現(xiàn)。 LDPC碼的編碼復(fù)雜度往往與其幀長(zhǎng)的平方成正比,編碼復(fù)雜度大,成為編碼硬件實(shí)現(xiàn)的一個(gè)障礙;論文針對(duì)實(shí)際系統(tǒng)的預(yù)期指標(biāo),通過(guò)對(duì)多種矩陣構(gòu)造算法的預(yù)選方案及影響LDPC碼性能參數(shù)仿真分析,基于1/2碼率,1024和2048兩種幀長(zhǎng),設(shè)計(jì)了三種編碼器的備選方案,分別為直接下三角編碼器,串行準(zhǔn)循環(huán)編碼器和二階準(zhǔn)循環(huán)編碼器。 對(duì)于每種編碼器,分別設(shè)計(jì)了其整體結(jié)構(gòu),并對(duì)每種編碼器的功能模塊進(jìn)行深入研究,設(shè)計(jì)完成后利用第3方軟件MODELSIM對(duì)編碼器進(jìn)行了時(shí)序仿真;根據(jù)時(shí)序仿真結(jié)果和綜合報(bào)告對(duì)三種編碼方案進(jìn)行比較,最終選擇串行準(zhǔn)循環(huán)編碼器作為硬件實(shí)現(xiàn)的編碼方案。 最后,在FPGA中硬件實(shí)現(xiàn)了串行準(zhǔn)循環(huán)編碼器并對(duì)其進(jìn)行測(cè)試,利用MATLAB仿真程序和串口通信工具最終驗(yàn)證了這種編碼器的正確性和硬件可實(shí)現(xiàn)性。
標(biāo)簽: LDPC FPGA 編碼器 實(shí)現(xiàn)研究
上傳時(shí)間: 2013-08-02
上傳用戶:林魚2016
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1