本書以Altera公司開發的NIOS嵌入式處理器軟核為例,介紹了嵌入式處理器的組成原理和開發應用。介紹NIOS系統設計和c程序編程與調試。
標簽: Altera NIOS 嵌入式處理器 軟核
上傳時間: 2015-07-17
上傳用戶:yph853211
IP核生成器生成 ip 后有兩個文件對我們比較有用,假設生成了一個 asyn_fifo 的核,則 asyn_fifo.veo 給出了例化該核方式(或者在 Edit->Language Template->COREGEN 中找到 verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫 的模塊,仿真時該文件也要加入工程。
標簽: ip IP核 生成器 比較
上傳時間: 2014-01-05
上傳用戶:頂得柱
Xilinx FPGA 的IP核,實現FFT功能的
標簽: Xilinx FPGA IP核
上傳時間: 2013-12-12
上傳用戶:han_zh
針對51核的實驗程序,包括匯編語言核C語言,有交通燈,步進電機,濾波器等
標簽: 實驗 程序
上傳時間: 2015-07-23
上傳用戶:yyq123456789
數字預失真在通信領域內IP核的開發文檔,包括數學表達式及硬件框圖
標簽: 數字預失真 IP核 通信領域 文檔
上傳用戶:水口鴻勝電器
* 用拉格朗日插值法依據N個已知數據點即使函數值 * 輸入: n--已知數據點的個數N-1 * x--已知數據點第一坐標的N維列向量 * y--已知數據點第二坐標的N維列向量 * xx-插值點第一坐標 * 輸出: 函數返回值所求插值點的第二坐標
標簽: 數據 向量 xx 插值
上傳時間: 2013-11-28
上傳用戶:fhzm5658
* 用埃特金插值法依據N個已知數據點計算函數值 * 輸入: n--已知數據點的個數N-1 * x--已知數據點第一坐標的N維列向量 * y--已知數據點第二坐標的N維列向量 * xx-插值點第一坐標 * eps--求解精度 * 輸出: 函數返回值所求插值點的第二坐標
上傳時間: 2014-01-20
上傳用戶:maizezhen
* 用牛頓插值法依據N個已知數據點即使函數值 * 輸入: n--已知數據點的個數N-1 * x--已知數據點第一坐標的N維列向量 * y--已知數據點第二坐標的N維列向量 * xx-插值點第一坐標 * 輸出: 函數返回值所求插值點的第二坐標
標簽: 數據 向量 xx 牛頓
上傳時間: 2014-01-09
上傳用戶:亞亞娟娟123
mcs51的vhdl IP核,是每個學習FPGA的必經之路,希望一起探討
標簽: FPGA vhdl mcs 51
上傳時間: 2014-01-14
上傳用戶:wuyuying
8051的VHDL IP核,很不錯的東西
標簽: 8051 VHDL IP核
上傳用戶:小碼農lz
蟲蟲下載站版權所有 京ICP備2021023401號-1