每對節點間最短路徑 Floyd-Warshall 算法 D[i,j]表示從i到j的最短距離; P[i,j]表示從i到j的最短路徑上j 的父節點
標簽: Floyd-Warshall 節點 最短路徑 算法
上傳時間: 2013-11-29
上傳用戶:來茴
設計VHDL24小時的時鐘,去除了按鍵彈跳現象
標簽: VHDL 24
上傳時間: 2013-12-23
上傳用戶:hzy5825468
Oracle9iデータベース物理設計方針表領域編
標簽: Oracle9i 物理
上傳時間: 2015-05-23
上傳用戶:liansi
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為: 為確保產品之製造性, R&D在設計階段必須遵循Layout相關規範, 以利製造單位能順利生產, 確保產品良率, 降低因設計而重工之浪費.
標簽: Layout 1.70 Rule PCB
上傳用戶:it男一枚
java 的jdk 的書籍j ava 的jdk 的書籍
標簽: jdk java ava 書籍
上傳時間: 2013-12-02
上傳用戶:時代電子小智
本程序用于實現求解并繪制正弦信號功率譜密度的功能
標簽: 程序 正弦信號 功率譜 密度
上傳時間: 2015-05-25
上傳用戶:徐孺
VHDL寫成的8051IP核,仔細看能有不少收貨
標簽: VHDL 8051 IP
上傳用戶:youke111
摘要 探討了IP 核的驗證與測試的方法及其和 VHDL語言在 IC 設計中的應用 并給出了其在RISC8 框架 CPU 核中的下載實例.
標簽: RISC8 VHDL CPU IC
上傳時間: 2014-07-11
上傳用戶:lunshaomo
hdl的8051核,不知道好不好用大家試試吧。xilinx公司的核
標簽: 8051 hdl
上傳時間: 2013-12-08
上傳用戶:jcljkh
加法器核,帶進位位的,xilinx公司的核,能用
標簽: 加法器
上傳時間: 2015-05-31
上傳用戶:gtf1207
蟲蟲下載站版權所有 京ICP備2021023401號-1