亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

梳狀濾波器

  • 基于FPGA的Turbo碼編譯碼器實現(xiàn)

    基于FPGA的Turbo碼編譯碼器實現(xiàn)基于FPGA的Turbo碼編譯碼器實現(xiàn)

    標(biāo)簽: Turbo FPGA 編譯碼器

    上傳時間: 2013-06-13

    上傳用戶:ippler8

  • 基于VHDL語言的卷積碼編解碼器的設(shè)計

    本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開發(fā)平臺上基于VHDL語言設(shè)計(2,1,6)卷積碼編解碼器的方法。

    標(biāo)簽: VHDL 語言 卷積碼 編解碼器

    上傳時間: 2013-06-16

    上傳用戶:zfh920401

  • 小功率光伏逆變器的設(shè)計

    文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結(jié)構(gòu)優(yōu)缺點,提出適合小 功率光伏系統(tǒng)的兩級式并網(wǎng)結(jié)構(gòu),并對前級DC-DC電路和后級DC-AC分別進(jìn)行 了電路結(jié)構(gòu)的選擇。

    標(biāo)簽: 小功率 光伏逆變器

    上傳時間: 2013-06-14

    上傳用戶:jjj0202

  • AT89C2051設(shè)計超聲波測距儀.rar

    通過超聲波發(fā)射裝置發(fā)出超聲波,根據(jù)接收器接到超聲波時的時間差就可以知道距離了。這與雷達(dá)測距原理相似。超聲波發(fā)射器向某一方向發(fā)射超聲波,在發(fā)射時刻的同時開始計時,超聲波在空氣中傳播,途中碰到障礙物就立即返回來,超聲波接收器收到反射波就立即停止計時。(超聲波在空氣中的傳播速度為340m/s,根據(jù)計時器記錄的時間t,就可以計算出發(fā)射點距障礙物的距離(s),即:s=340t/2)

    標(biāo)簽: C2051 2051 89C

    上傳時間: 2013-04-24

    上傳用戶:1054154823

  • 源碼公開的MCS-51單片機(jī)宏匯編器

    周立功的一份文檔,介紹源碼公開的MCS-51單片機(jī)宏匯編器,本是一應(yīng)屆生的習(xí)作,是學(xué)習(xí)編譯原理和C程序設(shè)計的“靶子”,雖然該軟件未完全達(dá)到滿意效果,不過與Keil公司的A51配合起來使用還是不錯的。

    標(biāo)簽: MCS 51 源碼 單片機(jī)

    上傳時間: 2013-05-19

    上傳用戶:axxsa

  • 基于FPGA技術(shù)的HDLC幀收發(fā)器

    基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計與實現(xiàn)

    標(biāo)簽: FPGA HDLC 收發(fā)器

    上傳時間: 2013-05-24

    上傳用戶:lindor

  • USBISP下載器驅(qū)動

    USBISP下載器驅(qū)動USBISP下載器驅(qū)動及說明(USBISP配置用戶用)\RZ-USBISP使用說明

    標(biāo)簽: USBISP 下載器 驅(qū)動

    上傳時間: 2013-07-03

    上傳用戶:coeus

  • ChenMobius通信系統(tǒng)的FPGA硬件實現(xiàn)

    自上個世紀(jì)九十年代以來,我國著名學(xué)者、現(xiàn)中國科學(xué)院院士、清華大學(xué)陳難先教授等人使用無窮級數(shù)的Mobius反演公式解決了一系列重要的物理學(xué)中的逆問題,開創(chuàng)了應(yīng)用、推廣數(shù)論中的Mobius變換解決物理學(xué)中各種逆問題的巧妙方法,其工作在1990年當(dāng)時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學(xué)蘇武潯教授等則把Mobius變換的方法應(yīng)用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數(shù)的逆變換運算,得到正、余弦函數(shù)及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計算與信息的解調(diào);而后把它們應(yīng)用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統(tǒng)的FPGA硬件設(shè)計實現(xiàn)和基于Chen-Mobius變換的語音加密雙工通信系統(tǒng)的實現(xiàn)。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統(tǒng)進(jìn)行仿真分析,對該系統(tǒng)在不同信噪比情況下的錯誤概率進(jìn)行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統(tǒng)的主體模塊(函數(shù)及積分器的產(chǎn)生等)轉(zhuǎn)化成HDL硬件語言,后在QuartusⅡ軟件平臺上,結(jié)合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構(gòu)架完整的Chen-Mobius通信系統(tǒng),并對此系統(tǒng)設(shè)計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現(xiàn)硬件的編程和下載,從而完成了Chen-Mobius多路通信系統(tǒng)的FPGA硬件實現(xiàn)。 另外,利用Chen-Mobius單路通信系統(tǒng)的調(diào)制、解調(diào)系統(tǒng)分別對語音信號進(jìn)行加密與解密,在兩塊DE2的FPGA開發(fā)板上成功實現(xiàn)了基于Chen-Mobius變換的語音加密雙工通信。完成本設(shè)計意義重大,它為今后Chen-Mobius通信系統(tǒng)應(yīng)用于通信領(lǐng)域的各個方面,邁開堅實的一步。

    標(biāo)簽: ChenMobius FPGA 通信系統(tǒng) 硬件實現(xiàn)

    上傳時間: 2013-07-24

    上傳用戶:xaijhqx

  • 基于小波變換的圖像去噪算法研究

    隨著多媒體技術(shù)的發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。它的發(fā)展主要依賴于兩個性質(zhì)不同、自成體系但又緊密相關(guān)的研究領(lǐng)域:圖像處理算法及其相應(yīng)的電路實現(xiàn)。圖像處理系統(tǒng)的硬件實現(xiàn)—般有三種方式:專用的圖像處理器件集成芯片(Application Specific Integrated Circuit)、數(shù)字信號處理器(Digital Signal Process)和現(xiàn)場可編程門陣列(Field Programmable Gate Array)以及相關(guān)電路組成。它們可以實時高速完成各種圖像處理算法。圖像處理中,低層的圖像預(yù)處理的數(shù)據(jù)量很大,要求處理速度快,但運算結(jié)果相對比較簡單。相對于其他兩種方式,基于FPGA的圖像處理方式的系統(tǒng)更適合于圖像的預(yù)處理。本文設(shè)計了—種基于FPGA的小波域圖像去噪系統(tǒng)。首先,闡述了基于小波變換的圖像去噪算法原理,重點討論了小波鄰域閾值(NeighShrink)去噪算法,并給出了該算法相應(yīng)的Matlab 仿真;然后,為了改進(jìn)鄰域閾值去噪算法中對每個分解子帶都采用相同鄰域和閾值的缺點,本文提出了基于最小二乘支持向量機(jī)(LS-SVM)分類的鄰域閾值去噪算法和以斯坦無偏估計 (SURE)為準(zhǔn)則同時結(jié)合小波系數(shù)尺度間關(guān)系的鄰域閾值去噪算法。經(jīng)Matlab實驗表明,相比于其他幾種經(jīng)典算法,本文提出的兩種改進(jìn)算法在濾除噪聲的同時能更好地保護(hù)圖像細(xì)節(jié),并在較高噪聲情況下能獲得更高的峰值信噪比。在此基礎(chǔ)上本文將提出的改進(jìn)小波鄰域閾值去噪算法進(jìn)行了相應(yīng)的簡化,以滿足低噪聲處理要求且易于在FPGA上實現(xiàn);最后,給出了基于 FPGA的小波鄰域閾值去噪系統(tǒng)的總體結(jié)構(gòu)和FPGA內(nèi)部各功能模塊的具體實現(xiàn)方案,包括二維離散小波變換模塊、二維離散小波逆變換模塊、SDRAM存儲器控制模塊、去噪計算模塊和系統(tǒng)核心控制模塊,并對各個系統(tǒng)模塊和整體進(jìn)行了仿真驗證,結(jié)果表明本文設(shè)計的基于FPGA 的小波鄰域閾值去噪系統(tǒng)能滿足實際的圖像處理要求,具有一定的理論和實際應(yīng)用價值。關(guān)鍵詞:圖像處理系統(tǒng),F(xiàn)PGA,圖像去噪算法,小波變換

    標(biāo)簽: 小波變換 圖像去噪 算法研究

    上傳時間: 2013-05-16

    上傳用戶:450976175

  • 可重構(gòu)24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號轉(zhuǎn)換為高精度的模擬信號(大于等于16位)。采用這一架構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無法達(dá)到的精度和動態(tài)范圍。在高精度測量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實現(xiàn)了一個具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號下,達(dá)到了約150dB的信噪比。作為一個靈活的音頻DAC實現(xiàn)方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進(jìn)行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計與實現(xiàn)存在較大的難度。本文綜合大量文獻(xiàn)中的經(jīng)驗原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計流程;并據(jù)此設(shè)計了達(dá)到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實現(xiàn)結(jié)構(gòu)。分析表明,與其他常見的∑-△調(diào)制器實現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡單、運算單元少等優(yōu)點;此外在同樣信號采樣率下,調(diào)制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達(dá)到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現(xiàn)對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實現(xiàn)和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特數(shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。

    標(biāo)簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

主站蜘蛛池模板: 仪征市| 阿合奇县| 凤山市| 奈曼旗| 汽车| 右玉县| 大名县| 泰来县| 兴仁县| 墨脱县| 灯塔市| 青川县| 铁力市| 东方市| 江孜县| 女性| 杭锦后旗| 东台市| 绿春县| 玉田县| 曲阜市| 台南市| 西贡区| 横山县| 阳高县| 新竹县| 闽清县| 美姑县| 巍山| 新竹市| 博白县| 习水县| 武陟县| 锡林浩特市| 普兰店市| 石门县| 榆社县| 八宿县| 封开县| 庐江县| 米易县|