目前,能源危機與環(huán)境污染已經(jīng)備受關(guān)注,被各個國家提上紀(jì)事日程。在眾多的新能源中,風(fēng)能以它可再生、清潔、無污染等特點受到人們的青睞。在風(fēng)力發(fā)電技術(shù)上也從獨立型逐漸向并網(wǎng)型轉(zhuǎn)變,因此并網(wǎng)技術(shù)已成為主流。由于變速恒頻具有發(fā)電量大,對風(fēng)電場風(fēng)速的變化適應(yīng)性好具有較高的葉尖速比等優(yōu)點,所以變速恒頻必然會取代恒速恒頻。實現(xiàn)變速恒頻的風(fēng)力發(fā)電機組有很多種,其中永磁同步直驅(qū)式風(fēng)力發(fā)電機由于不需要齒輪箱,因而改善風(fēng)能轉(zhuǎn)換效率,減小維護,降低了噪音,提高可靠性,本文以永磁同步直驅(qū)式發(fā)電系統(tǒng)為研究對象。 本文針對永磁同步直驅(qū)式發(fā)電雙PWM變換器系統(tǒng),首先在對變速恒頻理論研究的基礎(chǔ)上,對風(fēng)力機的數(shù)學(xué)模型進行了分析,完成了對風(fēng)力機的最大風(fēng)力跟蹤模擬仿真。由于發(fā)電機發(fā)出的電隨著風(fēng)速的不斷變化,因此就靠控制變換器來實現(xiàn)恒壓恒頻的電壓并送入電網(wǎng)。其次在對永磁同步發(fā)電機和變換器的數(shù)學(xué)模型研究的基礎(chǔ)上提出了對整流側(cè)和電網(wǎng)側(cè)變換器分開控制,控制整流器來控制發(fā)電機的轉(zhuǎn)速,控制逆變器來實現(xiàn)穩(wěn)壓和恒頻的向電網(wǎng)輸送電壓。并對逆變器側(cè)的直流電容和電感選值給出了范圍,在這些理論基礎(chǔ)上對逆變器進行了MATLAB/SIMULINK仿真,給出了仿真結(jié)果。在前面理論分析的基礎(chǔ)上,針對逆變器部分做了硬件和軟件的設(shè)計。選用智能功率模塊(IPM)作為逆變器,采用霍爾電壓、電流傳感器實現(xiàn)了對電壓電流的采樣,控制器選用TMS320F2407A,并制作了對采樣信號處理電路板、PWM信號處理電路板和傳感器電路板,編寫了程序。
標(biāo)簽: 風(fēng)力發(fā)電機 變速恒頻
上傳時間: 2013-06-17
上傳用戶:youlongjian0
各類交流電源在產(chǎn)品開發(fā)過程中都需要進行長時間的帶載測試,以檢驗其電氣性能。傳統(tǒng)使用電阻、電感和電容這類無源元件作為負載的測試方法存在參數(shù)調(diào)節(jié)不方便、發(fā)熱量大、耗能等諸多缺點。為克服傳統(tǒng)測試方法的不足,本文研究了一種帶能量回饋功能的交流電子負載裝置,采用交直交變換結(jié)構(gòu),由具有公共直流母線的兩級電壓型PWM整流器組成。通過控制前級PWM整流器的輸入功率因數(shù),在其輸入端模擬不同阻抗特性的負載;后級PWM整流器工作在并網(wǎng)逆變狀態(tài),將被測試電源發(fā)出的電能回饋至電網(wǎng)進行循環(huán)利用。 交流電子負載屬于一種測試設(shè)備,需要實現(xiàn)用戶交互、通訊、監(jiān)控等功能,因此采用了以DSP芯片為核心的數(shù)字控制方案。本文首先探討了數(shù)字控制技術(shù)對變換器性能的影響,重點討論了當(dāng)數(shù)字脈寬調(diào)制器精度不足時會引起輸出產(chǎn)生極限環(huán)振蕩的問題。分析了極限環(huán)振蕩產(chǎn)生的原因,并以BUCK、BOOST和BUCK-BOOST三種基本變換器的數(shù)字控制器設(shè)計為例,推導(dǎo)出了為避免極限環(huán)振蕩,數(shù)字脈寬調(diào)制器應(yīng)滿足的最小精度要求。在MATLAB中建立了數(shù)字控制器的仿真模型,設(shè)計了一臺數(shù)字控制BUCK變換器實驗樣機,仿真和實驗結(jié)果驗證了理論分析的正確性。 根據(jù)處理電能方式的不同,交流電子負載可分為能量消耗型和能量回饋型兩大類。本文首先針對交流電源產(chǎn)品的功能性測試應(yīng)用場合,提出了一種新的能量消耗型交流電子負載結(jié)構(gòu)和相應(yīng)的控制方法。然后重點介紹了能量回饋型交流電子負載的工作原理及其控制策略。分析了功率電路中主要元件參數(shù)的選取方法。其中,對工作在任意功率因數(shù)情況下的單相PWM整流器中交流濾波電感的取值作了重點討論。在Saber軟件中建立了系統(tǒng)的仿真模型,設(shè)計了一臺以TMS320F2812 DSP芯片為控制核心的能量回饋型交流電子負載原理樣機,仿真和實驗結(jié)果驗證了系統(tǒng)方案的可行性和正確性。最后針對交流電子負載的并網(wǎng)能量回饋功能,初步分析了一種基于正反饋思想的并網(wǎng)系統(tǒng)孤島檢測方法,并進行了仿真驗證。
上傳時間: 2013-07-29
上傳用戶:zlf19911217
近年來隨著用電設(shè)備對供電電源的性能和可靠性要求越來越高,不間斷供電系統(tǒng)(UPS)得到了廣泛應(yīng)用。UPS模塊化并聯(lián)可實現(xiàn)大容量供電和冗余供電,是提高UPS容量和可靠性的一條重要途徑,因而被公認為當(dāng)今逆變技術(shù)發(fā)展的重要方向之一。 本文主要致力于無輸出隔離變壓器的逆變器并聯(lián)系統(tǒng)環(huán)流特性及其并聯(lián)控制實現(xiàn)的研究。首先探討了基于電壓電流雙閉環(huán)控制的逆變器控制設(shè)計方法,在確定雙閉環(huán)控制逆變器閉環(huán)傳遞函數(shù)并了解其等效輸出阻抗特性的基礎(chǔ)上,建立了基于等效輸出阻抗的并聯(lián)系統(tǒng)模型分析其環(huán)流特性,并提出了一種新的基于有功功率和無功功率的逆變器并聯(lián)控制方案,包括:基準(zhǔn)電壓相位和幅值的調(diào)整,PI控制參數(shù)設(shè)計,有功和無功功率計算,逆變輸出電壓同步鎖相等。此外本文還特別討論了雙閉環(huán)控制逆變器輸出電壓直流分量產(chǎn)生原因,提出了逆變器輸出電壓直流分量檢測與高精度數(shù)字調(diào)節(jié)方法,研究了雙閉環(huán)控制逆變器并聯(lián)系統(tǒng)直流環(huán)流產(chǎn)生原因及其檢測與抑制方法。最后通過實驗和實驗波形驗證本文所介紹的逆變器并聯(lián)控制方案的可行性。
上傳時間: 2013-04-24
上傳用戶:ljthhhhhh123
工業(yè)領(lǐng)域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術(shù)的不斷發(fā)展,人們曰益意識到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢。由于中大功率的電力電子設(shè)備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當(dāng)今國內(nèi)外研究的一大熱點。 隨著數(shù)字控制技術(shù)的不斷發(fā)展,越來越多的控制策略通過數(shù)字信號處理器(DSP)得以實現(xiàn)。數(shù)字控制的特有優(yōu)點:簡化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問題,控制靈活且易實現(xiàn)先進控制等,使得所設(shè)計的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開發(fā)周期。因此,數(shù)字化控制電源已成為當(dāng)今于開關(guān)電源產(chǎn)品設(shè)計的潮流。 本文首先給出了幾種常見的三相功率因數(shù)校正方案,并對其進行了比較和分析,在前面的基礎(chǔ)上提出了:三相三開關(guān)三電平拓撲結(jié)構(gòu)和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點及其在電力電子裝置中的應(yīng)用,首先介紹目前DSP芯片的發(fā)展,通過比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設(shè)計理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設(shè)計方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過瞬時值控制獲得快速的動態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時值控制,具有較高的輸出精度。本文最后應(yīng)用仿真軟件MATLAB中的SIMULINK對系統(tǒng)進行仿真,驗證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設(shè)計。對于三相變換器這種復(fù)雜的非線性系統(tǒng),需要模擬、數(shù)字信號混合仿真,仿真比較難以實現(xiàn)。一是因為模型難以建立二是即使建立起一個模型,由于電路復(fù)雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過簡化,利用MATLAB中的SIMULINK構(gòu)建了變換器的電壓模型,用于驗證設(shè)計方法和設(shè)計參數(shù)的正確性。
標(biāo)簽: DSP 三相 有源功率因數(shù)校正
上傳時間: 2013-05-31
上傳用戶:wengtianzhu
數(shù)字圖像處理技術(shù)是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一。目前,數(shù)字圖像處理技術(shù)被廣泛應(yīng)用于航空航天、通信、醫(yī)學(xué)及工業(yè)生產(chǎn)等領(lǐng)域中。數(shù)字圖像處理的特點是處理的數(shù)據(jù)量大,處理非常耗時,本文研究了在FPGA上用硬件描述語言實現(xiàn)圖像處理算法,通過功能模塊的硬件化,解決了視頻圖像處理的速度問題。隨著微電子技術(shù)的高速發(fā)展,F(xiàn)PGA為數(shù)字圖像信號處理在算法、系統(tǒng)結(jié)構(gòu)上帶來了新的方法和思路。 本文設(shè)計的基于FPGA的圖像處理系統(tǒng),是一個具有視頻圖像采集、圖像處理、圖像顯示功能的圖像處理系統(tǒng)。該系統(tǒng)采用Altera公司FPGA芯片作為中央處理器,由視頻解碼模塊、圖像處理模塊、視頻編碼模塊組成。模擬視頻信號由CCD傳感器送入,經(jīng)視頻解碼芯片SAA7113轉(zhuǎn)換成數(shù)字視頻信號后,圖像處理模塊完成中值濾波和邊緣檢測這兩種圖像處理算法,視頻編碼芯片SAA7121將數(shù)字視頻信號轉(zhuǎn)換成模擬視頻信號輸出。 整個設(shè)計及各個模塊都在Altera公司的開發(fā)環(huán)境QuartusⅡ以及第三方仿真軟件Modelsim上進行了仿真及邏輯綜合。仿真結(jié)果表明,使用FPGA硬件處理圖像數(shù)據(jù)不僅能夠獲得良好的處理效果,處理速度也遠遠高于軟件法處理的方法。
標(biāo)簽: FPGA 數(shù)字圖像處理
上傳時間: 2013-04-24
上傳用戶:han_zh
IIR數(shù)字濾波器是沖激響應(yīng)為無限長的一類數(shù)字濾波器,是電子、通信及信號處理領(lǐng)域的重要研究內(nèi)容,國內(nèi)外學(xué)者對IIR數(shù)字濾波器的優(yōu)化設(shè)計進行了大量研究。其中,進化算法優(yōu)化設(shè)計IIR數(shù)字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工魚群算法的IIR數(shù)字濾波器優(yōu)化設(shè)計也取得了較好的效果。但這些方法都是將多目標(biāo)優(yōu)化問題轉(zhuǎn)化為單目標(biāo)優(yōu)化問題,這種方法是將每個目標(biāo)賦一個權(quán)值,然后將這些賦了權(quán)值的目標(biāo)相加,把相加的結(jié)果作為目標(biāo)函數(shù),在此基礎(chǔ)上尋找目標(biāo)函數(shù)的最小值,這樣做造成的問題是可能將其中的任何一種滿足目標(biāo)函數(shù)值最小的情況作為最優(yōu)解,但實際上得到的不一定是最優(yōu)解。也就是說,單目標(biāo)的方法難以區(qū)分哪一種情況為最優(yōu)解,這樣的尋優(yōu)模型從理論上來說是難以得到最優(yōu)解的。另外,在將多目標(biāo)轉(zhuǎn)化為單目標(biāo)時,各個目標(biāo)的權(quán)值難以確定,而且最終只能得到唯一解。針對這些問題,本文在研究傳統(tǒng)遺傳算法、進化規(guī)劃算法以及量子遺傳算法的IIR數(shù)字濾波器優(yōu)化設(shè)計的基礎(chǔ)上,將重點研究IIR數(shù)字濾波器的粒子進化規(guī)劃優(yōu)化、遺傳多目標(biāo)優(yōu)化以及量子多目標(biāo)優(yōu)化。另外,由于在通信系統(tǒng)中IIR數(shù)字濾波器有廣泛應(yīng)用,并且大量采用FPGA實現(xiàn),多目標(biāo)優(yōu)化方法得到的濾波器性能也值得驗證,因此,對多目標(biāo)優(yōu)化方法得到的IIR數(shù)字濾波器系數(shù)進行FPGA仿真驗證有重要的現(xiàn)實意義。 @@ 論文的主要工作及研究成果具體如下: @@ 1.分析IIR數(shù)字濾波器的數(shù)學(xué)模型及其優(yōu)化設(shè)計的參數(shù);針對低通IIR數(shù)字濾波器,采用遺傳算法及量子遺傳算法對其進行優(yōu)化設(shè)計,并給出相應(yīng)的仿真結(jié)果及分析。 @@ 2.針對使用進化規(guī)劃算法優(yōu)化設(shè)計IIR數(shù)字濾波器時容易陷入局部極值的問題,研究粒子進化規(guī)劃算法,并將其應(yīng)用于IIR數(shù)字濾波器的優(yōu)化設(shè)計,該算法將粒子群優(yōu)化算法與進化規(guī)劃算法相結(jié)合,繼承了粒子群算法局部搜索能力強和進化規(guī)劃算法遺傳父代優(yōu)良基因能力強的優(yōu)點。將這種新的粒子進化規(guī)劃算法應(yīng)用于IIR低通、高通、帶通、帶阻數(shù)字濾波器的優(yōu)化設(shè)計,顯示了較好的效果。 @@ 3.優(yōu)化設(shè)計IIR數(shù)字濾波器時,通常將多目標(biāo)轉(zhuǎn)化為單目標(biāo)的優(yōu)化問題,這種方法雖然設(shè)計簡單,但是在將多目標(biāo)轉(zhuǎn)化為單目標(biāo)時,各個目標(biāo)的權(quán)值難以確定,而且最終只能得到唯一解,不能提供更多的有效解給決策者。針對常 用基于單目標(biāo)優(yōu)化算法的不足,在分析IIR數(shù)字濾波器優(yōu)化模型和待優(yōu)化參數(shù)的基礎(chǔ)上,本文研究遺傳算法的IIR數(shù)字濾波器多目標(biāo)優(yōu)化設(shè)計方法,該方法將多個目標(biāo)值直接映射到適應(yīng)度函數(shù)中,通過比較函數(shù)值的占優(yōu)關(guān)系來搜索問題的有效解集,使用這種方法可以求得一組有效解,并且將多目標(biāo)轉(zhuǎn)化為單目標(biāo)的優(yōu)化方法得到的唯一解也能被包括在這一組有效解中。@@ 4.將量子遺傳算法應(yīng)用于IIR數(shù)字濾波器多目標(biāo)優(yōu)化設(shè)計,研究量子遺傳算法的IIR數(shù)字濾波器多目標(biāo)優(yōu)化設(shè)計方法,并將優(yōu)化結(jié)果與傳統(tǒng)遺傳算法的多目標(biāo)優(yōu)化方法進行了比較。仿真結(jié)果表明,在對同一種濾波器進行優(yōu)化設(shè)計時,使用該方法得到的結(jié)果通帶波動更小,過渡帶更窄,阻帶衰減也更大。 @@ 5.針對IIR數(shù)字濾波器的硬件實現(xiàn)問題,在對IIR數(shù)字濾波器的結(jié)構(gòu)特征進行分析的基礎(chǔ)上,分別采用遺傳多目標(biāo)優(yōu)化方法量子多目標(biāo)方法優(yōu)化設(shè)計IIR數(shù)字濾波器的系數(shù),然后針對兩組系數(shù)進行了FPGA( Field-Programmable GateArray,現(xiàn)場可編程門陣列)仿真驗證,并對兩種結(jié)果進行了對比分析。 @@關(guān)鍵詞:IIR數(shù)字濾波器;優(yōu)化設(shè)計
標(biāo)簽: FPGA IIR 數(shù)字濾波器
上傳時間: 2013-06-09
上傳用戶:熊少鋒
圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現(xiàn)場景的三維信息,提供場景更為全面、詳實的信息,在醫(yī)學(xué)、軍事、娛樂具有廣泛的應(yīng)用前景。而現(xiàn)有的3D立體顯示設(shè)備價格都比較貴,基于此,本人研究了基于SDRAM存儲器和FPGA處理器的3D頭盔顯示設(shè)備并且設(shè)計出硬件和軟件系統(tǒng)。該系統(tǒng)圖像效果好,并且價格成本便宜,從而具有更大的實用性。本文完成的主要工作有三點: 1.設(shè)計了基于FPGA處理器和SDRAM存儲器的3D頭盔顯示器。該方案有別于現(xiàn)有的基于MCU、DSP和其它處理芯片的方案。本方案能通過線性插值算法把1024×768的分辨率變成800×600的分辨率,并能實現(xiàn)120HZ圖像刷新率,采用SDRAM作為高速存儲器,并且采用乒乓操作,有別于其它的開關(guān)左右眼視頻實現(xiàn)立體圖像。在本方案中每時每刻都是左右眼視頻同時輸出,使得使用者感覺不到視頻圖像有任何閃爍,減輕眼睛疲勞。本方案還實現(xiàn)了圖像對比對度調(diào)節(jié),液晶前照光調(diào)節(jié)(調(diào)節(jié)輸出脈沖的占空比),立體圖像源自動識別,還有人性化的操作界面(OSD)功能。 2.完成了該系統(tǒng)的硬件平臺設(shè)計和軟件設(shè)計。從便攜性角度考慮,盡量減小PCB板面積,給出了它們詳細的硬件設(shè)計電路圖。完成了FPGA系統(tǒng)的設(shè)計,包括系統(tǒng)整體分析,各個模塊的實現(xiàn)原理和具體實現(xiàn)的方法。完成了單片機對AD9883的配置設(shè)計。 3.完成了本方案的各項測試和調(diào)試工作,主要包括:數(shù)據(jù)采集部分測試、數(shù)據(jù)存儲部分測試、FPGA器件工作狀態(tài)測試、以電腦顯示器作為顯示器的聯(lián)機調(diào)試和以HX7015A作為顯示器的聯(lián)機調(diào)試,并且最終調(diào)試通過,各項功能都滿足預(yù)期設(shè)計的要求。實驗和分析結(jié)果論證了系統(tǒng)設(shè)計的合理性和使用價值。 本文的研究與實現(xiàn)工作通過實驗和分析得到了驗證。結(jié)果表明,本文提出的由FPGA和SDRAM組成的3D頭盔顯示系統(tǒng)完全可以實現(xiàn)高質(zhì)量的立體視覺效果,從而可以將該廉價的3D頭盔顯示系統(tǒng)用于我國現(xiàn)代化建設(shè)中所需要的領(lǐng)域。
上傳時間: 2013-07-16
上傳用戶:xiaoxiang
MPEG-2是MPEG組織在1994年為了高級工業(yè)標(biāo)準(zhǔn)的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標(biāo)準(zhǔn),其優(yōu)秀性使之成為過去十年應(yīng)用最為廣泛的標(biāo)準(zhǔn),也是未來十年影響力最為廣泛的標(biāo)準(zhǔn)之一。 本文以MPEG-2視頻標(biāo)準(zhǔn)為研究內(nèi)容,建立系統(tǒng)級設(shè)計方案,設(shè)計FPGA原型芯片,并在FPGA系統(tǒng)中驗證視頻解碼芯片的功能。最后在0.18微米工藝下實現(xiàn)ASIC的前端設(shè)計。完成的主要工作包括以下幾個方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計,采用了自頂而下的設(shè)計方法,實現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點,確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實現(xiàn)了具體模塊的設(shè)計:根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計中提出了特有的解碼方式;在可變長模塊中的變長數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實現(xiàn),大大減少了變長數(shù)據(jù)解碼的時間;IQ、IDCT模塊采用流水的設(shè)計方法,減少數(shù)據(jù)計算的時間:運動補償模塊,針對模塊數(shù)據(jù)運算量大和訪問幀存儲器頻繁的特點,采用四個插值單元同時處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來加快運動補償速度。 3.根據(jù)視頻解碼的參考軟件,通過解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來驗證模塊的功能正確性。最后用FPGA開發(fā)板實現(xiàn)了解碼系統(tǒng)的原型芯片驗證,取得了良好的解碼效果。 整個設(shè)計采用Verilog HDL語言描述,通過了現(xiàn)場可編程門陣列(FPGA)的原型驗證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經(jīng)過實際視頻碼流測試,本文設(shè)計可以達到MPEG-2視頻主類主級的實時解碼的技術(shù)要求。
上傳時間: 2013-07-27
上傳用戶:ice_qi
隨著數(shù)碼技術(shù)的不斷發(fā)展,數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴大,其實時處理技術(shù)成為研究的熱點。VLSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實時處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場可編程門陣列)的特點使其非常適用于進行一些基于像素級的圖像處理。 傳統(tǒng)的圖像顯示系統(tǒng)必須連接到PC才能觀察圖像視頻,存在著高速實時性、穩(wěn)定性問題。本設(shè)計脫離高清晰工業(yè)相機必須與PC連接才可以觀看到高清晰圖像的束縛,實現(xiàn)系統(tǒng)的小型化。針對130萬像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實現(xiàn)Bayer格式到RGB格式轉(zhuǎn)換的設(shè)計方案,完成由黑白圖像到高清彩色圖像的轉(zhuǎn)換,用SDRAM作緩存,輸出標(biāo)準(zhǔn)VGA信號,可直接連接VGA顯示器、投影儀等設(shè)備進行實時的視頻圖像觀看,與模擬相機740X576分辨率(480線)圖像相比,設(shè)計圖像畫質(zhì)相當(dāng)于1280X1024分辨率(750線),最高幀率25fps,整個結(jié)構(gòu)應(yīng)用FPGA作為主控制器,用少量的緩存代替?zhèn)鹘y(tǒng)的大容量存儲,加快了運算速率,減小了電路規(guī)模,滿足圖像實時處理的要求,使展現(xiàn)出來的視頻圖像得到質(zhì)的飛躍。可以廣泛應(yīng)用于工業(yè)控制和遠程監(jiān)控等領(lǐng)域。 論文研究的重點是采用altera公司EP2C芯片前端驅(qū)動CMOS圖像傳感器,實時采集Bayer圖像象素,分析研究CFA圖像插值算法,實現(xiàn)了基于FPGA的實時線性插值算法,能夠?qū)斎胧敲肯袼?bit、分辨率為1280×1204的Bayer模式圖像數(shù)據(jù)進行實時重構(gòu),輸出彩色RGB圖像。由端口FIFO作為數(shù)據(jù)緩沖,存儲一幀圖像到高速SDRAM,構(gòu)建VGA顯示控制器,實現(xiàn)對輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進行實時顯示。 整個模塊結(jié)構(gòu)包括電源模塊單元等、CMOS成像單元、FPGA數(shù)據(jù)處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對系統(tǒng)進行了調(diào)試。經(jīng)實驗驗證,系統(tǒng)達到了實時性,能正確和可靠的工作。整個設(shè)計模塊能夠滿足高幀率和高清晰的實時圖像處理,占用系統(tǒng)資源很少,用較少的時間完成了圖像數(shù)據(jù)的轉(zhuǎn)換,提高了效率。
標(biāo)簽: FPGA 實時圖像采集 與處理系統(tǒng)
上傳時間: 2013-06-08
上傳用戶:zhengjian
對弓網(wǎng)故障的檢測是當(dāng)今列車檢測的一項重要任務(wù)。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當(dāng)大,需要采用先進的視頻編解碼協(xié)議進行處理,進而實現(xiàn)檢測現(xiàn)場的實時監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應(yīng)用。H.264/AVC采用了先進的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預(yù)測、抗塊效應(yīng)濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風(fēng) II開發(fā)板作為硬件平臺,在開發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現(xiàn)視頻圖像采集、存儲、顯示以及實現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計的首選,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進程。 @@ 本文首先分析了FPGA的特點、設(shè)計流程、verilog語言等,然后對靜態(tài)圖像及視頻圖像的編解碼進行詳細的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進行大量的實驗,對不同分辨率、量化步長、視頻序列進行編解碼以及對結(jié)果進行分析。接著以紅色颶風(fēng)II開發(fā)板為平臺,進行視頻圖像的采集存儲、顯示分析,其中詳細分析了SAA7113的配置、CCD信號的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;最后運用verilog語言實現(xiàn)H.264/AVC部分算法,并進行功能仿真,得到預(yù)計的效果。 @@ 本文實現(xiàn)了整個視頻信號的采集存儲、顯示流程,詳細研究了H.264/AVC算法,并運用硬件語言實現(xiàn)了部分算法,對視頻編解碼芯片的設(shè)計具有一定的參考價值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼
上傳時間: 2013-04-24
上傳用戶:啦啦啦啦啦啦啦
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1