設(shè)計一個比例控制器去對閉迴路轉(zhuǎn)移函數(shù)做控制。
標(biāo)簽: 比例 控制器 控制
上傳時間: 2015-05-08
上傳用戶:拔絲土豆
等概率二進制的產(chǎn)生,重復(fù)碼編碼,TH編碼,脈沖形成.
標(biāo)簽: 概率 二進制
上傳時間: 2014-12-22
上傳用戶:cx111111
大型電子製造業(yè)后臺數(shù)據(jù)庫的詳細設(shè)計!絕對好東西!(部分刪減)
標(biāo)簽: 大型 后臺 分
上傳時間: 2015-05-17
上傳用戶:aa54
設(shè)計VHDL24小時的時鐘,去除了按鍵彈跳現(xiàn)象
標(biāo)簽: VHDL 24
上傳時間: 2013-12-23
上傳用戶:hzy5825468
Oracle9iデータベース物理設(shè)計方針表領(lǐng)域編
標(biāo)簽: Oracle9i 物理
上傳時間: 2015-05-23
上傳用戶:liansi
檔案系統(tǒng)FAT讀寫USB pen driver sample code
標(biāo)簽: driver sample code FAT
上傳用戶:tedo811
PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為: 為確保產(chǎn)品之製造性, R&D在設(shè)計階段必須遵循Layout相關(guān)規(guī)範(fàn), 以利製造單位能順利生產(chǎn), 確保產(chǎn)品良率, 降低因設(shè)計而重工之浪費.
標(biāo)簽: Layout 1.70 Rule PCB
上傳用戶:it男一枚
用于計算貝葉斯頻譜概率,可用于實際工程!!!
標(biāo)簽: 計算 概率 貝葉斯 頻譜
上傳時間: 2015-05-24
上傳用戶:kbnswdifs
LVDS技術(shù): 低電壓差分訊號(LVDS)在對訊號完整性、低抖動及共模特性要求較高的系統(tǒng)中得到了廣泛的應(yīng)用。本文針對LVDS與其他幾種介面標(biāo)準(zhǔn)之間的連接,對幾種典型的LVDS介面電路進行了討論
標(biāo)簽: LVDS 差分 模 系統(tǒng)
上傳時間: 2014-01-13
上傳用戶:stvnash
遺傳求解求解一元二次方程的解源程序(下載點擊GAdownload.c) 說明: 1 popu變量表示群體規(guī)模 2 L變量表示染色體的長度 3 pc,pm變量分別代表是交叉概率和變異概率 4 gen是迭代的代數(shù) 4 chromosome是一個全局的二維數(shù)組,里面存放的是個體的編碼 5 程序最后的執(zhí)行結(jié)果輸出到了text.txt文本文件中
標(biāo)簽: GAdownload popu 變量 概率
上傳時間: 2015-06-03
上傳用戶:youth25
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1