各種電子器件管腳圖,THD-1型數(shù)字電路實驗箱簡介,門電路及參數(shù)測試,半加器、全加器,數(shù)據(jù)選擇器,數(shù)碼比較器,譯碼器和數(shù)碼顯示器,鎖存器和觸發(fā)器,中規(guī)模計數(shù)器,雙向移位寄存器,三態(tài)門和數(shù)據(jù)總線,半導體存儲器,多諧振蕩器,單穩(wěn)態(tài)觸發(fā)器,CMOS門電路及集成施密特觸發(fā)器,集成數(shù)模轉(zhuǎn)換器(DAC),逐次漸進型模數(shù)轉(zhuǎn)換器(ADC)
標簽:
THD
電子器件
數(shù)字電路
實驗箱
上傳時間:
2013-12-19
上傳用戶:heart520beat
基于∑-△噪聲整形技術和過采樣技術的數(shù)模轉(zhuǎn)換器(DAC)可以可靠地把數(shù)字信號轉(zhuǎn)換成為高精度的模擬信號。采用這一結(jié)構進行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和高的可靠性,便于作為IP模塊嵌入到其他芯片系統(tǒng)中等,更重要的是可以得到其他DAC結(jié)構所無法達到的精度和動態(tài)范圍。在高精度測量、音頻轉(zhuǎn)換、汽車電子等領域有著廣泛的應用價值。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設計與實現(xiàn)存在較大的難度。本設計綜合大量文獻中的經(jīng)驗原則和方法,首先闡述了∑-△調(diào)制器的一般原理,并討論了一般結(jié)構調(diào)制器的設計過程,然后描述了穩(wěn)定的高階高精度調(diào)制器的設計流程。根據(jù)市場需求,設定了整個設計方案的性能指標,并據(jù)此設計了達到16bit精度和滿量程輸入范圍的三階128倍過采樣調(diào)制器。 本設計采用∑-△結(jié)構,根據(jù)系統(tǒng)要求設計了量化器位數(shù)、調(diào)制器過采樣比和階數(shù)。在分析高階單環(huán)路調(diào)制器穩(wěn)定性的基礎上,成功設計了六位量化三階單環(huán)路調(diào)制器結(jié)構。在16比特的輸入信號下,達到了90dB左右的信噪比。該設計已經(jīng)在Cyclone系列FPGA器件下得到硬件實現(xiàn)和驗證,并實現(xiàn)了實時音頻驗證。測試表明,該DAC模塊輸出信號的信噪比能滿足16比特數(shù)據(jù)轉(zhuǎn)換應用的分辨率要求,并具備良好的兼容性和通用性。 本設計可作為IP核廣泛地在其他系統(tǒng)中進行復用,具有很強的應用性和一定的創(chuàng)新性。
標簽:
FPGA
bit
DAC
上傳時間:
2013-07-10
上傳用戶:chuandalong