新型8 通道24 位模數轉換器ADS1216 及其應用
上傳時間: 2013-04-24
上傳用戶:lmeeworm
逆變器廣泛應用于工業生產的各個方面,數字控制具有方便實現復雜算法、抗干擾性強和產品容易升級等優點,已成為未來逆變器的發展趨勢。使用數字技術控制設計逆變器,控制器的性能決定了逆變系統系統的性能。然而在很多高頻應用的場合,目前常用的控制器的速度往往不能完全達到要求。與傳統單片機和DSP芯片相比,FPGA器件具有更高的處理速度。同時FPGA應用在數字化逆變器設計中,還可以大大簡化控制系統結構,并可實現多種高速算法,具有較高的性價比。在逆變器的全數字化控制領域,FPGA具有很好的應用價值。 論文首先介紹了SPWM基本原理及其控制方式,SPWM的生成方法,并結合本課題給出了查表法生成SPWM波的一般方法,且以單相全橋逆變器為例進行了仿真。分析其的電路特點,建立PWM逆變器的統一電路模型、連續狀態空間以及離散狀態空間模型,在此數學模型基礎上,針對逆變器研究分析了目前用于逆變器設計的各種數字控制技術、控制方案,討論了其控制方法的優缺點,相關控制器設計的一般問題,最后比較了其優缺點,指出其存在的共性問題,總結了使用FPGA設計逆變器數字控制器的優勢。然后以單相電壓型PWM逆變器為控制模型采用新型模數結合現場可編程門陣列FPGA實現數字化控制器的方案,給出了純正正弦波逆變器的設計方案。 論文詳細論述了采用模數混合型FPGA作為主控芯片的高頻逆變器設計方法與實現過程。系統主控芯片采用Fusion系列AFS600,世界上首個模數混合型FPGA。主要設計要點包括:逆變器硬件電路設計以及SPWM數字控制系統軟件設計。外圍強電電路的設計的難點在于用于前端升壓的高頻變壓器的設計以及輸出端LC濾波電感與電容的選取。另外,SPWM“H”字全橋逆變電路中的高懸浮電壓也是設計中需要值得注意的重要環節。在控制系統軟件設計方面,采用FPGA自上而下的設計方法,對其控制系統進行了功能劃分,完成了SPWM產生器以及加入死區補償的PWM發生器、和反饋等模塊的設計。 論文的結束部分給出了設計結果,并指出了進一步的工作的思路和方向。
上傳時間: 2013-05-19
上傳用戶:小碼農lz
變頻器在各行各業中的各種設備上迅速普及應用,已成為當今節電、改造傳統工業、改善工藝流程、提高生產過程自動化水平、提高產品質量以及推動技術進步的主要手段之一,是國民經濟和生活中普遍需要的新技術。但是現有變頻器的調制算法尚存在一些缺點,如開關損耗大和共模電流大等,因此有必要研究和設計高性能調制算法的變頻控制器。鑒于此,開展了以下工業變頻器高性能調制算法為對象的研究內容: 在闡述了工業變頻器系統的結構、調制算法、調速算法的基礎上,結合數學模型,分析了共模電壓產生的原理、共模電流其影響和危害,給出了共模電壓和共模電流的關系。總結其他的抑制共模電壓的方案基礎上,提出一種新的共模電壓抑制SVPWM;還闡述了死區產生的原因及其影響,以及死區補償的原理并將上述兩個調制算法利用MATLAB/SIMULINK軟件對該系統給予了全面的仿真分析。 變頻器硬件部分設計包括整流濾波電路、逆變器功率電路、上電保護電路、DSP控制系統及其外圍電路、IGBT驅動及保護電路以及反激式開關電源,對于傳感器檢測濾波電路的具體電路參數設計,是在PSPICE上仿真基礎上得出。并在考慮成本、EMC、效率等因素后考慮完成了所有硬件相關的原理圖繪制和PCB繪制; 變頻器軟件部分設計包括主程序、鍵盤掃描程序、系統狀態處理程序、PWM發送中斷程序、電機啟動函數、電壓調整程序、AD采樣中斷程序以及故障保護中斷程序。在實現一般SVPWM的基礎上,根據之前理論和仿真得到的共模電壓抑制SVPWM、以及死區補償算法,將這兩個對SVPWM進行改進的調制算法在硬件平臺上實現。 在硬件電路完成設計的各個階段,逐漸編制相應的控制程序,并進行調試,并完成整個程序的編制和調試。此外,還調試了系統所需的反激式開關電源。整個系統調試中遇到了很多問題,如鍵盤消除抖動問題、共模電壓抑制SVPWM出現的直通現象等。最終完成了工業變頻器樣機,并且采用的是文章中研究的調制算法,效果良好,達到設計的目的; 提出了一種將有源功率因數校正(PFC)技術引用到串級調速中來提高定子側功率因數的新方法。通過建立電動機折算到轉子側的等值電路,重點分析了有源PFC技術代替傳統串級調速系統中的不控整流橋后,系統可以等效為轉子串電阻調速。得到了等效串電阻的計算公式和變化趨勢,對電動機功率因數、電磁轉矩脈動也進行了分析,發現能夠比傳統串級調速時有所提升。鑒于電動機轉子側電勢頻率非常低,分析了有源PFC的具體實現的特殊考慮和參數選取方法,并基于對稱平衡的Scott變壓器和兩個單相有源PFC電路實現了繞線電動機轉子側的三相有源低頻PFC,得到超低紋波的直流輸出電壓。利用MATLAB建立了完整的仿真平臺,所得結果驗證了理論分析的正確性。
上傳時間: 2013-07-09
上傳用戶:qq442012091
氙燈作為高強度氣體放電燈,其較好的顯色性,高光效等優點大大超過傳統的鹵鎢燈,越來越受到市場的青睞,與其配套的電子鎮流器的研制也成了熱點。鑒于氙燈復雜的啟動特性,與模擬控制相比,數字控制因其較大的靈活性在此控制方面顯示了較大的優勢。本文將以數字控制的汽車頭燈電子鎮流器為研究課題,對其一些關鍵的問題加以研究和探討。 論文的緒論部分將首先介紹汽車頭燈的發展歷史,接著對汽車頭燈電子鎮流器存在的難點問題做簡要的分析,指出目前其所處的現狀,并結合汽車頭燈未來發展趨勢談談本次課題的可行性和必要性。 第二章首先給出了目前氙燈電子鎮流器的基本電路結構,考慮到第一級直流升壓變流電路的重要性,較詳細討論了目前具備升壓功能的幾個典型電路的特點。鑒于氙燈較高的點火要求,對幾種典型的點火電路做了分析比較,最后討論了控制模式及其具體的控制方式。 第三章對汽車頭燈電子鎮流器進行了全面的設計。依據汽車頭燈電子鎮流器的主要技術指標,較詳細給出了主電路的設計過程,并還對其做了相應的損耗分析及效率估計。接著介紹了單級電壓遞升式點火電路設計,模數控制方式的原理,及控制回路中典型控制電路的設計,最后通過實際樣機的制作,論證其設計的合理性。 第四章詳細分析了高強度氣體放電燈的啟動特性,并根據金鹵燈和氙燈各自啟動特點及相應要求,分別提出了適合各自啟動要求的控制方法。此外,在大量文獻閱讀的基礎上,比較了當前典型的恒功率控制方案。在這個基礎上,提出了基于數模混合控制的新型恒功率控制方案。最后通過實驗驗證了這些控制方法的可行性及正確性。
上傳時間: 2013-07-09
上傳用戶:kaka
滑模控制理論的基本原理,各種滑模控制器的MATLAB仿真源程序,程序代碼詳細,正確,能直接運行。
上傳時間: 2013-04-24
上傳用戶:253189838
60年代初,國際上首次將B超診斷儀應用于臨床診斷,40多年來B超診斷儀的發展極為迅速。隨著數字信號處理及計算機技術的發展,目前國際上先進水平的超聲診斷設備幾乎每一個環節都包含著數字信號處理的內容,研制全數字化的超聲診斷設備已成為發展趨勢。 @@ 基于FPGA及嵌入式操作系統的全數字超聲診斷系統具有技術含量高、便攜的特點,可用數字硬件電路來實現數據量極其龐大的超聲信息的實時處理。 @@ 本文從超聲診斷原理入手,在對超聲診斷系統中的幾個關鍵技術進行分析的基礎上,重點研究開發超聲診斷系統中數字信號處理部分的兩個核心算法。以FPGA芯片為載體,在Quartus Ⅱ平臺中采用Verilog HDL語言進行編程并仿真驗證,分別實現了數字FIR濾波器及CORDIC坐標變換兩個模塊的功能。另外,采用Verilog HDL語言對應用于圖像顯示模塊的SPI接口進行了編程設計,編譯下載至FPGA中,最終實現了與ARM A8的OMPG3530板之間高速串行數據的傳輸。 @@ 采用在單片FPGA芯片內實現數字式超聲診斷部分核心算法并與高性能ARMA8處理器相配合的數字信號處理解決方案,具有高速度、高精度、高集成度、便攜的特點,為全數字化便攜超聲診斷設備的研制打下了基礎。 @@關鍵詞:超聲診斷系統;FPGA;數字FIR濾波器;CORDIC算法;SPI總線
上傳時間: 2013-07-07
上傳用戶:hxy200501
隨著電子技術的快速發展,各種電子設備對時間精度的要求日益提升。在衛星發射、導航、導彈控制、潛艇定位、各種觀測、通信等方面,時鐘同步技術都發揮著極其重要的作用,得到了廣泛的推廣。對于分布式采集系統來說,中心主站需要對來自于不同采集設備的采集數據進行匯總和分析,得到各個采集點對同一事件的采集時間差異,通過對該時間差異的分析,最終做出對事件的準確判斷。如果分布式采集系統中的各個采集設備不具有統一的時鐘基準,那么得到的各個采集時間差異就不能反映出實際情況,中心主站也無法準確地對事件進行分析和判斷,甚至得出錯誤的結論。因此,時鐘同步是分布式采集系統正常運作的必要前提。 目前國內外時鐘同步領域常用的技術有GPS授時技術,鎖相環技術和IRIG-B 碼等。GPS授時技術雖然精度高,抗干擾性強,但是由于需要專用的GPS接收機,若單純使用GPS 授時技術做時鐘同步,就需要在每個采集點安裝接收機,成本較高。鎖相環是一種讓輸出信號在頻率和相位上與輸入參考信號同步的技術,輸出信號的時鐘準確度和穩定性直接依賴于輸入參考信號。IRIG-B 碼是一種信息量大,適合傳輸的時間碼,但是由于其時間精度低,不適合應用于高精度時鐘同步的系統。基于上述分析,本文結合這三種常用技術,提出了一種基于FPGA的分布式采集系統時鐘同步控制技術。該技術既保留了GPS 授時的高精確度和高穩定性,又具備IRIG-B時間碼易傳輸和低成本的特性,為分布式采集系統中的時鐘同步提供了一種新的解決方案。 本文中的設計采用了Ublox公司的精確授時GPS芯片LEA-5T,通過對GPS芯片串行時間信息解碼,獲得準確的UTC時間,并實現了分布式采集系統中各個采集設備的精確時間打碼。為了能夠使整個分布式采集系統具有統一的高精度數據采集時鐘,本論文采用了數模混合的鎖相環技術,將GPS 接收芯片輸出的高精度秒信號作為參考基準,生成了與秒信號高精度同步的100MHZ 高頻時鐘。本文在FPGA 中完成了IRIG-B 碼的編碼部分,將B 碼的準時標志與GPS 秒信號同步,提高了IRIG-B 碼的時間精度。在分布式采集系統中,IRIG-B時間碼能直接通過串口或光纖將各個采集點時間與UTC時間統一,節約了各點布設GPS 接收機的高昂成本。最后,通過PC104總線對時鐘同步控制卡進行了數據讀取和測試,通過實驗結果的分析,提出了改進方案。實驗表明,改進后的時鐘同步控制方案具有很高的時鐘同步精度,對時鐘同步技術有著重大的推進意義!
上傳時間: 2013-08-05
上傳用戶:lz4v4
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數據采集不斷地向多路、高速、智能化的方向發展。本文針對此需求,實現了一種應用FPGA的多路、高速的數據采集系統,從而為測量儀器提供良好的采集數據。 本文設計了一種基于AD+FPGA+DSP的多路數據采集處理系統,針對此系統設計了基于AD9446的模數轉換采集板,再將模數轉換采集板的數據傳送至基于FPGA的采集控制模塊進行數據的壓縮以及緩沖存儲,最后由DSP調入數據進行數據的處理。本文的設計主要分為兩部分,一部分為模數轉換采集板的設計與調試,另一部分為采集控制模塊的設計與仿真。 經設計與調試,模數轉換模塊可為系統提供穩定可靠的數據,能穩定工作在百兆的頻率下;采集控制模塊能實時地完成數據壓縮與數據緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩定工作在百兆的頻率下。該系統為多路、高速的數據采集系統,并能穩定工作,從而能滿足電子測量儀器的要求。關鍵詞:數據采集;FPGA;AD9446
上傳時間: 2013-06-04
上傳用戶:zzy7826
本文研究的視頻處理系統是上海市科委技術攻關基金項目“計算機視覺及其芯片化實現”的一部分,主要完成計算機視覺系統的一些基本工作,即視頻圖像的采集、預處理和顯示等。 視頻圖像采集和預處理系統以Xilinx公司Virtex-ⅡPro系列的FPGA為核心控制器件,結合視頻模數轉換芯片和VGA顯示器,完成視頻圖像的實時采集、預處理和顯示。采集和顯示部分作為同外界交流信息的渠道,是構成計算機視覺系統必不可少的一部分;圖像預處理則是計算機視覺系統進行高層處理的基礎,優秀的預處理算法能有效改善圖像質量,提高系統分析判斷的準確性。 本文在介紹基于FPGA的視頻采集、預處理系統整體架構的基礎上,圍繞以下四個方面展開了工作: 1.研究并給出了兩種基于FPGA的設計方案用于實現YCrCb色度空間到RGB色度空間的轉換; 2.針對采集的視頻圖像,根據VGA顯示的要求,給出了一種實現圖像去隔行的方案; 3.分析了一系列圖像濾波的預處理算法,如均值濾波、中值濾波和自適應濾波等,在比較和總結各算法特點的基礎上,提出了一種新的適用于處理混合噪聲的濾波算法:混合自適應濾波法; 4.根據算法特點設計了多種采用FPGA實現的圖像濾波算法,并對硬件算法進行RTL級的功能仿真和驗證,還給出了各種濾波算法的實驗結果,在此基礎上對各種算法的效果進行直觀的比較。 文中,預處理算法的實現充分利用了FPGA的片內資源,體現了FPGA在圖像處理方面的特點及優勢。同時,視頻采集和顯示的控制模塊也由同一FPGA芯片實現,從而簡化了系統整體結構。視頻采集和預處理系統在FPGA上的成功實現為“計算機視覺及其芯片化實現”奠定了必要的基礎、提供了一定理論依據。
上傳時間: 2013-07-26
上傳用戶:alia