亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

模擬鎖相環(huán)

  • 編碼器倍頻、鑒相電路在FPGA中的實(shí)現(xiàn)

    編碼器倍頻、鑒相電路在FPGA中的實(shí)現(xiàn)

    標(biāo)簽: FPGA 編碼器 倍頻 中的實(shí)現(xiàn)

    上傳時(shí)間: 2013-10-27

    上傳用戶:royzhangsz

  • 基于FPGA技術(shù)的偏振模色散自適應(yīng)補(bǔ)償技術(shù)設(shè)計(jì)與仿真

    我國(guó)的骨干通信網(wǎng)上的傳輸速率已經(jīng)向40 GB/s甚至是160 GB/s發(fā)展,傳輸線路以光纖作為主要的傳輸通道。與光纖相關(guān)的損耗和單模光纖的主要色散,即偏振模色散,不僅僅限制了光信號(hào)在通信過(guò)程中的傳輸距離,還很大程度上影響其通信容量。其中,偏振模色散對(duì)單模光纖高速和長(zhǎng)距離通信的影響尤為突出。因此應(yīng)現(xiàn)代光纖通信技術(shù)網(wǎng)的高速發(fā)展的需要,把當(dāng)前流行的FPGA技術(shù)應(yīng)用到單模光纖的偏振模色散的自適應(yīng)補(bǔ)償技術(shù)中,用硬件描述語(yǔ)言來(lái)實(shí)現(xiàn),可以大大提高光纖的偏振模色散自適應(yīng)補(bǔ)償對(duì)實(shí)時(shí)性和穩(wěn)定性的要求。

    標(biāo)簽: FPGA 偏振模 仿真 補(bǔ)償技術(shù)

    上傳時(shí)間: 2014-01-22

    上傳用戶:wfeel

  • FPC模組軟板設(shè)計(jì)規(guī)范

    FPC模組軟板設(shè)計(jì)規(guī)范

    標(biāo)簽: FPC 模組 軟板 設(shè)計(jì)規(guī)范

    上傳時(shí)間: 2013-10-18

    上傳用戶:kernaling

  • 如何通過(guò)仿真有效提高數(shù)模混合設(shè)計(jì)性

    一 、數(shù)模混合設(shè)計(jì)的難點(diǎn) 二、提高數(shù)模混合電路性能的關(guān)鍵 三、仿真工具在數(shù)模混合設(shè)計(jì)中的應(yīng)用 四、小結(jié) 五、混合信號(hào)PCB設(shè)計(jì)基礎(chǔ)問(wèn)答

    標(biāo)簽: 仿真 高數(shù)模混合

    上傳時(shí)間: 2013-10-31

    上傳用戶:bvdragon

  • GC0309模組設(shè)計(jì)指南

    GC0309模組設(shè)計(jì)指南

    標(biāo)簽: 0309 GC 模組 設(shè)計(jì)指南

    上傳時(shí)間: 2013-11-24

    上傳用戶:zhangzhenyu

  • CPLD器件在兩相混合式步進(jìn)電動(dòng)機(jī)驅(qū)動(dòng)器中的應(yīng)用

    文章詳細(xì)介紹了一種以Xilinx 公司生產(chǎn)的CPLD 器件XC9536 為核心來(lái)產(chǎn)生電機(jī)繞組參考電流, 進(jìn)而實(shí)現(xiàn)具有繞組電流補(bǔ)償功能的兩相混合式步進(jìn)電動(dòng)機(jī)10 細(xì)分和50 細(xì)分運(yùn)行方式的方法。實(shí)踐證明, 該方法可以有效地提高兩相混合式步進(jìn)電動(dòng)機(jī)系統(tǒng)的運(yùn)行效果。

    標(biāo)簽: CPLD 器件 中的應(yīng)用 步進(jìn)電動(dòng)

    上傳時(shí)間: 2013-11-16

    上傳用戶:trepb001

  • 基于FPGA的數(shù)字三相鎖相環(huán)的優(yōu)化設(shè)計(jì)

    數(shù)字三相鎖相環(huán)中含有大量乘法運(yùn)算和三角函數(shù)運(yùn)算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實(shí)現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實(shí)現(xiàn)三角函數(shù)運(yùn)算,并用Verilog HDL硬件描述語(yǔ)言對(duì)優(yōu)化前后的算法進(jìn)行了編碼實(shí)現(xiàn)。仿真和實(shí)驗(yàn)結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。

    標(biāo)簽: FPGA 數(shù)字 三相 優(yōu)化設(shè)計(jì)

    上傳時(shí)間: 2013-10-22

    上傳用戶:emhx1990

  • 基于FPGA的全數(shù)字鎖相環(huán)路的設(shè)計(jì)

    介紹了應(yīng)用VHDL技術(shù)設(shè)計(jì)嵌入式全數(shù)字鎖相環(huán)路的方法。詳細(xì)描述了其工作原理和設(shè)計(jì)思想,并用可編程邏輯器件FPGA加以實(shí)面。

    標(biāo)簽: FPGA 全數(shù)字 鎖相環(huán)路

    上傳時(shí)間: 2013-10-20

    上傳用戶:yl8908

  • 共模干擾差模干擾及其抑制技術(shù)分析

    共模干擾和差模干擾是電子、 電氣產(chǎn)品上重要的干擾之一,它們 可以對(duì)周圍產(chǎn)品的穩(wěn)定性產(chǎn)生嚴(yán)重 的影響。在對(duì)某些電子、電氣產(chǎn)品 進(jìn)行電磁兼容性設(shè)計(jì)和測(cè)試的過(guò)程 中,由于對(duì)各種電磁干擾采取的抑 制措施不當(dāng)而造成產(chǎn)品在進(jìn)行電磁 兼容檢測(cè)時(shí)部分測(cè)試項(xiàng)目超標(biāo)或通 不過(guò)EMC 測(cè)試,從而造成了大量人 力、財(cái)力的浪費(fèi)。為了掌握電磁干 擾抑制技術(shù)的一些特點(diǎn),正確理解 一些概念是十分必要的。共模干擾 和差模干擾的概念就是這樣一種重 要概念。正確理解和區(qū)分共模和差 模干擾對(duì)于電子、電氣產(chǎn)品在設(shè)計(jì) 過(guò)程中采取相應(yīng)的抗干擾技術(shù)十分 重要,也有利于提高產(chǎn)品的電磁兼 容性。

    標(biāo)簽: 共模干擾 差模 干擾

    上傳時(shí)間: 2013-11-05

    上傳用戶:410805624

  • 一種基于TMS320F2812的軟件鎖相環(huán)實(shí)現(xiàn)方法_劉翔

    DSP 實(shí)現(xiàn)軟件鎖相環(huán)

    標(biāo)簽: F2812 2812 320F TMS

    上傳時(shí)間: 2013-11-05

    上傳用戶:cazjing

主站蜘蛛池模板: 瑞安市| 陆丰市| 牙克石市| 西畴县| 鄄城县| 霍邱县| 巫溪县| 安岳县| 宝兴县| 宜章县| 永州市| 富裕县| 紫金县| 清流县| 桃园市| 中西区| 林州市| 洛扎县| 福建省| 芜湖市| 松原市| 商水县| 丘北县| 广西| 瓮安县| 柏乡县| 曲沃县| 二连浩特市| 鄱阳县| 永安市| 鄢陵县| 阿巴嘎旗| 大宁县| 茌平县| 鹤峰县| 旬邑县| 孟村| 深州市| 紫金县| 大足县| 佛坪县|