亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模擬cmos集成電路

  • 一種16位音頻SigmaDelta模數轉換器的研究與設計.rar

    Sigma-Delta A/D轉換器利用過采樣,噪聲整形和數字濾波技術,有效衰減了輸出信號帶內的量化噪聲,提高了信噪比。與傳統的Nyquist轉換器相比,它降低了對模擬電路性能指標和元件精度的要求,簡化了模擬電路的設計,降低了生產成本。 本論文在對Sigma-Delta A/D轉換器原理研究的基礎上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設計了一個主要應用于音頻信號處理的Sigma-Delta A/D轉換器,分辨率達到16位。在調制器的設計中,本文采用了多級噪聲整形MASH(2-1)級聯調制器結構,同時,考慮了各種非理想因素對系統性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調制器系統設計。并使用Cadence Spectre對模塊電路進行設計仿真,包括運放,比較器,帶隙基準電壓源,CMOS開關,非交疊時鐘產生電路等。在數字抽取濾波器的設計中,采用了分級抽取技術,使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優化設計。并在原有的濾波器算法的基礎上,采用了CIC濾波器和半帶濾波器,設計出了運算量和存儲量都相對少的三級抽取濾波器系統,大大降低了功耗和面積。 論文的仿真結果表明,所設計的Sigma-Delta A/D轉換器信噪比達到102.3dB,滿足系統需要的16位精度要求。 關鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數字抽取濾波器

    標簽: SigmaDelta 音頻 模數轉換器

    上傳時間: 2013-06-27

    上傳用戶:songyuncen

  • 開關電源共模EMI抑制技術研究.rar

    隨著電力電子技術的發展,開關電源的小型化、高頻化成為趨勢,其中各個部分工作時的電磁干擾問題也越來越嚴重,因此開關電源的電磁兼容性也越來越引起人們的重視。目前,軟開關技術因其能減少開關損耗和提高效率,在開關電源中應用越來越廣泛。本文的主要目的是針對開關電源中的電磁干擾進行分析,研究軟開關技術對電磁干擾的影響,并且提出一種抑制共模干擾的濾波方法。 本文首先介紹了電磁兼容的定義、開關電源EMI的特點,論述了開關電源中EMI的研究現狀。從電磁干擾的三要素出發,介紹了開關電源中電磁干擾的干擾源和干擾的耦合通路。分析了電感、電容、高頻變壓器等器件的高頻特性,并介紹了線性阻抗穩定系統(LISN)的定義和作用。在了解了軟開關基本概念的基礎上,本文以全橋變換器為對象,介紹了移相全橋ZVS的工作原理,分析了它在實現過程中對共模干擾的影響,并在考慮IGBT寄生電容的情況下,對其共模干擾通道進行了分析。然后以UC3875為核心,設計了移相全橋ZVS的控制電路和主電路,實現了軟開關。為了對共模干擾進行抑制,本文提出了一種新型的有源和無源相結合的EMI濾波器,即無源部分采用匹配網絡法,將阻抗失配的影響降到最低;有源部分采用前饋控制,對共模電流進行補償。 針對以上提出的問題,本文通過Saber軟件對移相全橋ZVS進行了仿真,并和硬開關條件下的傳導干擾進行了比較,得出了在高頻段,ZVS的共模干擾小于硬開關,在較低頻段改善不大,甚至更加嚴重,而差模干擾有較大衰減的結論。通過對混合濾波器進行仿真,取得了良好的濾波效果,和傳統的無源EMI濾波器相比,在體積和重量上都有一定優勢。

    標簽: EMI 開關電源

    上傳時間: 2013-05-28

    上傳用戶:iswlkje

  • 高速低壓低功耗CMOSBiCMOS運算放大器設計.rar

    近年來,以電池作為電源的微電子產品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設計技術正成為微電子行業研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設計低電壓、低功耗的運算放大器非常必要。在實現低電壓、低功耗設計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現低壓、低功耗的目標而不實現優良的性能(如高速)是不大妥當的。 論文對國內外的低電壓、低功耗模擬電路的設計方法做了廣泛的調查研究,分析了這些方法的工作原理和各自的優缺點,在吸收這些成果的基礎上設計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設計輸入級時,選擇了兩級直接共源一共柵輸入級結構;為穩定運放輸出共模電壓,設計了共模負反饋電路,并進行了共模回路補償;在偏置電路設計中,電流鏡負載并不采用傳統的標準共源-共柵結構,而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結構;為了提高效率,在設計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調零電阻的密勒補償技術對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數,對整個運放電路進行了設計,并通過了HSPICE軟件進行了仿真。結果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設計的CMOS運放的靜態功耗只有9.6 mW,時延為16.8ns,開環增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設計的BiCMOS運放的靜態功耗達到10.2 mW,時延為12.7 ns,開環增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術指標都達到了設計要求。

    標簽: CMOSBiCMOS 低壓 低功耗

    上傳時間: 2013-06-29

    上傳用戶:saharawalker

  • MOS集成運算放大器的版圖設計.rar

    MOS集成運算放大器的版圖設計 集成電路設計綜合實驗指導書

    標簽: MOS 集成運算放大器 版圖設計

    上傳時間: 2013-04-24

    上傳用戶:yolo_cc

  • 滑模變結構控制MATLAB仿真.rar

    滑模控制理論的基本原理,各種滑模控制器的MATLAB仿真源程序,程序代碼詳細,正確,能直接運行。

    標簽: MATLAB 滑模變結構 控制

    上傳時間: 2013-04-24

    上傳用戶:253189838

  • 基于嵌入式藍牙技術的無線音頻傳輸的設計與實現.rar

    藍牙(Bluetooth)技術是近年來國外先進國家研究發展最快的短程無線通信技術之一,能夠廣泛地應用于工業短距離無線控制裝置、近距離移動無線控制設備、機器人控制、辦公自動化及多媒體娛樂設備等局部范圍內無線數據傳輸的領域中。在我國,由于對藍牙技術的研究還處于研究開發的初級階段, 還沒有形成藍牙數據短距離無線通信的一套開放性應用標準。 在無線音頻傳輸領域內,傳統的基于模擬調制方式的無線音頻傳輸由于抗干擾能力較差,傳輸的音頻質量會受到較大的影響,而國內市場上的藍牙音頻產品僅支持單聲道語音傳輸。所以,對基于藍牙技術的高品質多通道音頻傳輸技術的研究將具有一定的技術創新性,在無線音頻傳輸領域也具有較為廣闊的市場前景。 本文以嵌入式藍牙技術與音頻信號傳輸系統為研究開發課題,參考國外藍牙技術協議標準,利用功能模塊單元與嵌入式技術,目標是研制一種基于嵌入式開發應用的高品質雙聲道藍牙無線音頻傳輸系統。本系統通過對雙聲道線性模擬音源的數字化MP3編解碼處理,結合基于嵌入式應用的簡化后的HCI層藍牙應用協議,實現了藍牙信道帶寬內的高品質雙聲道音頻信號點對點的傳輸。 在硬件設計上,系統采用了模塊化設計思想。發送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負責音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負責MP3數據幀的高速傳輸以及藍牙接口協議控制;無線模塊采用藍牙單芯片解決方案(集成藍牙射頻、基帶和鏈路管理等),負責MP3數據幀的射頻發送和接收。模塊與模塊之間采用工業標準接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設計上,系統主要由藍牙協議解釋、傳輸控制和芯片驅動三部分構成。在藍牙協議解釋上,系統采用了基于HCI層的ACL數據包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數據傳輸技術;芯片驅動主要指對MAS3587的基本配置。 對目標系統的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結果表明,輸入音源在經過MP3編碼、發射、接收及MP3解碼后,音頻質量基本上沒受影響,實際雙聲道音質接近于CD音質,而無線傳輸的可靠性遠高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現了嵌入式藍牙無線技術的優勢。

    標簽: 嵌入式 傳輸 藍牙技術

    上傳時間: 2013-05-27

    上傳用戶:稀世之寶039

  • 多功能車輛總線控制器的FPGA設計與開發.rar

    隨著計算機網絡與嵌入式控制技術的迅速發展,作為傳統運輸行業的鐵路系統對此也有了新的要求,列車通信網絡應運而生。經過多年的發展,國際電工委員會(IEC)為了規范列車通信網絡,于1999年通過了IEC61375-1標準。該標準將列車通信網絡分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個標準通信介質,為掛在其上的設備傳輸和交換數據。而多功能車輛總線控制器(MVBC)是MVB與MVB實際物理層之間的接口,其主要實現MVB數據鏈路層的功能。由于該項關鍵技術仍被國外公司壟斷,因此開發具有自主知識產權的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標準。根據MVBC的技術特點,本文提出了使用FPGA來實現其具體功能的方案。掛在MVB總線上的設備分為五類,他們的功能各不相同。而支持4類設備的MVBC具有設備狀態、過程數據、消息數據通信和總線管理功能,并且兼容2類和3類設備。本文的目的就是用FPGA實現支持4類設備的MVBC。 本文采用自頂向下的設計方法。整個MVBC主要劃分為:編碼模塊、譯碼模塊、冗余控制模塊、報文分析單元、通信存儲控制器、主控制單元、地址邏輯模塊。在整個開發流程中,使用Xilinx的ISE集成開發環境。使用Verilog HDL硬件描述語言對上述各個模塊進行RTL級描述,并用Synplify Pro進行綜合。最后,在ModelSim中對各個模塊進行了布線后仿真和驗證。 在實驗室條件下,通過嚴格的仿真驗證后,其結果證明了本文設計的模塊達到了IEC61375-1標準的要求。因此,用FPGA實現MVBC這一方案具有可操作性。 關鍵詞:列車通信網;多功能車輛總線;多功能車輛總線控制器;現場可編程門陣列

    標簽: FPGA 多功能 總線控制器

    上傳時間: 2013-07-18

    上傳用戶:wxhwjf

  • 基于FPGA的多路數字視頻光纖傳輸系統的研究與設計.rar

    隨著通信技術的發展,視頻傳輸系統因具有方便、實時、準確等特點已成為現代工業管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優點越來越受人們的關注。本論文以FPGA為核心芯片,結合數字化技術和時分復用技術,提出了一種無壓縮多路數字視頻光纖傳輸系統設計方案,并詳細分析方案的設計過程。 系統分A/D轉換、D/A轉換和FPGA數據處理三大模塊化進行設計,FPGA數據處理模塊實現了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數字信號的復接解復接仿真,同時完成了視頻信號的A/D轉換和數字視頻信號的D/A轉換功能,最終實現了八路視頻信號在一根光纖上實時傳輸的功能。接收視頻圖像輪廓清晰、沒有不規則的閃爍、沒有波浪狀等條紋或橫條出現,基本滿足視頻監控系統的圖像質量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發光接口均符合國家標準,系統具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監控系統和安全防范系統中。 關鍵詞:FPGA,光纖傳輸,視頻信號

    標簽: FPGA 多路 光纖傳輸系統

    上傳時間: 2013-06-05

    上傳用戶:zxh1986123

  • 基于CMOS攝像頭的智能尋跡車的設計與實現.rar

    基于CMOS攝像頭的智能尋跡車的設計與實現

    標簽: CMOS 攝像頭 尋跡車

    上傳時間: 2013-07-28

    上傳用戶:kkchan200

  • 基于FPGA的SATAⅡ協議研究與實現.rar

    現代的計算機追求的是更快的速度、更高的數據完整性和靈活性。無論從物理性能,還是從電氣性能來看,現今的并行總線都已出現了某些局限,無法提供更高的數據傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數據傳輸等特點,得到各行業越來越多的支持。 目前市場上的SATA IP CORE都是面向IC設計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實現SATAⅡ協議,對SATA技術的推廣、國內邏輯IP核的發展都有一定的意義。 本文將SATAⅡ協議的FPGA實現劃分成物理層、鏈路層、傳輸層和應用層四個模塊。提出了物理層串行收/發器設計以及物理鏈路初始化方案。分析了鏈路層模塊結構,給出了作為SATAⅡ鏈路層核心的狀態機的設計。為滿足SATAⅡ協議3.0Gbps的速率,采用擴大數據處理位寬的方法,設計完成了鏈路層的16b/20b編碼模塊,同時為提高數據傳輸可靠性和信號的穩定性,分別實現了鏈路層CRC校驗模塊和并行擾碼模塊。在描述協議傳輸層的模塊結構的基礎上,給出了作為傳輸層核心的狀態機的設計,并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協議狀態機的設計,并實現了SATAⅡ新增功能NCQ技術,從而使得數據傳輸更加有效。最后為使本設計應用更加廣泛,設計了基于AHB總線的用戶接口。 本設計采用Verilog HDL語言對需要實現的電路進行描述,并使用Modelsim軟件仿真。仿真結果表明,本文設計的邏輯電路可靠穩定,與SATAⅡ協議定義功能一致。

    標簽: FPGA SATA 協議研究

    上傳時間: 2013-06-16

    上傳用戶:cccole0605

主站蜘蛛池模板: 溧水县| 乾安县| 江永县| 孝昌县| 岳阳县| 怀化市| 张家港市| 滕州市| 汝城县| 天等县| 宣恩县| 石首市| 尚义县| 和静县| 莒南县| 沙田区| 舒城县| 泗水县| 绥芬河市| 金门县| 南投市| 宝山区| 泸州市| 霸州市| 云霄县| 宝鸡市| 山东| 曲麻莱县| 湛江市| 信丰县| 陇川县| 小金县| 定陶县| 武穴市| 彰化县| 陇西县| 南皮县| 桃源县| 遵义市| 东港市| 随州市|