非接觸式IC卡是IC卡領域的一項新興的技術,它是射頻識別技術和IC卡技術相結合的產物。由于非接觸式IC卡具有操作快捷、抗干擾性強、工作距離遠、安全性高、便于一卡多用等優點,在自動收費、身份識別和電子錢包等領域具有接觸式所無法比擬的優越性,具有廣闊的市場前景。非接觸式IC卡讀卡器是非接觸式IC卡應用系統的關鍵設備之一。基于實際項目的需要,本課題開發了一種讀寫距離在10cm左右的非接觸式IC卡讀卡器,它可以應用于電子消費場合,如公交和地鐵電子售票,食堂售飯等場合。 本文首先研究了用于本系統的基本理論,包括射頻識別技術、ARM處理器體系結構和嵌入式系統,然后基于這些理論,給出了非接觸式IC卡讀卡器的設計方案。系統由三個部分組成:第一部分是讀卡器的收發模塊,選用Philips公司的高集成度非接觸式讀寫芯片MF RC500設計射頻收發模塊,對射頻芯片接口電路設計做了詳細的論述;第二部分是核心控制模塊,以Philips公司的ARM7芯片LPC2292為核心,對電源供應電路、存儲器電路、通信接口電路、LED顯示電路等設計做了一定的描述,并給出了電路。第三部分是系統的程序設計,采用移植嵌入式系統并添加任務的模式來實現讀卡器的各功能。通過對軟硬件的調試實現了非接觸式IC卡讀卡器的硬件與軟件平臺的構建。
上傳時間: 2013-04-24
上傳用戶:jlyaccounts
隨著煤礦高產高效技術的推廣和應用,井下長距離、大運量、大功率下運帶式輸送機的應用越來越普遍。其中,解決好傾角較大(大于6°)的下運帶式輸送機的運行制動和安全制動問題對保障全礦安全、高效生產具有重要意義。 本文在對國內外現有下運帶式輸送機制動系統的現狀分析基礎上,針對煤礦生產的特殊性,提出了基于ARM的嵌入式計算機控制液壓調速軟制動系統方案,所用元件可靠性和防爆性好,系統簡單,動態制動性能好;結合成熟的工業PID控制經驗和智能控制理論,并依據制動控制方案,設計了一種模糊自適應PID控制器用于控制電液比例調速閥的開口大小,其PID參數Kp、Ki和Kd可根據系統狀態進行在線調整,結構簡單、魯棒性強,在系統結構參數發生改變時也可獲得較好的控制效果;在基于S3C44BOX的最小ARM系統基礎上,設計了系統控制信號的輸入、輸出方式及其電路;分析了實時操作系統μC/OS-ⅡBootLoader的設計及其在S3C44BOX上的移植過程;制動系統應用軟件采用多任務機制,狀態檢測與控制任務并行運行,數據采集采用定時中斷的方式;系統可擴展性、可移植性好,控制算法容易實現多樣性且開發簡單、維護方便。 該液壓調速軟制動系統可用于大型下運帶式輸送機的正常工作制動、緊急停車和斷電防止飛車事故發生的安全制動,對輸送機的輔助啟動也起重要作用。制動力矩依據輸送機載荷大小和輸送機制動減速時速度的變化進行自動調整,制動曲線可調,輸送機減速時不產生較大沖擊、安全平穩,并按照規定的減速度大小減速停車。
上傳時間: 2013-07-09
上傳用戶:幾何公差
比例-積分-微分(PID)是過程控制中最常用的一種控制算法。算法簡單而且容易理解,應用十分廣泛。但由于應用領域的不同,功能上差別很大,系統的控制要求及關心的控制對象也不相同。數字PID控制比連續PID控制更為優越,因為計算機程序的靈活性,很容易克服連續PID控制中存在的問題,經修正而得到更完善的數字PID算法。本文以三相全控整流橋阻性負載為實際電路,控制主電路電壓,旨在提出一種智能數字PID控制系統的設計思路,并給出了詳細的硬件設計及初步軟件設計思路。 PID控制系統采用高性能、低功耗的ARM微處理器S3C44BO作為核心處理單元,內部的10位ADC作為信號采集模塊,采用了矩陣鍵盤和640*480的液晶作為人機接口;串口作為通信模塊實現了上位機的監控。采用芯片內部自帶的PWM模塊,輸出16M Hz PWM信號并經過一階低通濾波器得到0~5V的控制信號用于觸發主電路控制器,實現PID整定。 軟件方面,分析和研究了uC/OSⅡ的內核源碼,實現了其在32位微處理器上的移植,作為管理各個子程序執行的系統軟件。選用了圖形處理軟件uC/GUI用于完成LCD顯示及控制。PID算法采用了增量式數字PID算法,采用規一化算法進行參數選取。上位機部分采用了C#語言進行編寫。另外,采用了RTC(Real Time Clock)作為系統時鐘,可以實現系統的定時運行、定時模式切換等。在上位機上也可以方便的控制程序的執行,實現遠程監控。 在論文的最后詳細的介紹了智能PID控制系統在三相全控橋主電路中的具體應用。總結了調試中遇到的問題,對今后工作中需要進一步改善和探索的地方進行了展望。
上傳時間: 2013-08-01
上傳用戶:lvzhr
闡述了一種基于反射式光電傳感器的直流電機測速及控制系統K該系統可適用于無法采用旋轉編碼器和測速電機進行直流電機測速與控制的場合L 文中采用斯密特觸發器、異或門、D 觸發器以及可逆計數器設計了可用于脈沖
上傳時間: 2013-05-17
上傳用戶:busterman
(臺達)開關電源基本原理與設計介紹,比較實用
標簽: 開關電源
上傳時間: 2013-06-15
上傳用戶:ybysp008
高級數據鏈路控制規程,是由ISO開發,面向比特的數據鏈路層協議,具有差錯檢測功能強大、高效和同步傳輸的等特點,是通信領域中應用最廣泛的協議之一。隨著大規模電路的集成度和工藝水平不斷提高,ARM處理器上的高級數據鏈路控制器外設,幾乎涵蓋了HDLC規程常用的大部分子集。利用ARM芯片對HDLC通信過程進行控制,將具有成本低廉、靈活性好、便于擴展為操作系統下的應用程序等優點。本文在這一背景下,提出了在ARM下實現鏈路層傳輸的方案,在方案中實現了基于HDLC協議子集的簡單協議。 本文以嵌入式的高速發展為背景,對基于ARM核微處理器的鏈路層通信規程進行研究,闡述了HDLC幀的結構、特點和工作原理,提出了在ARM芯片上實現HDLC規程的兩種方法,同時給出其設計方案、關鍵代碼和調試方法。其中,重點對無操作系統時中斷模式下,以及基于操作系統時ARM芯片上實現HDLC規程的方法進行了探討設計。
標簽: ARM 高級數據鏈路控制規程
上傳時間: 2013-08-04
上傳用戶:時代將軍
本文闡述了一種基于UC3842 PWM 控制器的新型多路輸出反激式開關電源電路的設 計。該設計詳細給出了變壓器、漏感消除電路、啟動電路以及電壓電流反饋電路的設計過程。 實驗結果表明該電源性能優良。作為電機控制的電源模塊,具有很高的應用價值。 關鍵詞:電流型PWM;UC3842;反激式開關電源
上傳時間: 2013-04-24
上傳用戶:zhuoying119
近年來,隨著控制系統規模的擴大和總線技術的發展,對數據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發展和普及,這些設備的串行數據需要通過網絡進行傳輸,因而有必要尋求一種解決方案,以實現技術上的革新。 本文分別對串行通信和基于TCP/IP協議的以太網通信進行研究和分析,在此基礎上,設計一個嵌入式系統一基于APM處理器的多路串行通信與以太網通信系統,來實現F8-DCS系統中多路串口數據采集和以太網之間的數據傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現狀和以太網技術的發展動態,通過比較傳統的多路串口通信系統的優缺點,設計出了一種采用CPID技術和CAN總線技術相結合的新型技術,并結合F8-DCS系統數據量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據課題的實際需求,對系統進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網通信接口以及二者之間的數據傳輸接口的電路設計。在軟件設計上,對系統的啟動代碼、串行通信協議、串口驅動以及多串口與網口間雙向數據傳輸等進行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統I/O通訊網絡的測試與分析,達到了設計要求。
上傳時間: 2013-07-31
上傳用戶:aeiouetla
本文首先在介紹多用戶檢測技術的原理以及系統模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結構。 接著,針對WCDMA反向鏈路信道結構,介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數學公式推導和結構框圖,并仿真研究了用戶數、擴頻比、信道估計精度等參數對系統性能的影響。 常規的干擾抵消是基于chip級上的抵消,需要對用戶信號重構,因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權值、干擾抵消級數等參數的最佳取值,并進行了算法性能比較。仿真結果驗證了該算法的有效性。 最后,介紹了WCDMA系統移動臺解復用技術的硬件實現,在FPGA平臺上分別實現了與基站和安捷倫8960儀表的互聯互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節省帶寬資源,降低成本,滿足客戶的需求.系統分為發送和接收兩部分.發送電路實現四路E1的成幀操作,數據拆分采用線路循環與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.
上傳時間: 2013-07-16
上傳用戶:asdkin