優秀的字模提取工具,將字,及圖片轉換成51格式的二進制表,非常方便,我原來做游戲,寫菜單時經常用到這個,當然這里并不是彩色圖片的,是點陣式的黑白LCD經常用到的
標簽: 字模 提取工具
上傳時間: 2013-07-30
上傳用戶:invtnewer
能精確計算C語言延時程序中延時時間的小工具
標簽: 計算 C語言 延時程序 延時
上傳時間: 2013-07-29
上傳用戶:357739060
11201頻率計算器含有多種頻率計算工具,有LC諧振頻率計算軟件,RC諧振頻率計算工具,并含有多種軟件
標簽: 11201 計算工具 軟件 頻率計算器
上傳時間: 2013-07-26
上傳用戶:mj16166
阻抗計算工具, 比較方便實用,阻抗計算工具, 比較方便實用,
標簽: 阻抗 計算工具
上傳用戶:ziyu_job1234
u盤 芯片 識別 工具 , 免費 下載
標簽: 芯片識別 免費下載
上傳時間: 2013-07-14
上傳用戶:gaorxchina
SK6281量產工具20080409版SK6281_PDT_20080409
標簽: 20080409 6281 SK PDT
上傳用戶:szchen2006
成功量產金士頓4G工具SK6281PDT20080123[1]
標簽: 20080123 6281 PDT SK
上傳時間: 2013-04-24
上傳用戶:唐僧他不信佛
漢字ASCII碼-Unicode碼轉化器(轉換工具)
標簽: Unicode ASCII 漢字 轉化器
上傳時間: 2013-07-16
上傳用戶:hustfanenze
2000年10月2日,美國國家標準與技術研究所宣布采用Rijndael算法作為高級加密標準,并于2002年5月26日正式生效,AES算法將在今后很長一段時間內,在信息安全中扮演重要角色。因此,對AES算法實現的研究就成為了國內外的熱點,會在信息安全領域得到廣泛的應用。用FPGA實現AES算法具有快速、靈活、開發周期短等優點。 本論文就是針對AES加、解密算法在同一片FPGA中的優化實現問題,在深入分析了AES算法的整體結構、基本變換以及加、解密流程的基礎上,對AES算法的加、解密系統的FPGA優化設計進行了研究。主要內容為: 1.確定了實現方案以及關鍵技術,在比較了常用的結構后,采用了適合高速并行實現AES加、解密算法的結構——內外混合的流水線結構,并給出了總體的設計框圖。由于流水線結構不適用于反饋模式,為了達到較高的運算速度,該系統使用的是電碼本模式(ECB)的工作方式; 2.對各個子模塊的設計分別予以詳細分析,結合算法本身和FPGA的特點,采用查表法優化處理了字節代換運算,列混合運算和密鑰擴展運算。同時,考慮到應用環境的不同,本設計支持數據分組為128比特,密鑰長度為128比特、192比特以及256比特三種模式下的AES算法加、解密過程。完成了AES加、解密算法在同一片FPGA中實現的這個系統的優化設計; 3.利用QLJARTUSII開發工具進行代碼的編寫工作和綜合編譯工作,在 MODELSIM中進行仿真并給出仿真結果,給出了各個模塊和整個設計的仿真測試結果; 4.和其他類似的設計做了橫向對比,得出結論:本設計在保證了速度的基礎上實現了資源和速度的均衡,在性能上具有較大的優勢。
標簽: FPGA AES 解密 算法
上傳時間: 2013-05-25
上傳用戶:wcl168881111111
這個是串口通訊工具,無論windows編程,還是嵌入式的上位機和下位機通訊,調試時使用它都很方便-This is a serial communications tools
標簽: sscom 33 串口通訊
上傳用戶:eddy77
蟲蟲下載站版權所有 京ICP備2021023401號-1