·T.264源代碼(基于VC開發(fā)環(huán)境 最新版本)
標簽: nbsp 264 源代碼 VC開發(fā)環(huán)境
上傳時間: 2013-06-25
上傳用戶:zhangyi99104144
·ITU-T G.723.1語音編解碼協(xié)議全文
上傳時間: 2013-06-05
上傳用戶:17854267178
·詳細說明:ITU-T G.723.1語音編解碼算法源代碼-ITU-T the G.723.1 pronunciation arranges the decoding to calculate the law origin code 文件列表: G.723.1_c .........\BASOP.C .........\BASOP.H ....
上傳時間: 2013-07-16
上傳用戶:sz_hjbf
·詳細說明:已經(jīng)驗證過的ITU G.729B源碼 1.使用定點運算, 純c實現(xiàn) 2.已經(jīng)附帶了VC6的項目文件(原始的ITU源碼只有makefile,沒有VC項目文件), 方便初學者入門使用 3.用于測試G.729編碼和解碼 4.主要應(yīng)用于VoIP項目 文件列表: ITU-T G.729 Source code ...................
上傳時間: 2013-08-01
上傳用戶:matlab
用FPGA設(shè)計數(shù)字系統(tǒng),2007年上海FPGA研修班王巍老師講義
標簽: FPGA 數(shù)字系統(tǒng)
上傳時間: 2013-08-16
上傳用戶:duoshen1989
針對傳統(tǒng)的故障樹分析法在故障診斷中存在的缺點和不足,文中將模糊理論運用到故障診斷中,提出基于T-S的模糊故障樹的故障診斷法。介紹了T-S模糊模型及算法,建立了診斷系統(tǒng)的故障庫和推理機。使設(shè)備操作和維修人員可及時發(fā)現(xiàn)故障,降低系統(tǒng)故障率,提高了保障的能力。
上傳時間: 2013-10-20
上傳用戶:heheh
雙T網(wǎng)絡(luò)
標簽: 雙T網(wǎng)絡(luò)
上傳時間: 2013-10-20
上傳用戶:txfyddz
protel99se元件名系表
上傳時間: 2013-10-08
上傳用戶:liuwei6419
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setuppadsstacks
上傳時間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準點 (光學點) -for SMD:........... 4 4. 標記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-12-20
上傳用戶:康郎
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1