亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

歐姆電阻

  • 基于FPGA的DMBT信道調(diào)制的設(shè)計(jì)研究

    隨著科技的發(fā)展和社會(huì)的進(jìn)步,數(shù)字電視已逐漸成為現(xiàn)代電視的主流。利用今年是奧運(yùn)年的契機(jī),研究和推廣數(shù)字電視廣播具有重大的意義。2006年8月底我國(guó)出臺(tái)的數(shù)字多媒體/電視廣播(DMB-T)標(biāo)準(zhǔn),確立了中國(guó)自己的技術(shù)標(biāo)準(zhǔn)。以此來(lái)發(fā)展擁有自主知識(shí)產(chǎn)權(quán)的數(shù)字電視事業(yè),不僅可以滿足廣大人民群眾日益增長(zhǎng)的物質(zhì)、文化要求,還可以帶動(dòng)相關(guān)產(chǎn)業(yè)快速發(fā)展。 本課題在深入研究DMB-T國(guó)家標(biāo)準(zhǔn)的基礎(chǔ)上,首先對(duì)系統(tǒng)的調(diào)制系統(tǒng)進(jìn)行了設(shè)計(jì)規(guī)劃,然后對(duì)信道調(diào)制的星座映射、系統(tǒng)信息插入、幀體數(shù)據(jù)處理、PN序列插入的幀形成模塊和成形濾波模塊進(jìn)行了設(shè)計(jì)和仿真,并驗(yàn)證了其正確性。 3780個(gè)子載波的時(shí)域同步正交多載波技術(shù)(TDS-OFDM)是DMB-T調(diào)制系統(tǒng)的關(guān)鍵技術(shù)之一。由于載波數(shù)不是2的整數(shù)次冪,考慮到實(shí)現(xiàn)的有效性,不能采用現(xiàn)已成熟的基-2或基-4的快速傅立葉變換(FFT)算法。針對(duì)調(diào)制系統(tǒng)中特有的3780點(diǎn)IFFT,課題深入分析和比較了Cooley-Tukey、Winograd和素因子三種離散快速傅立葉變換算法的特點(diǎn)和性能,綜合利用了三種算法優(yōu)勢(shì),考慮了算法的復(fù)雜度、運(yùn)算的速度、資源的消耗,設(shè)計(jì)出一種新的算法,進(jìn)行了Matlab驗(yàn)證和基于FPGA(現(xiàn)場(chǎng)可編程門陣列)的仿真。分析表明,該算法所需的加法、乘法次數(shù)已很逼近4096點(diǎn)FFT算法。 DMB-T發(fā)射端的基帶成形濾波采用了平方根升余弦滾降濾波,由于其0.05的滾降系數(shù)在實(shí)現(xiàn)中比較苛刻,所以是設(shè)計(jì)的難點(diǎn)之一。本課題利用Matlab工具采用了等紋波最優(yōu)濾波的方法設(shè)計(jì)了169階數(shù)字濾波器,其阻帶衰減達(dá)到了46.9dB,完全符合標(biāo)準(zhǔn)的要求;利用四倍插值的方法實(shí)現(xiàn)了I、Q合路的該濾波器的FPGA設(shè)計(jì),并進(jìn)行了設(shè)計(jì)優(yōu)化,顯著降低了濾波器的運(yùn)算量,大大節(jié)約了實(shí)現(xiàn)該濾波器所需的乘法器資源。

    標(biāo)簽: FPGA DMBT 信道 調(diào)制

    上傳時(shí)間: 2013-06-28

    上傳用戶:camelcamel690

  • 基于FPGA的高速FIR數(shù)字濾波器設(shè)計(jì)

    本論文設(shè)計(jì)了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實(shí)現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進(jìn)制,采樣頻率為10MHz。 論文首先簡(jiǎn)要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的性能要求選擇窗函數(shù)、確定系數(shù),在算法上為了滿足數(shù)字濾波器的要求,對(duì)系數(shù)放大512倍并取整,并用Matlab對(duì)數(shù)字濾波器原理進(jìn)行了證明。同時(shí)簡(jiǎn)述了EDA技術(shù)和FPGA設(shè)計(jì)流程。 其次,論文說(shuō)明了FIR數(shù)字濾波器模塊的劃分,并用Verilog語(yǔ)言在Modelsim環(huán)境下進(jìn)行了功能測(cè)試。對(duì)于數(shù)字濾波器系數(shù)中的-1,-2,4這些簡(jiǎn)單的系數(shù)乘法直接進(jìn)行移位和取反,可以極大的節(jié)省資源和優(yōu)化設(shè)計(jì)。而對(duì)普通系數(shù)乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實(shí)現(xiàn)了乘積的運(yùn)算;另外,在本設(shè)計(jì)進(jìn)行部分積累加時(shí),采用舍取冗余位,主要是根據(jù)設(shè)計(jì)時(shí)已對(duì)系數(shù)進(jìn)行了放大,而輸出時(shí)又要將結(jié)果相應(yīng)的縮小,所以在累加時(shí),提前對(duì)部分積縮小,從而減少了運(yùn)算量,從時(shí)間和資源上都得到了優(yōu)化。 論文的最后分別用Modelsim和Quartus II進(jìn)行了FIR數(shù)字濾波器的前仿真和后仿真,將仿真的結(jié)果和Matlab中原理驗(yàn)證時(shí)得到的理想值進(jìn)行了比較,并對(duì)所產(chǎn)生的誤差進(jìn)行了分析。仿真結(jié)果表明:本16階FIR數(shù)字濾波器設(shè)計(jì)能夠?qū)崿F(xiàn)截止頻率為1MHz的低通濾波,并且工作頻率可達(dá)150MHz以上。

    標(biāo)簽: FPGA FIR 數(shù)字 濾波器設(shè)計(jì)

    上傳時(shí)間: 2013-07-15

    上傳用戶:lanwei

  • CAM350 9.5.20

    CAM350是一個(gè)PCB電子產(chǎn)品設(shè)計(jì)軟件。能夠?qū)Πㄖ圃臁⑿盘?hào)層、鉆孔、阻焊等等分析檢查,為設(shè)計(jì)人員提高工作效率、節(jié)省開(kāi)發(fā)費(fèi)用和制造出更精良的產(chǎn)品起到了決定性的作用

    標(biāo)簽: CAM 350 20

    上傳時(shí)間: 2013-04-24

    上傳用戶:維子哥哥

  • 可重構(gòu)24bit音頻過(guò)采樣DAC的FPGA

    基于過(guò)采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號(hào)轉(zhuǎn)換為高精度的模擬信號(hào)(大于等于16位)。采用這一架構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點(diǎn),例如極低的失配噪聲和更高的可靠性,便于實(shí)現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無(wú)法達(dá)到的精度和動(dòng)態(tài)范圍。在高精度測(cè)量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價(jià)值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實(shí)現(xiàn)了一個(gè)具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號(hào)下,達(dá)到了約150dB的信噪比。作為一個(gè)靈活的音頻DAC實(shí)現(xiàn)方案。該DAC可以對(duì)CD/DVD/HDCD/SACD等多種制式下的音頻信號(hào)進(jìn)行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長(zhǎng)為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)存在較大的難度。本文綜合大量文獻(xiàn)中的經(jīng)驗(yàn)原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計(jì)流程;并據(jù)此設(shè)計(jì)了達(dá)到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實(shí)現(xiàn)結(jié)構(gòu)。分析表明,與其他常見(jiàn)的∑-△調(diào)制器實(shí)現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡(jiǎn)單、運(yùn)算單元少等優(yōu)點(diǎn);此外在同樣信號(hào)采樣率下,調(diào)制器所需的時(shí)鐘頻率大大降低。 文中的過(guò)采樣濾波模塊采用三級(jí)半帶濾波器和一個(gè)可變CIC濾波器級(jí)聯(lián)組成,可以達(dá)到最高128倍的過(guò)采樣比,同時(shí)具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計(jì)中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡(jiǎn)化。 本文提出的過(guò)采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過(guò)采樣比和調(diào)制器階數(shù)。通過(guò)積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過(guò)采樣比,從而實(shí)現(xiàn)對(duì)于32~192kHz多種采樣率輸入的處理。在不同輸入字長(zhǎng)情況下,通過(guò)調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號(hào)輸入時(shí)的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過(guò)采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實(shí)現(xiàn)和驗(yàn)證。測(cè)試表明,對(duì)于從32kHz到192kHz的不同輸入信號(hào),該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特?cái)?shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。

    標(biāo)簽: FPGA bit DAC 24

    上傳時(shí)間: 2013-07-08

    上傳用戶:從此走出陰霾

  • 離散時(shí)間信號(hào)處理(第二版)

    ·離散時(shí)間信號(hào)處理(第二版) 奧本海姆等著 劉樹(shù)棠等譯本書(shū)是作者繼《數(shù)字信號(hào)處理》(該書(shū)中譯本于1980年由科學(xué)出版社出版)一書(shū)后又一本集中論述離散時(shí)間信號(hào)處理的新專著.作者在該書(shū)的基礎(chǔ)上,大幅度增加了對(duì)信號(hào)處理許多專題的論述,同時(shí)刪除和壓縮了不少內(nèi)容.本書(shū)基本概念清楚,層次安排合理,條理清晰,系統(tǒng)性強(qiáng),即使是對(duì)本書(shū)內(nèi)容基本熟悉的讀者,讀后也會(huì)在建立信號(hào)處理整體概念和分析的基本方法及技巧方面有所收獲

    標(biāo)簽: 離散時(shí)間 信號(hào)處理

    上傳時(shí)間: 2013-05-16

    上傳用戶:66666

  • 硬件工程師手冊(cè)

    目 錄 第一章 概述 3 第一節(jié) 硬件開(kāi)發(fā)過(guò)程簡(jiǎn)介 3 §1.1.1 硬件開(kāi)發(fā)的基本過(guò)程 4 §1.1.2 硬件開(kāi)發(fā)的規(guī)范化 4 第二節(jié) 硬件工程師職責(zé)與基本技能 4 §1.2.1 硬件工程師職責(zé) 4 §1.2.1 硬件工程師基本素質(zhì)與技術(shù) 5 第二章 硬件開(kāi)發(fā)規(guī)范化管理 5 第一節(jié) 硬件開(kāi)發(fā)流程 5 §3.1.1 硬件開(kāi)發(fā)流程文件介紹 5 §3.2.2 硬件開(kāi)發(fā)流程詳解 6 第二節(jié) 硬件開(kāi)發(fā)文檔規(guī)范 9 §2.2.1 硬件開(kāi)發(fā)文檔規(guī)范文件介紹 9 §2.2.2 硬件開(kāi)發(fā)文檔編制規(guī)范詳解 10 第三節(jié) 與硬件開(kāi)發(fā)相關(guān)的流程文件介紹 11 §3.3.1 項(xiàng)目立項(xiàng)流程: 11 §3.3.2 項(xiàng)目實(shí)施管理流程: 12 §3.3.3 軟件開(kāi)發(fā)流程: 12 §3.3.4 系統(tǒng)測(cè)試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內(nèi)部驗(yàn)收流程 13 第三章 硬件EMC設(shè)計(jì)規(guī)范 13 第一節(jié) CAD輔助設(shè)計(jì) 14 第二節(jié) 可編程器件的使用 19 §3.2.1 FPGA產(chǎn)品性能和技術(shù)參數(shù) 19 §3.2.2 FPGA的開(kāi)發(fā)工具的使用: 22 §3.2.3 EPLD產(chǎn)品性能和技術(shù)參數(shù) 23 §3.2.4 MAX + PLUS II開(kāi)發(fā)工具 26 §3.2.5 VHDL語(yǔ)音 33 第三節(jié) 常用的接口及總線設(shè)計(jì) 42 §3.3.1 接口標(biāo)準(zhǔn): 42 §3.3.2 串口設(shè)計(jì): 43 §3.3.3 并口設(shè)計(jì)及總線設(shè)計(jì): 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標(biāo)準(zhǔn)接口聯(lián)接方法 45 §3.3.6 RS-485標(biāo)準(zhǔn)接口與聯(lián)接方法 45 §3.3.7 20mA電流環(huán)路串行接口與聯(lián)接方法 47 第四節(jié) 單板硬件設(shè)計(jì)指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標(biāo)準(zhǔn)電路 49 §3.4.5 高速時(shí)鐘線設(shè)計(jì) 50 §3.4.6 接口驅(qū)動(dòng)及支持芯片 51 §3.4.7 復(fù)位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調(diào)試端口設(shè)計(jì)及常用儀器 53 第五節(jié) 邏輯電平設(shè)計(jì)與轉(zhuǎn)換 54 §3.5.1 TTL、ECL、PECL、CMOS標(biāo)準(zhǔn) 54 §3.5.2 TTL、ECL、MOS互連與電平轉(zhuǎn)換 66 第六節(jié) 母板設(shè)計(jì)指南 67 §3.6.1 公司常用母板簡(jiǎn)介 67 §3.6.2 高速傳線理論與設(shè)計(jì) 70 §3.6.3 總線阻抗匹配、總線驅(qū)動(dòng)與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節(jié) 單板軟件開(kāi)發(fā) 81 §3.7.1 常用CPU介紹 81 §3.7.2 開(kāi)發(fā)環(huán)境 82 §3.7.3 單板軟件調(diào)試 82 §3.7.4 編程規(guī)范 82 第八節(jié) 硬件整體設(shè)計(jì) 88 §3.8.1 接地設(shè)計(jì) 88 §3.8.2 電源設(shè)計(jì) 91 第九節(jié) 時(shí)鐘、同步與時(shí)鐘分配 95 §3.9.1 時(shí)鐘信號(hào)的作用 95 §3.9.2 時(shí)鐘原理、性能指標(biāo)、測(cè)試 102 第十節(jié) DSP技術(shù) 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點(diǎn)與應(yīng)用 109 §3.10.3 TMS320 C54X DSP硬件結(jié)構(gòu) 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協(xié)議及標(biāo)準(zhǔn) 120 第一節(jié) 國(guó)際標(biāo)準(zhǔn)化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節(jié) 硬件開(kāi)發(fā)常用通信標(biāo)準(zhǔn) 122 §4.2.1 ISO開(kāi)放系統(tǒng)互聯(lián)模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標(biāo)準(zhǔn) 125 §4.2.4 V系列標(biāo)準(zhǔn) 125 §4.2.5 TIA/EIA 系列接口標(biāo)準(zhǔn) 128 §4.2.5 CCITT X系列建議 130 參考文獻(xiàn) 132 第五章 物料選型與申購(gòu) 132 第一節(jié) 物料選型的基本原則 132 第二節(jié) IC的選型 134 第三節(jié) 阻容器件的選型 137 第四節(jié) 光器件的選用 141 第五節(jié) 物料申購(gòu)流程 144 第六節(jié) 接觸供應(yīng)商須知 145 第七節(jié) MRPII及BOM基礎(chǔ)和使用 146

    標(biāo)簽: 硬件工程師

    上傳時(shí)間: 2013-05-28

    上傳用戶:pscsmon

  • 雙聲道功放電路圖_自制音箱電路設(shè)計(jì)

    TDA1521是荷蘭飛利浦公司設(shè)計(jì)的低失真度及高穩(wěn)度的芯片。 其中的參數(shù)為:TDA1521在電壓為±16V、阻抗為8Ω時(shí),輸出功率為2×15W,此時(shí)的失真僅為0.5%。輸入阻抗20KΩ, 輸入靈敏度600mV,信噪比達(dá)到85dB。其電路設(shè)有等待、靜噪狀態(tài),具有過(guò)熱保護(hù),低失調(diào)電壓高紋波抑制,而且熱阻極低,具有極佳的高頻解析力和低頻力度。其音色通透純正,低音力度豐滿厚實(shí),高音清亮明快,很有電子管的韻味。

    標(biāo)簽: 雙聲道 功放電路圖 音箱 電路設(shè)計(jì)

    上傳時(shí)間: 2013-07-04

    上傳用戶:myworkpost

  • 共模電感設(shè)計(jì)

    近年來(lái),由于政府機(jī)構(gòu)或其他團(tuán)體對(duì)EMC(電磁兼容)日益重視,工程師們?cè)谠O(shè)計(jì)產(chǎn) 品時(shí)亦是非常注意產(chǎn)品的輻射問(wèn)題。特別值得一提的是:直流變換器很高的開(kāi)關(guān)頻率及尖峰 脈沖斜波就是一典型的EMI(電磁干擾)。 共模電感就是一個(gè)重要的抗電磁干擾零件,它可以在一寬頻條件下提供非常高的阻 抗。大多數(shù)EMI 濾波器主要部件就是一共模電感。在此文中,主要介紹共模電感的設(shè)計(jì)及 磁芯選材問(wèn)題。

    標(biāo)簽: 電感設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:a155166

  • 有源濾波器原理ppt

    有源濾波器實(shí)際上是一種具有特定頻率響應(yīng)的放大器。它是在運(yùn)算放大器的基礎(chǔ)上增加一些R、C等無(wú)源元件而構(gòu)成的。 通常有源濾波器分為: 低通濾波器(LPF) 高通濾波器(HPF) 帶通濾波器(BPF) 帶阻濾波器(BEF) 它們的幅度頻率特性曲線如圖13.01所示。

    標(biāo)簽: 有源 濾波器原理

    上傳時(shí)間: 2013-06-25

    上傳用戶:hxy200501

  • 開(kāi)關(guān)電源基本原理介紹

    開(kāi)關(guān)電源基本原理與設(shè)計(jì)介紹,臺(tái)達(dá)的資料,很好的

    標(biāo)簽: 開(kāi)關(guān) 電源基本

    上傳時(shí)間: 2013-04-24

    上傳用戶:cursor

主站蜘蛛池模板: 方山县| 东海县| 武清区| 新巴尔虎右旗| 神木县| 城口县| 正阳县| 芮城县| 金堂县| 石台县| 岳阳县| 青阳县| 民和| 兴安县| 苗栗市| 林周县| 扎兰屯市| 赣榆县| 霞浦县| 枣强县| 沅陵县| 潢川县| 汉中市| 藁城市| 常熟市| 武隆县| 洱源县| 射洪县| 怀安县| 波密县| 武鸣县| 惠东县| 隆林| 凌海市| 德钦县| 商都县| 左权县| 天镇县| 庆云县| 仲巴县| 固镇县|