亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

正交編碼器

  • 基于FPGA實現可擴展高速FFT處理器的研究

    DFT(離散傅立葉變換)作為將信號從時域轉換到頻域的基本運算,在各種數字信號處理中起著核心作用

    標簽: FPGA FFT 擴展 處理器

    上傳時間: 2013-08-04

    上傳用戶:wangdean1101

  • 突發OFDM系統接收機同步算法設計及其FPGA實現

    目前,以互聯網業務為代表的網絡應用,正快速地向包括數據、語音、圖像的綜合寬帶多媒體方向發展,構建寬帶化、大容量、全業務、智能化的現代通信網絡已成為大勢所趨.寬帶無線接入(BWA)憑借其組網快速靈活、運營維護方便及成本較低等競爭優勢,迅速成為市場熱點,各種微波、無線通信領域的先進手段和方法不斷引入,各種寬帶無線接入技術迅速涌現.由于BWA要用于非視距傳輸,所以必須考慮無線信道的多經效應.而OFDM技術憑借著魯棒的對抗頻率選擇性衰落能力和極高頻譜效率引起了學術界和工業界的高度重視.其基本思想是把調制在單載波上的高速串行數據流,分成多路低速的數據流,調制到多個正交載波上并行傳輸,這樣在傳輸時,雖然整個信道是頻率選擇性衰落,但是各個子信道卻是平坦衰落,有效對抗了多經效應,同時由于各個子載波是正交的,極大提高了頻譜效率.可以預料的是,隨著通信系統將向基于IPv6核心網的全IP包的傳輸方向發展,越來越多的通信系統將具有"突發模式"的特征.本文關注的正是突發OFDM系統接收機設計和實現.由于IEEE 802.11a無線局域網是OFDM技術第一次真正的應用于突發系統,實現了面向IP的無線寬帶傳輸,所以基于IEEE 802.11a的突發OFDM系統有著重要的借鑒和研究價值,本文也正是圍繞著這個中心而展開.本文的各章節安排如下:在第一章中主要介紹OFDM的技術原理和在寬帶無線接入中的應用,同時引出本文所關注的突發OFDM接收機設計.在第二章中先介紹了相干接收和信道估計的概念,重點分析了本文所采用的WLAN信道模型和信道估計算法,然后在得到同步誤差表達式的基礎上,先用星座圖直觀的表現OFDM系統中各種同步誤差的影響,再從信噪比損失的角度對符種同步誤差進行分析.第三章是本文的重點之一,在本章中對基于IEEE 802.11a的各種同步算法包括幀檢測和符號定時、載波同步和采樣時鐘同步進行仿真和比較,并針對適合FPGA實現的同步算法進行了重點的分析.第四章也是本文的重點之一,提出了整個OFDM系統平臺的硬件結構和基于IEEE 802.11a的接收機FPGA設計方案,然后從整體上介紹了接收機的實現結構,并給出了接收機各個模塊的具體設計,最后對整個系統調試過程和測試結果進行了分析.

    標簽: OFDM FPGA 接收機

    上傳時間: 2013-04-24

    上傳用戶:zhoujunzhen

  • 無線信道仿真和均衡器的FPGA設計與實現

    本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現,在算法上選擇了比較成熟的DDLMS和CMA相結合的算法,結構上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統的穩定性和可擴展性.測試結果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現的信道盲均衡器,為FPGA芯片設計技術做了有益的探索性嘗試,對今后無線通信系統中的單芯片可編程系統(SOPC)的設計運用有著積極的借鑒意義.

    標簽: FPGA 無線信道 仿真 均衡器

    上傳時間: 2013-05-28

    上傳用戶:huyiming139

  • OFDM系統幀檢測及同步算法FPGA設計與實現

    正交頻分復用(OFDM)技術是一種多載波數字調制技術,它具有頻譜利用率高、抗多徑能力強等特點,在寬帶無線多媒體通信領域中受到了廣泛的關注。 OFDM系統可分為連續工作模式和突發工作模式。在IEEE802.11a、HiperLANType2等無線局域網標準中采用了OFDM的突發工作模式,該模式下的接收機首先對符合某種特定格式的幀做出檢測。本文介紹了一種基于最小錯誤概率準則的幀檢測算法,提出了該算法的FPGA實現方案。 同步技術是OFDM最關鍵的技術之一,它包括載波頻率同步和符號同步。載波頻率同步是為了糾正接收端相對于發送端的載波頻率偏移,以保證子載波間的正交性;符號同步確定OFDM符號有用數據信息的開始時刻,也就是確定FFT窗的開始時刻。本文首先介紹了一種基于自相關的載波頻率同步算法,給出了它的FPGA實現方案,重點講述了其中用到的Cordic算法及其實現;然后介紹了分別基于互相關和自相關的兩種符號同步算法,給出了各自的FPGA實現方案,從實現的角度比較了兩種算法的優缺點,并且在FPGA設計中體現了面積復用和流水線操作的設計思想。 文章最后介紹了系統調試的情況,總結出一種ChipScopePro與Matlab相結合的調試方法,該方法在FPGA調試方面具有一定的通用性。

    標簽: OFDM FPGA

    上傳時間: 2013-07-16

    上傳用戶:Killerboo

  • 基于FPGA的DMBT信道調制的設計研究

    隨著科技的發展和社會的進步,數字電視已逐漸成為現代電視的主流。利用今年是奧運年的契機,研究和推廣數字電視廣播具有重大的意義。2006年8月底我國出臺的數字多媒體/電視廣播(DMB-T)標準,確立了中國自己的技術標準。以此來發展擁有自主知識產權的數字電視事業,不僅可以滿足廣大人民群眾日益增長的物質、文化要求,還可以帶動相關產業快速發展。 本課題在深入研究DMB-T國家標準的基礎上,首先對系統的調制系統進行了設計規劃,然后對信道調制的星座映射、系統信息插入、幀體數據處理、PN序列插入的幀形成模塊和成形濾波模塊進行了設計和仿真,并驗證了其正確性。 3780個子載波的時域同步正交多載波技術(TDS-OFDM)是DMB-T調制系統的關鍵技術之一。由于載波數不是2的整數次冪,考慮到實現的有效性,不能采用現已成熟的基-2或基-4的快速傅立葉變換(FFT)算法。針對調制系統中特有的3780點IFFT,課題深入分析和比較了Cooley-Tukey、Winograd和素因子三種離散快速傅立葉變換算法的特點和性能,綜合利用了三種算法優勢,考慮了算法的復雜度、運算的速度、資源的消耗,設計出一種新的算法,進行了Matlab驗證和基于FPGA(現場可編程門陣列)的仿真。分析表明,該算法所需的加法、乘法次數已很逼近4096點FFT算法。 DMB-T發射端的基帶成形濾波采用了平方根升余弦滾降濾波,由于其0.05的滾降系數在實現中比較苛刻,所以是設計的難點之一。本課題利用Matlab工具采用了等紋波最優濾波的方法設計了169階數字濾波器,其阻帶衰減達到了46.9dB,完全符合標準的要求;利用四倍插值的方法實現了I、Q合路的該濾波器的FPGA設計,并進行了設計優化,顯著降低了濾波器的運算量,大大節約了實現該濾波器所需的乘法器資源。

    標簽: FPGA DMBT 信道 調制

    上傳時間: 2013-06-28

    上傳用戶:camelcamel690

  • 基于FPGA的π4DQPSK調制解調技術

    本文的設計采用FPGA來實現π/4DQPSK調制解調。采用π/4DQPSK的調制解調方式是基于頻帶利用率、誤比特率(即抗噪性)和實現復雜性等綜合因素的考慮;采用FPGA進行實現是考慮到高速的數據處理以及AD和DA的高速采樣。 本課題主要包含以下幾個方面的研究: 首先對π/4DQPSK技術的應用發展情況做簡單介紹,并對其調制解調原理進行了詳細的闡述。在理解原理的基礎上,將調制解調進行模塊化劃分,提出了實現的思路和方法。其中包括串并轉換,差分相位編碼,內插,成形濾波器,正交調制,帶通濾波器及希爾伯特變換,解調,位同步,載波同步,差分相位解碼。 其次在FPGA上實現了π/4DQPSK的大部分模塊。其中調制端的各個模塊的功能都已經實現,并綜合在一起,下載到開發板上進行了在線仿真。其中成形濾波器的設計大大降低了FPGA的資源開銷,是本次設計的創新;解調端對載波同步和位同步提出了設計思路,具體的實現還需要進一步的研究;接口電路的測試和在線仿真已經完成。 最后提出了硬件實現的方案以及三種芯片的選型與設計,給出了簡要的電路圖和時序圖。

    標簽: 4DQPSK FPGA 調制 解調技術

    上傳時間: 2013-08-03

    上傳用戶:fzy309228829

  • 基于FPGA的數字射頻存儲器設計

    數字射頻存儲器(Digital Radio FreqlJencyr:Memory DRFM)具有對射頻信號和微波信號的存儲、處理及傳輸能力,已成為現代雷達系統的重要部件。現代雷達普遍采用了諸如脈沖壓縮、相位編碼等更為復雜的信號處理技術,DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應用于電子對抗領域作為射頻頻率源。目前,國內外對DRFM技術的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲容量等方面,還不能滿足現代雷達信號處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現有的研究基礎上提出了一種便于工程實現的設計方法,給出了基于現場可編程門陣列(Field Programmable Gate Array FPGA)實現的幅度量化DRFM設計方案。本方案的采樣率為1 GHz、采樣精度12位,具體實現是采用4個采樣率為250 MHz的ADC并行交替等效時間采樣以達到1 GHz的采樣率。單通道內采用數字正交采樣技術進行相干檢波,用于保存信號復包絡的所有信息。利用FPGA器件實現DRFM的控制器和多路采樣數據緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實現了DRFM電路的FPGA設計和功能仿真、時序分析。方案中采用了大量的低壓差分信號(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統的功耗,提高了系統工作的可靠性。本文最后對采用的數字信號處理算法進行了仿真,仿真結果證明了設計方案的可行性。 本文提出的基于FPGA的多通道DRFM系統與基于專用FIFO存儲器的DRFM相比,具有更高的性能指標和優越性。

    標簽: FPGA 數字射頻 存儲器

    上傳時間: 2013-06-01

    上傳用戶:lanwei

  • 基于FPGA浮點運算器的設計

    在很多高精度計算場合需要采用浮點運算。過去用門電路進行各種運算通常為定點運算,但其計算精度有限。隨著現場可編程門陣(FPGA)的迅速發展,可以采用FPGA實現浮點運算。 本文首先介紹定點數和浮點數的格式,完成基于FPGA的幾種常用浮點運算器的VHDL設計,包括浮點數與定點數之間的相互轉換,浮點加法器、減法器、乘法器以及除法器。在這些浮點運算單元電路中采用多級流水線技術,并在某些方面優化算法,提高了運算器的性能。在此基礎上討論浮點運算器的應用,通過調用自主開發的浮點乘、加模塊設計浮點FIR濾波器,并將其應用于正交中頻采樣,結果表明浮點運算的正交中頻采樣可以得到更高的鏡頻抑制比。最后應用浮點運算模塊設計浮點FFT處理器,在FPGA中實現高精度的FFT處理。

    標簽: FPGA 浮點運算器

    上傳時間: 2013-05-20

    上傳用戶:hechao3225

  • 跳頻信號檢測與接收系統

    擴展頻譜通信技術,它的突出優點是保密性好,抗干擾性強.隨著通信系統與現代計算機軟、硬件技術與微電子技術發展,越來越多的通信系統構建于這種技術之上.在實際擴頻通信系統工程中,用得比較普遍的是直擴方式和跳頻方式,它們的不同在于直擴是采取隱藏的方式對抗干擾,而跳頻采取躲避的方式. 西方國家早在20世紀50年代就開始對跳頻通信進行研究,在上個世紀末的幾次局部戰爭中,跳頻電臺得到了普遍的應用.跳頻通信的發展促進了其對抗技術的發展,目前,世界主要幾個軍事先進的國家,已經研究出高性能的跳頻通信對抗設備,國內這方面的發展相對國外差距比較大. 未來戰爭是科學技術的斗爭,研究跳頻通信對抗勢在必行.基于這種目的,本文研究和設計了跳頻檢測的FPGA實現,利用基于時頻分析的處理方法,完成了跳頻信號檢測的FPGA實現,通過測試,表明系統達到了設計要求,可以滿足實際的需要.主要內容包括: 1.概述了跳頻檢測接收研究的發展動態,闡述了擴展頻譜通信及短時傅立葉變換的原理. 2.分析了基于快速傅立葉變換(FFT)處理跳頻信號,檢測跳頻的可行性,利用FFT檢測頻譜的原理,合理使用頻譜采樣策略,做到了增加頻譜利用率,提高了檢測概率和分析信噪比;利用抽取內插技術完成數據速率的轉換,使其滿足后續信號的處理要求;利用同相和正交的DDC實現結構,完成對跳頻信號的解跳. 3.設計完成了跳頻信號檢測與接收系統的FPGA實現,其主要包括:數據速率變換的實現,FIR低通濾波器的實現,快速傅立葉變換(FFT)的實現,下變頻的實現等.在濾波器的實現中,提出了兩種設計方法:基于常系數乘法器和分布式算法濾波器,分析了上述兩種方法的優缺點,選擇用分布式算法實現設計中的低通濾波器;在快速傅立葉變換實現中,分析了基2和基4的算法結構,并分別實現了基2和基4的算法,滿足了不同場合對處理器的要求.在下變頻的設計中,使用濾波器的多相結構完成抽取的實現,并使用低通濾波器使信號帶寬滿足指標的要求.此外,設計中還包括雙端口RAM的實現,比較模塊的實現、數據緩存模塊和串并轉換模塊的實現. 4.介紹了實現系統的硬件平臺.

    標簽: 跳頻信號 檢測 接收系統

    上傳時間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于數據符號同步的FPGA仿真實現

    近年來,人們對無線數據和多媒體業務的需求迅猛增加,促進了寬帶無線通信新技術的發展和應用。正交頻分復用 (Orthogonal Frequency Division Multiolexing,OFDM)技術已經廣泛應用于各種高速寬帶無線通信系統中。然而 OFDM 系統相比單載波系統更容易受到頻偏和時偏的影響,因此如何有效地消除頻偏和時偏,實現系統的時頻同步是 OFDM 系統中非常關鍵的技術。 本文討論了非同步對 OFDM 系統的影響,分析了當前用于 OFDM 系統中基于數據符號的同步算法,并簡單介紹非基于數據符號同步技術。基于數據符號的同步技術通過加入訓練符號或導頻等附加信息,并利用導頻或訓練符號的相關性實現時頻同步。此算法由于加入了附加信息,降低了帶寬利用率,但同步精度相對較高,同步捕獲時間較短。 隨著電子芯片技術的快速發展,電子設計自動化 (Electronic DesignAutomation,EDA) 技術和可編程邏輯芯片 (FPGA/CPLD) 的應用越來越受到大家的重視,為此文中對 EDA 技術和 Altera 公司制造的 FPGA 芯片的原理和結構特點進行了闡述,還介紹了在相關軟件平臺進行開發的系統流程。 論文在對基于數據符號三種算法進行較詳細的分析和研究的基礎上,尤其改進了基于導頻符號的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平臺上實現了 OFDM 同步的硬件設計,然后進行了軟件仿真。其中對基于導頻符號同步的改進算法硬件設計過程了進行了詳細闡述。不僅如此,對于基于 PN 序列幀的同步算法和基于循環前綴 (Cycle Prefix,CP) 的極大似然 (Maximam Likelihood,ML)估計同步算法也有具體的仿真實現。 最后,文章還對它們進行了比較,基于導頻符號同步設計的同步精度比較高,但是耗費芯片的資源多,另一個缺點是沒有頻偏估計,因此運用受到一定限制。基于 PN 序列幀的同步設計使用了最少的芯片資源,但要提取 PN 序列中的信號數據有一定困難。基于循環前綴的同步設計占用了芯片 I/O 腳稍顯多。這幾種同步算法各有優缺點,但可以根據不同的信道環境選用它們。

    標簽: FPGA 數據 同步的 仿真實現

    上傳時間: 2013-04-24

    上傳用戶:斷點PPpp

主站蜘蛛池模板: 包头市| 江山市| 鸡泽县| 昌吉市| 东辽县| 三都| 苏尼特左旗| 平顺县| 彭阳县| 大姚县| 苗栗市| 罗平县| 德保县| 揭西县| 扶沟县| 蛟河市| 柳江县| 衡东县| 理塘县| 广安市| 岳阳市| 莲花县| 大冶市| 博白县| 琼海市| 利津县| 绥中县| 静乐县| 封开县| 彰化县| 老河口市| 青神县| 浦江县| 綦江县| 抚州市| 合肥市| 连云港市| 马鞍山市| 介休市| 盐池县| 邮箱|