這是正弦信號的圖象,付氏變換,以及功率普密度分析,這是信道傳輸的基礎
標簽: 正弦信號 圖象
上傳時間: 2015-06-07
上傳用戶:zhangzhenyu
這是一個 在dsp下產生一個正弦信號 ,適用范圍廣,經常會用到的,很好的.
標簽: dsp 正弦信號
上傳時間: 2015-06-09
上傳用戶:Avoid98
生成一個正弦信號,并加入白噪聲,得到正弦信號以及白噪聲的混合信號,通過低通濾波器對白噪聲進行處理
標簽: 正弦信號
上傳時間: 2014-01-14
上傳用戶:徐孺
數字式移相信號發生器可以產生預置頻率的正弦信號,也可產生預置相位差的兩路同頻正弦信號,并能顯示預置頻率或相位差值;
標簽: 數字式 信號發生器 移相 正弦信號
上傳時間: 2014-01-07
上傳用戶:lingzhichao
正弦信號發生器[2005年電子大賽一等獎].files
標簽: files 2005 正弦信號發生器 電子大賽
上傳時間: 2015-07-06
上傳用戶:wpwpwlxwlx
單片機正弦信號產生中改變正弦消耗頻率時仍然保持采樣頻率的算法
標簽: 正弦 單片機 信號產生 保持
上傳時間: 2013-12-13
上傳用戶:秦莞爾w
DDS移相正弦信號發生器的設計方案,PPT
標簽: DDS 移相 正弦信號發生器 設計方案
上傳時間: 2015-08-14
上傳用戶:hfmm633
正弦信號發生器的方案及源碼,WORD格式
標簽: 正弦信號發生器 方案 源碼
上傳時間: 2014-01-12
上傳用戶:水中浮云
用51單片機控制AD9851產生正弦信號的源程序,可以實現頻率的步進調節哈
標簽: 9851 AD 51單片機 控制
上傳時間: 2013-12-21
上傳用戶:luopoguixiong
2006altera大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技術。系統以 ALTERA公司的 Cyclone 系列 FPGA 為數字平臺,將微處理器、總線、數字頻率合成器、存儲器和 I/O 接口等硬件設備集中在一片 FPGA 上,利用直接數字頻率合成技術、數字調制技術實現所要求波形的產生,用 FPGA 中的 ROM 儲存 DDS 所需的波形表,充分利用片上資源,提高了系統的精確度、穩定性和抗干擾性能。使用新的數字信號處理(DSP)技術,通過在 Nios 中軟件編程解決 不同的調制方式的實現和選擇。系統頻率實現 1Hz~20MHz 可調,步進達到了1Hz;完成了調幅、調頻、二進制 PSK、二進制 ASK、二進制 FSK 調制和掃頻輸出的功能。
標簽: Nios Cyclone altera ALTERA
上傳時間: 2015-09-02
上傳用戶:coeus
蟲蟲下載站版權所有 京ICP備2021023401號-1